SU920759A1 - Устройство дл возведени в степень - Google Patents
Устройство дл возведени в степень Download PDFInfo
- Publication number
- SU920759A1 SU920759A1 SU792860632A SU2860632A SU920759A1 SU 920759 A1 SU920759 A1 SU 920759A1 SU 792860632 A SU792860632 A SU 792860632A SU 2860632 A SU2860632 A SU 2860632A SU 920759 A1 SU920759 A1 SU 920759A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- operational amplifier
- output
- transistor
- inverting input
- logarithm
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
Description
I
Изобреаение относитс к эпекгрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных маиганах,
Известно устройство дл возвецени в степень, содержащее логарифмирующий и антилогарифмируюишй блоки, фильтр II.
Это устройство характеризуетс низкой стабильностью работы.Наиболее близким к преаложенн ому вл етс устройство дл возведени в сте- . пень, содержащее операционные усилители , логарифмирующий и антилогарифмирук ций э; 1ементы, генератор опорного тока 2},
Недостатком этого устройства .ffiл eт- с невысока точность работы вспецствие нестабильности характеристик погарифми рутощего и антилогарифктирутацегг) элементов ,
Цель изобрег ни - повышение точности работы.
Поставленна цель достигнетс тем, что в устройство цп возведени в сте-
пень, содержащее первый и второй операдиот1ые усппителл, генератор опорного i тока, логариф п1рую1Щ1й и ангилогарифмирующий элементы, межд5 И5тертирующим вхоцом первотх) операционного усилител и шиной нулевого потеншшла вк;лючен генератор опорного тока, входом устройства вл етс инвертиру огоий вход первого операционного , неинвертируюишй вход которого подключен к ши10 не нулевого потеишгала, выход первого операционного усилител соединен с неинвертирующим входом второго операционного усилител , выход которого подключен к входу антилогарифк-пфующего
15 элемента;, выход которого вл етс выходом устройства, к ттвертгфующрму входу и выходу первого операционного усилител подключены соответственно вход и выход логарифмирующего элемента, введе20 ны соединенные после палате льно ипполш - гельный операционный усиплгпль и интегратф , выход Которого поаключг н к miверткрукхцему входу второго опер шюн 392 ного усил15тел , выход которого crewffleH с неннвертирутацим входом дополнительного операцио1шого усилител , инвертирующий вход которого подключен к выходу первого операционного усилител ,На чертеже представлена функциональна схема устройства дл возведени в степень; Устройство содержит вход 1 генератор 2 опорного тока, логарифмирующий элемент 3, первый 4 и втфой 5 операционные усилители, дополнительный операционный усилитель 6, антилогарифмирующий элемент 7, интегратор 8, шину 9 нулевого погегщиала и выход 10, Устройство дл возведени в степень работает следующим образом, При воздействии импульсного сигнала на входе 1 на выходе первого операционного усилител 4 формируетс импульс ное напр жение, равное , Зад/(1) где Ч параметр вольт-амперной харак теристики транзистфа, используемого в качестве /югарифми рующего элемента 3| 3gjj - амплитуда импульсног . сигнала} JQ д :начальный ток логарифмирующе
элемента 3, определ емый генератор 2 опорного тока,
Это напр жение усиливаетс вторым операционным усилителем 5, велиш на коэффициента передачи которого опреде- , л ег величину показател степени.
На выходе антилогарифмирующего элемента 7, в качестве которого можно использовать транзистора форк-гируетс импугъс гока
,
:зо
О.А
(2)
где ЗО,А. начальный тсйк антилоГЕ1рифмирующего элемента Urt выходное напр жение второго операционного усилител 5,
Так как
Ur, KU,,
(3)
где К - коэффициент передачи второго
операционного усилител 5, сигнал на выходе 1О равен
-i2.
3 t
ву
ЗО.А. (4)
т.е. выходаой сигеал пропорционпл н степени ог входного сигнала,
причем изменение происходит до момента выравнивани напр жений на входах дополнительного операшгонного усилител 6, В результате этого стабильность и, следовательно, точность работы устройства повышаюте . Во врем действи импульсного сигнала на входе и выходе второго операционного усилител 5 величина напр жени на интеграторе 8 не успевает существенно изменитьс ,Таким образом, стабнлиаах начального тока антилогарифмирующего элемента 7 происходит в паузах между сигнальными импульсами. Предложенное устройство дл возведени в степень по сравнению с известным устройством характеризуетс более высокой точностью работы вследствие мало1х) ВЛИЯНИЯ нестабильности тока анти лoгapифмI pyющe го элемента на работу устройства.
Claims (1)
- . Формула изобрет9ннУстройство дл возведени в степень, 55 содержащее первый и второй операционные усклигели, генератор опорчого тгжа, логарифмирующий и антилогар гфми11ук.)иий элементы, между шшертирутчиич 9 При отсутствии сиП1алов на вхоце I устройства входной ток логарифмирук щего элемента 3 с помощью первого операционного усилител 4 подцержива- етс равным току генератора 2 опорного тока, чем обеспеч1шветс стабилизаци рабочей точки транзистора лога- рифктарующегх элемента 3, Дополнительный операционный усилитель 6 сравнивает входное напр жение антилогарифмирующего элемента 7, т.е. напр жение база-эмиттер транзистора антилогарифмирующего элемента 7, с напр жением база-эмиттер транзистора логарифмирующего элемента 3. Цешз отрицательной обратной св зи за- мыкаетс через дополнительный операционный ус лител 6, интегратор 8 и второй операционный усилитель 5, благо- аар чему установление нача 1ьного тока транзистора антилогарифмирующего элемента 7 происходит до тех пор, пока напр лдани база-эмиттер обоих транзисторов не в ыр авн е тс . ЕГсли происходит изменение начального тока, например, транзистора анталогариф щpyющeгo элемента 7, то это приводит к изменению напр жени на выходах дополнительного операционного усилител 6 и второго операционного усилител 5,59первого операгшонного усилител и шиной нулевого потенциала включен генератор опорного тсжа вхоаом устройства вл етс инвертирующий вход первого операционного усилител , неинвертирующий вход Которого поцключбн к шине нулевого потенциала, выхоц первого операционного усилител соединен с неинвертирующим вхоцом втфого операцишного усилител , выход которого попключен к вхоцу антилогарифмирующего элемента, выхоц которого вл етс выходом устройства,к инвертирующему входу и вькоцу первого операционного усилител подключены соответственно вход и выхоц логарифмирующего элемента, о т л -и ч а ю щ ее с тем, что, с целью повышени точности работы, в него введены соеоине шы последовательно дополнительный операди596онный усилитель и интегратор, выход которого подключен к инвертирующему входу второго операционного усилител , выход которого соединен с инвертирующим входом дополнительного операционного усилител ,.инвертирующий вход которого подключен к выходу первого операционного усилител ;Источники информации, прин тые во внимание при экспертизе 1. Бонч Бруевич А. М. и др, JBecконтактные элементы самонастраивающихс систем, М„ Машиностроение, 1967,c;i2g2.-2 , Стросс и Бреннер, Универсальна вычислительна машина дл обработки амплитуд импульсов,Приборы дл научных исследований , т. 36, N 12, 1965, с,-175, фиг. 4, 6 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792860632A SU920759A1 (ru) | 1979-12-26 | 1979-12-26 | Устройство дл возведени в степень |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792860632A SU920759A1 (ru) | 1979-12-26 | 1979-12-26 | Устройство дл возведени в степень |
Publications (1)
Publication Number | Publication Date |
---|---|
SU920759A1 true SU920759A1 (ru) | 1982-04-15 |
Family
ID=20868337
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792860632A SU920759A1 (ru) | 1979-12-26 | 1979-12-26 | Устройство дл возведени в степень |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU920759A1 (ru) |
-
1979
- 1979-12-26 SU SU792860632A patent/SU920759A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3089968A (en) | Non-linear amplifier | |
SU920759A1 (ru) | Устройство дл возведени в степень | |
US3493738A (en) | Sampled data analog divider | |
US3293450A (en) | Transfer circuit having wide range antilogarithm response | |
SU590830A1 (ru) | Аналоговое запоминающее устройство | |
SU1644174A1 (ru) | Аналоговое множительно-делительное устройство | |
RU2121148C1 (ru) | Инвариантный измерительный преобразователь в виде делителя | |
SU586466A1 (ru) | Аналоговое множительное устройство | |
SU599283A1 (ru) | Аналоговое запоминающее устройство | |
SU762712A1 (ru) | Режекторный кс-фильтр .1 | |
SU922790A1 (ru) | Аналоговый экспоненциальный преобразователь | |
RU2088966C1 (ru) | Аналоговый интегратор | |
SU1487071A1 (ru) | АНАЛОГОВОЕ МНОЖИТЕЛЬНОЕ УСТРОЙСТВО < | |
SU586500A1 (ru) | Аналоговое запоминающее устройство | |
SU648991A1 (ru) | Делитель напр жени | |
RU2053551C1 (ru) | Квадратор | |
SU1101851A1 (ru) | Функциональный преобразователь | |
RU2060544C1 (ru) | Устройство для извлечения квадратного корня | |
SU524191A1 (ru) | Аналоговое множительное устройство | |
SU411463A1 (ru) | ||
US3399312A (en) | Multiplier/divider circuit | |
SU529464A1 (ru) | Аналоговый логарифмический преобразователь | |
SU942154A1 (ru) | Аналоговое запоминающее устройство | |
RU2060546C1 (ru) | Тригонометрический косекансный преобразователь | |
SU693392A1 (ru) | Интегрирующее устройство |