SU919100A1 - Устройство дл контрол канала св зи - Google Patents
Устройство дл контрол канала св зи Download PDFInfo
- Publication number
- SU919100A1 SU919100A1 SU792850326A SU2850326A SU919100A1 SU 919100 A1 SU919100 A1 SU 919100A1 SU 792850326 A SU792850326 A SU 792850326A SU 2850326 A SU2850326 A SU 2850326A SU 919100 A1 SU919100 A1 SU 919100A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- unit
- input
- accumulator
- signal
- output
- Prior art date
Links
Landscapes
- Monitoring And Testing Of Transmission In General (AREA)
Description
Изобретение относится к технике передачи дискретной информации и может использоваться для определения качества приема с фазовой, фазоразностной и частотной модуляцией (ФМ, ФРМ, ИМ) на радиолиниях.
Известно устройство для контроля канала связи, содержащее блок выделения шума, первый и второй выходы которого, соединены соответственно с первым и вторым сигнальными входами блока деления, выход которого соединен с сигнальным входом сумматора-накопителя, блок регистрации и блок управления, соответствующие выходы которого соединены с входами управления блока выделения шума, блока деления, сумматора-накопителя и блока регистрации [l] .
Однако известное устройство имеет низкую точность контроля.
Цель изобретения - повышение точности контроля.
Указанная цель достигается тем, что в устройство для контроля канала, связи, содержащее блок выделения шума, первый и второй выходы которого соединены соответственно с первым и 5 вторым сигнальными входами блока деления, выход которого соединен с сигнальным входом сумматора-накопителя, блок регистрации и блок управления, соответствующие выходы которого соединены с входами управления блока выделения шума, блока деления сумматора-накопителя и блока регистрации, введены первый квадратор и последовательно соединенные второй квадратор, дополнительный сумматор-накопитель, блок вычитания и дополнительный блок деления, при этом вход и выход сумматора-накопителя соединены с вяоju дами соответственно второго и первого квадраторов, выход и второй сигнальный вход дополнительного блока деления соединены соответственно с сигналь ным входом блока регистрации и с вхо дом первого квадратора, выход которого соединен с вторым входом блока вычитания, а управляющие входы дополнительного сумматора-накопителя и дополнительного блока деления соеди™ § йены с соответствующими выходами блока управления.
На чертеже представлена структурная электрическая схема предлагаемого устройства. Hi
Устройство для контроля канала связи содержит блок 1 выделения шума, блок 2 деления, сумматор-накопитель 3, первый квадратор 4, блок 5 вычитания, дополнительный блок 6 деления, is блок 7 регистрации, второй квадратор 8, дополнительный сумматор-накопитель ^9 и блок 10 управления.
Устройство работает следующим образом.” 20
Сигналы с выходов детекторов (не показаны) поступают на. вход блока 1 , а с его выхода - на вход блока 2 деления, выходной сигнал, пропорциональный текущему значению отношения 25 сигнал/шум, которого подается на входы сумматора-накопителя 3 и второго квадратора 8. Выходной сигнал сумматора-накопителя 3 поступает на вход первого квадратора 4 и на вход 30 дополнительного блока 6 деления. Выходной сигнал второго квадратора 8 подается на вход дополнительного сумматора-накопителя 9. Сигнал с выхода первого квадратора 4 поступает на J(R неинвертирующий вход блока 5 вычитания, на инвертирующий вход которого подается сигнал с выхода дополнительного сумматора-накопителя 9= Выходкой сигнал блока 5 подается на вход дополнительного блока 6 деления, выходной сигнал, пропорциональный значению отношения сигнал/шум в исследуемом канале, которого поступает на вход блока 7 регистрации,где отмечается полученное значение отношения сигнал/шум и производится оценка качества канала или совокупности параллельных каналов связи. На вход блока 10 управления поступают импуль- зе сы синхронизации демодулятора, час тота следования которых делится в соответствующее число раз для создания таймерных импульсов для блока 1, блоков 2 и 6 деления, сумматоровнакопителей 3 и 9 и блока 7 регистрации.
Таким образом, введение в предлагаемое устройство новых блоков значительно повышает точное-ь контроля.
Claims (1)
- Изобретение относитс к технике передачи дискретной информации и может использоватьс дл определени качества приема с фазовой, фазоразностной и частотной модул цией (ФМ, ФРМ, ЧМ) на радиолини х. Известно устройство дл контрол канала св зи, содержащее блок выделени шума, первый и второй выходы которогс. соединены соответственно с первым и вторым сигнальными входа ми блока делени , выход которого соединен с сигнальным входом сумматора-накопител , блок регистрации и блок управлени , соответствующие выходы которого соединены с входами управлени блока выделени шума, бл ка делени , сумматора-накопител и блока регистрации l . Однако известное устройство име низкую точность контрол . Цель изобретени - повьНиение то ности контрол . Указанна цель достигаетс тем, что в устройство дл контрол канала, св зи, содержащее блок выделени шума , первый и второй выходы которого соединены соответственно с первый и вторым сигнальными входами блока делени , выход которого соединен с сигнальным входом сумматора-накопител , блок регистрации и блок управлени , соответствую1дие выходы которого соединены с входами управлени блока выделени шума, блока делени ,сумматора-накопител и блока регистрации, введены первый квадратор и последовательно соединенные второй квадратор , дополнительный сумматор-накопитель , блок вычитани и дополнительный блок делени , при этом вход и выход сумматора-накопител соединены с входами соответственно второго и первого квадраторов, выход и второй сигнальный вход дополнительного блока делени соединены соответственно с сигналь ным входом блока регистрации и с вхо дом первого квадратора, ьыход KOioрого соединен с вторым входом блока вычитани , а управл ющие входы дополнительного сумматора-накопител и дополнительного блока делени соединены с соответствую1цими выходами блока управлени . На чертеже представлена структурна электрическа схема препдпагаемого устройства. Устройство дл контрол канала св зи содержит блок 1- выделени шума блок 2 делени , сумматор-накопитель 3, первый квадратор k, блок 5 вычитани , дополнительный блок 6 делени , блок 7 регистрации, второй квадратор 8, дополнительный сумматор-накопител 9 и блок 10 управлени . Устройство работает следующим, образом . Сигналы с выходов детекторов (не показаны) поступают на вход блока 15 а с его выхода - на вход блока 2 делени , выходной сигнал, пропорциональный текущему значению отношени сигнал/иум которого подаетс на входы сумматора-накопител 3 и второго квадратора 8. Выходной сигнал сумматора-накопител 3 поступает на вход первого квадратора i и на вход дополнительного блока 6 делени Выходной сигнал второго квадратора 8 подаетс на вход дополнительного cyiM матора-накопител 9. Сигнал с выхода первого квадратора k поступает на неинвертирующий вход блока 5 вычитани , на инвертирующий вход которого подаетс сигнал с выхода дополнительного сумматора-накопител 9 Bbiходиой сигнал блока 5 подаетс на вход дополнител блока 6 делени , выходной сигнал, пропорциональный значению отношени сигнал/шум S исследуемом канале, которого посту пает на вход блока 7 регистрации,где отмечаетс полученное значение отношени сигнал/шум и производитс оцен ка качества канала или совокупности параллельных каналов св зи. На вход блока 10 управлени поступают импуль сы синхронизации демодул тора, час91 . 4 тста 1.: едовани Koropbix дзлитс в соответствующее м /:-г;ло ра дл создани таймерных импульсов дл (хпока 1, блоков 2 и 6 делени , сумматоров Таким образом;введение з предлагеемое устройство новых блоков значительно позы111ает томное ь контрол . Формула изобретени Устройство дл контрол канала св зи, содержащее блок выделени шума , первый и вт(5рой зыходо которого соединены соответственно с первым и вторым сигнальными входами блока делени , выход которого соединен с сигнальным входО|М сумматора-накопител , блок регистрации и блок управлени , соответствующие выходь которо с соединены с входаг- и управлени блокб выделени шума, блока делени , су-,.. тора-накопител и блока регистрац -;/;, отличающеес тем, что,. с целью повышени точности контрол в него введены первь:й квадратор и последовательно соединеннье Е.торой квадратор, дополнительный сум:. накопитель, блок вычитани и допол 1- ительнь1Й блок делени , при этом вход и выход сумматора-накопи т ел соедине-.ы с входами соответственно второго и первого квадратороз ,. выход и второй сигнальный вход допслните ьикзго блока делени соединены соответственно с сигнальные; входом блока регистрации и-с входом первого кведрзтора. выхол которого соединен с вторым входом h. ка вычитани 5 а управл юиие нхо,аы :-полн1-;т е.п ьного су № атопз - на копит ел и дс1полнительнсго блоке ..пелени сое динены с соответствующими вь1ходами блока ynpaBrieHk:.F Источники информации, прин тые во вн11мание при зксперт -зе и Кисормев :,кий В., Ф, Устройсте.о контрол дискретных каналов по оть-О шению сигнал/шум, Э.лектрссз зь, if 3, 1974, с, 59-61 (про--отип.) ,
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792850326A SU919100A1 (ru) | 1979-12-11 | 1979-12-11 | Устройство дл контрол канала св зи |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792850326A SU919100A1 (ru) | 1979-12-11 | 1979-12-11 | Устройство дл контрол канала св зи |
Publications (1)
Publication Number | Publication Date |
---|---|
SU919100A1 true SU919100A1 (ru) | 1982-04-07 |
Family
ID=20863868
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792850326A SU919100A1 (ru) | 1979-12-11 | 1979-12-11 | Устройство дл контрол канала св зи |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU919100A1 (ru) |
-
1979
- 1979-12-11 SU SU792850326A patent/SU919100A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4698769A (en) | Supervisory audio tone detection in a radio channel | |
GB1517675A (en) | Communication system | |
SU919100A1 (ru) | Устройство дл контрол канала св зи | |
US4486716A (en) | Digital FM demodulator using delay circuits | |
JPS5787216A (en) | Amplifying circuit | |
ES482283A1 (es) | Una disposicion de circuito para detectar la fase de conmu- tacion de trenes de ondas. | |
US4288752A (en) | Stereo demodulator with high frequency de-emphasis compensation | |
SU1164895A1 (ru) | Многоканальное приемное устройство | |
SU1284007A1 (ru) | Приемник многочастотных сигналов | |
JPS5491165A (en) | Agc system | |
SU924907A1 (ru) | Устройство дл приема сигналов двойной частотной телеграфии | |
RU2033696C1 (ru) | Устройство тактовой синхронизации | |
JPS558111A (en) | Stereo demodulation circuit | |
SU1411861A1 (ru) | Адаптивна антенна решетка | |
JPS5634203A (en) | Fm demodulator | |
SU928613A2 (ru) | Частотный детектор | |
SU1166327A1 (ru) | Стереодекодер | |
SU809492A1 (ru) | Усилитель | |
SU1195455A1 (ru) | Устройство контрол каналов св зи | |
SU1467772A1 (ru) | Модул тор стереофонического сигнала | |
SU758559A1 (ru) | Частотно-фазовый дискриминатор | |
SU1256236A1 (ru) | Демодул тор цифровых сигналов | |
SU433415A1 (ru) | КОРРЕКТИРУЮЩИЙ ПРЮБРАЗОВАТЕЛЬ^.-ии,.-НАПРЯЖЕНИЯ | |
SU985968A1 (ru) | Устройство дл приема дискретных частотно-манипулированных сигналов | |
SU617849A1 (ru) | Устройство дл приема и регистрации низкочастотных сигналов |