SU907559A1 - Логарифмический усилитель - Google Patents

Логарифмический усилитель Download PDF

Info

Publication number
SU907559A1
SU907559A1 SU802970331A SU2970331A SU907559A1 SU 907559 A1 SU907559 A1 SU 907559A1 SU 802970331 A SU802970331 A SU 802970331A SU 2970331 A SU2970331 A SU 2970331A SU 907559 A1 SU907559 A1 SU 907559A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
pulse
amplifier
limiter
Prior art date
Application number
SU802970331A
Other languages
English (en)
Inventor
Анатолий Петрович Шушкевич
Александр Федорович Борода
Геннадий Николаевич Орлов
Валерий Леонидович Фадеев
Original Assignee
Предприятие П/Я А-3565
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3565 filed Critical Предприятие П/Я А-3565
Priority to SU802970331A priority Critical patent/SU907559A1/ru
Application granted granted Critical
Publication of SU907559A1 publication Critical patent/SU907559A1/ru

Links

Landscapes

  • Picture Signal Circuits (AREA)

Description

(54) ЛОГАРИФМИЧЕСКИЙ УСИЛИТЕЛЬ
I
Изобретение относитс  к усилительным устройствам с логарифмической ампли- туаной характеристикой и может быть использовано в аналоговых вычислительных машинах.
Известен логарифмический усилитель, соаержаший операционные усилители, ло- логарифмующие элементы и масштабные резисторы L .
Недостатком, этого логарифмического усилител   вл етс  значительное искажение гфеобразуемого импульсного сигнала.
Наиболее близким по технической сущности к предлагаемому  вл етс  логарифмический усилитега,, соаержащий У усилителей-ограничителей , И аетекторов, у видеоусилителей, блок временной зацержки и сумматор 2J .
Недостатком извесгного логарифмического усилител   вл етс  искажение формы преобразуемого сигнала, выражающеес  в увеличении цлительностн выходного аи- цеоимпульса при увеличении амплитуды входного сигнала.
Цель изобретени  - уменьшение искажени  формы преобразуемого сигнала.
Эта цель достигаетс  тем, что в известный логарифмический усилитель, соаержащий соединенные последовательно усилителей-ограничителей, вход первого из которых  вл етс  входом логарифмического усилител , V| детекторов, вход кажаого из соединен с вькодом соотвегствуюшего усилител -ограничител , выход кажаого из и детекторов через соответствующий видеоусилитель подключен к соответствующему входу блмса временной задержки, выходы которого соединены со входами сумматора, введены элементы ИЛИ, формирователь импульса запрета, ключ и Ц- 1 выделителей заднего фронта импульса, причем выход каждого из и детекторов, кроме последнего , соединен с входом соответствующего из П - 1 выделителей заднего фронта импульса, выход каждого из которых подключен к соответствующему входу элемента ИЛИ, выход которого через фор39075594
мирователь импульса запрета соецинен свременной задержки имггул1 сы поступают
угфавл юшим вхоцом ключа, вхоц которого на сумматор 9 и затем на вхоц нормальпооключен к выхоцу сумматора, выхоцно замкнутого ключа 8.

Claims (2)

  1. Ключа  вл етс  выходом логарифмическогоОцноер менно с детекторов 2-1, 2-2, . усилител . Причем выаели.тель заднего фронта импульса содержит соединенные последо вательно дифференцирую1чую цепь, ограничитель , эмиттерный повторитель, триг гер Шмитта, вход дифференцирующей цепи  вл етс  входом выделител  заднего фронта импульса, а выхоцом которого  вл етс , выход триггера Шмигта. На фиг, 1 изображена функциональна  схема логарифмического усилител  на фиг. 2 - функциональна  схема выце- лигел  заднего фронта импульса. Логарифмический усилитель содержит усилитель-ограничитель 1-1, 1-2,..., I- М , детектор 2-1, 2-2,..., 2-Й, вы целитель 3-1,3-2,..., )-1) заднего фронта импульса, видеоусилитель 4-1, 4-2,..., 4-И , блок 5 временной задержки , элемент ИЛИ б,формирователь 7 импу са запрета, ключ 8,сумматор 9, вход 10 и выхоц 11 логарифмического усилител , дифференцирующа  цепь 12, ограничител 13, эмиттерный повторитель 14, триггер Шмитта 15, вход 16 и выход 17 выделител  заднего фронта импульса. . Логарифмический усилитель работает следующим- образом. На вход Ю поступает сигнал с ам- птщтудой, соответствующей рабочему участку, например, первого усилител ограничител  1-1. При этом остальные усилители-ограничители 1-2, 1-V1 рабо тают за гфецелами линейного участка амплитудной характеристики, т.е. в режиме ограничени  перегрузки, и вьосодн видеоимпугазсы с Каждого из них расши- рены по отношению к длительности сигн ла на входе Ю. Сильнее перегружен последний усилитель-ограничитель 1-Й, который раньше всех входит в режим насыщени , так как ал  него коэффициент усилени  тракта максимальный сле довательно, наибольшее искажение форм сигнала в нем - больше всего расширен выходной импульс. Усиленные импульсы поступают на детекторы 2-1, 2-2,..., 2-И , затем на видеоусилители, служащие дл  согласовани  с блоком 5 временной задержки. В блоке 5 временной задержки компенсируютс  задержки передних фронтов импульсов с усилителей-ограничителей 1-1, 1-2 1-V1. С выходов блока 5 ..., 2-У расширенные импульсы поступают через выделители 3-1, 3-2,..., 3-() заднего фронта импульса на входы элемента ИЛИ 6 и через него на вхос. формировател  7 импульса запрета. Фор ми- рователь 7 импульса запрета вырабат.ьюает пр моугольный импульс с длительностью , равной разности между длитегьнос- т ми расширенного выходного импульса и входного импульса. Запуск формировател  7 импульса запрета производитс  каждым выселенным задним фронтом импульса. Поскольку все усилители-ограничители 1-1, 1-2,..,, 1-И идентичны и уровни в ограничение оаинаковы , то уровень запуска формировател  7 импульса запрета выбираетс  равным началу отсчета выходного напр жени  с ка;кдого из них. С выхода формировател  7 импульса запрета импульс с длительностью, равной величине приращени  за счет расширени  (искажени  формы) поступает на управл ющий входключа 8, запрещ а  прохождение на вход 11 приращение расширенного импульса. В результате на- выходе 11 во всем диапазоне входных сигналов длительность  м пульса равна длительности импульса на входе Ю. Таким образом, предлагаемый логарифмический усилитель по сравнению с иэвестным характеризуетс  более точным воспроизведением формы преобразуемого сигнала. Формула изобретени  I, Логарифмический усилитель, содержащий соециненные последовательно Ц усилителей-ограничителей, вхоц первого из которых  вл етс  входом логарифмического усилител , И детекторов, вхоц каждого из которых соединен с выхоцом соответствующего усилите л -ограничител , выход каждого из Ц детекторов через соответствующий видеоусилитель поцклочен к соответствующему входу блока временной- задержки, выходы которого соецинены со входами сумматора, отличающийс  тем, что, с целью уменьшени  искажени  формы преобразуемого сигнала, в него введены элемент ИЛИ, формирователь импульса запрета, ключ и У)-I вьшелителей зацнего фронта импульса , причем выхоп кажаого из У цетекторов , кроме послеанего, соеаинеи с входом соответствующего изу)-1 вьшелитепей зацнего фронта импульса, выход каждого из которых подключен к соответствующему входу элемента ИЛИ, выхоц которого через формирователь импу/ьса запрета соединен с управл ющим входом ключа, вход Которого подключен к выходу сумматора , выход Ключа  вл етс  выходом логарифмического усилител . 2. Усилитель по п. 1,о т л и ч а ю щ и и с   тем, что выделитель заднего фронта импульса содержит соединенные последовательно дифференцирующую цепь, 9 9 ограничитель, эмиттерный повторитель, триггер Шмитта, вход дифференцирующей цепи  в/ыетс  входом выделител  заднего фронта импульса, а выходом которого  вл етс  выход триггера Шмитта . Источники .информации, прин тые во внимание при 1.Патент Великобритании W 1437565, кл. G4 G, опублик. 1976
  2. 2.Крылов Г. М. и др. Проекгирова .ние логарифмических усилителей с непрерывным детектированием сигнала, Энерги  , 1970, с. 12-14, рис. 3 (прототип).
    ю
SU802970331A 1980-05-27 1980-05-27 Логарифмический усилитель SU907559A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802970331A SU907559A1 (ru) 1980-05-27 1980-05-27 Логарифмический усилитель

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802970331A SU907559A1 (ru) 1980-05-27 1980-05-27 Логарифмический усилитель

Publications (1)

Publication Number Publication Date
SU907559A1 true SU907559A1 (ru) 1982-02-23

Family

ID=20913462

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802970331A SU907559A1 (ru) 1980-05-27 1980-05-27 Логарифмический усилитель

Country Status (1)

Country Link
SU (1) SU907559A1 (ru)

Similar Documents

Publication Publication Date Title
KR840003950A (ko) 디지탈 자동 이득 제어장치
ATE131983T1 (de) Zeitabhängige und amplitudenveränderliche schwellenausgangsschaltung zur frequenzabhängigen und frequenzunabhängigen signaldiskriminierung
GB1216406A (en) Improvements in or relating to radar installation
GB1068282A (en) Speech waveform modification
JPS6453623A (en) Pulse detecting circuit employing amplitude and time recognition
US3119070A (en) Signal derivative detection device
SU907559A1 (ru) Логарифмический усилитель
DE59008963D1 (de) Impulslaufzeitmessanordnung.
KR830005584A (ko) 차량용 속도제어 시스템
GB1101721A (en) Improvements in or relating to machine recognition of speech
KR840002173A (ko) 적응 a/d컨버터방법과 시스템
SU756329A1 (ru) Фотоэлектрический датчик положения источников светового излучения1
GB1217610A (en) A process and device for identifying frequencies by logical circuits
SU999112A1 (ru) Запоминающее устройство
KR840001389A (ko) 전하 이송장치로부터 2진 정보를 검출하는 방법 및 장치
RU708812C (ru) Скваженный радиометр
RU2065252C1 (ru) Бинарный квантователь с регулируемым порогом
SU1104652A1 (ru) Устройство автоматической регулировки усилени
SU731556A1 (ru) Устройство дл автоматической регулировки усилени импульсных сигналов
SU862364A1 (ru) Приемник радиосигналов
JPS6128951B2 (ru)
SU566219A1 (ru) Устройство обнаружени сигнала
SU605309A1 (ru) Устройство шумовой автоматической регулировки усилени
SU731309A1 (ru) Фоторегистратор
JPS5795728A (en) Impulse noise eliminating device