SU900434A1 - Дешифратор врем -импульсного кода - Google Patents

Дешифратор врем -импульсного кода Download PDF

Info

Publication number
SU900434A1
SU900434A1 SU802904246A SU2904246A SU900434A1 SU 900434 A1 SU900434 A1 SU 900434A1 SU 802904246 A SU802904246 A SU 802904246A SU 2904246 A SU2904246 A SU 2904246A SU 900434 A1 SU900434 A1 SU 900434A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
additional
comparator
trigger
Prior art date
Application number
SU802904246A
Other languages
English (en)
Inventor
Борис Гаврилович Рожков
Original Assignee
Предприятие П/Я А-7133
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7133 filed Critical Предприятие П/Я А-7133
Priority to SU802904246A priority Critical patent/SU900434A1/ru
Application granted granted Critical
Publication of SU900434A1 publication Critical patent/SU900434A1/ru

Links

Description

(54) ДЕШИФРАТОР ВРЕМЯ-ИМПУЛЬСНОГО Изобретение относитс  к автоматике. Наиболее близким техническим решением к предлагаемому  вл етс  дешифратор вре.м  импульсного кода, содержащий основной ком паратор, входы которого соединены с входной цшной и шиной порогового напр жени , а выход через элемент задержки подключен к первому входу основного элемента И, выходы которого через блок анализа соединены с выходными шинами а также генератор тактовых импульсов {1 . Недостаток известного устройства низка  точность функционировани . Цель изобретени  - повышенна точности дешифратора врем -импульсного кода. Указанна  цель достигаетс  тем, что в дешифратор врем -импульсного ко  введены аналоговый блок пам ти, генератор стробимпульсов , два триггера, инвертор, два допол нительных элемента И, дополнительный компа ратор и формирователь, вход которого соединен с выходом генератора тактовых импульсов , с первым входом первого дополниКОМ тельного элемента И и через инвертор с первым входом второго дополнительного злемента И, а выход подключен к информационному входу аналогового блока пам ти и первому входу допол1шгельного компаратора, второй вход которого соединен с выходом аналогового блока пам ти, стробнрупщий вход которого nojiKjno4eH к выходу основного компаратора и вторым входам дополнительных элементов И, третий вход первого из которых соединен с нулевым выходом первого тртггер, а третий вход второго - с нулевьсм выходом второго триггера, единичный вход которого подключен к выходу первого допопнительпто элемента И, а нулевой вход - к шине установь и и нулевому входу первого триггера, едиргичный вход которого подключен к выходу второго дополнительного элемента И, при этом единичный выход первого триггера соединен t с первым входом генератора строб-импульсов, второй и третий входы которого подключены к выходам дополнительного компаратора, четвертый вход - к елиничиому выходу второго триггера, а выход соедннен со вторым входом основного элемента И. На чертеже представлена блок-схема дешифратора врем -импу ьсного кода. Блок-схема содержит основной компаратор 1, входы которого соединены с входной шиной 2 и шиной 3 порогового напр жени , а выход через элемент 4 задержки подключен к первому входу основного элемента 5 И выходы которого через блок 6 анализа соединены с выходными шинами 7 и 8, генератор 9 тактовых импульсов, формирователь 10, вход которого соединен с выходом генератора 9 тактовых импульсов, с первым входом первого дополнительного элемента 11 И, и через инвертор 12 с первым входом второго дополнительного элемента 13 И, а выход поключен к информационному входу аналогового блока 14 пам ти и первому вхоиу дополнительного компаратора 15, второй вход которого соединен с выходом аналогового блока 14. пам ти, стробирующий вход которого подключен к выходу основного компаратора 1 и вторым входам дополнительных элементов 11 и 13 И, третий вход первого из которых соединен с нулевым выходом первого триггера 16, а третий вход второго - с нулевым выходом второго триггера 17, единичный вход которого подключен к выходу первого дополнительного элемента И И, а нулевой вход - к шине 18 установки и нулевому входу первого триггера 16, единичный вход которого подключен к выходу второго дополнительного элемента 13 И, единичный выход первого три гера 16 соединен с первым входом генератора 19 строб-импульсов, второй и третий выхо ды которого подключены к выходам дополни тельного компаратора 15, четвертый вход - к единичному выходу второго триггера 17, а выход соединен со вторым входом основно го элемента 5 И. .Дешифратор врем -импульсного кода работает следующим образом. Генератор 9 тактовых импульсов работает, в непрерьшном режиме, и с его выхода тактовые импульсы с периодом, равным кодовому интервалу, подаютс  на вход формировател  10, который вырабатьгеает непрерьшно пилообразное напр жение. По входной шине 2 видеоимпульсы поступают на первый вход компаратора 1, на второй вход которого подаетс  уровень порогового напр жени . При превышении порогового уровн  входным напр жением компаратор 1 вырабатьшает импул напр жени . При поступлении первого импульса хода на стробируюший вход аналогового блока 14 пам ти последний запоминает значение напр жени  на выходе формировател  10 в момент поступлени  переднего фронта первого импульса. Запомненное напр жение с аналогового блока 14 пам ти поступает на вход компаратора 15, на второй вход которого подаетс  пилообразное напр жение с формировател  10. Кроме того, при поступлении переднего фронта первого импульса кода триггерами 16 и 17 производитс  запоминание, на каком участке пилообразного напр жени  возрастаюшем или падающем - пришел первый импульс. При по влении переднего фрон- та первого импульса на возрастаюшем участке пилообразного напр жени  происходит срабатывание элемента 11 И, на вькоде которого по вл етс  уровень логического нул , устанавливаюший триггер 17 в единичное состо ние, и уровень логической единицы поступает на четвертый вход генератора 19 строб-импульсов. На первый вход генератора 19 строб-импульсов поступает уровень логического нул  с единичного выхода триггера 16, так как этот триггер остаетс  в первоначальном нулевом состо нии вследствие наличи  в момент установки триггера 17 на входе элемента И 13 уровн  логического нул , проинвертированного инвертором 12 уровн  логической единицы с выхода генератора 9 тактовых импульсов . После установки триггера 17 в единичное состо ние с его нулевого выхода поступает на вход элемента 13 И уровень логического нул , запрешающий установку триггера 16 в единичное состо ние до окончани  обработки данного кода. Аналогично работают элементы 11 и 13 И, инвертор 12 и триггеры 16 и 17 ПРИ попадании первого импульса кода во врем  формировани  подаюшего пилообразного напр жени , но триггер 17 остаетс  в исходном нулевом состо нии, а триггер 16 устанавливаетс  в единичное состо ние. Поступающий на четвертый вход генератора 19 строб-импульсов с единичного выхода триггера 17 уровень логической единицы приводит к формированию этим генератором 19 строб-импульсов, по положительным перепадам напр жени  с соответствующего входа компаратора 15; длительность строб-импульсов выбираетс  из услови  обеспечени  приема импульсов кода при всех допустимых флуктуаци х по времени. Строб-импульсы с генератора 19 строб-импульсов поступают на первый вход элемента 5 И, на второй вход которого постзшают задержанные с помощью элемента 4 задержки импульсы с выхода компаратора 1. Элемент задержки 4 обеспечивает некоторую небольшую задержку импульсов кода дл  попадани  всех импульсов кода в строб-импульсы, что объ сн етс  нестабильностью запуска дешифратора врем -импульсного кода по первому импульсу за счет флуктуации положени  этого импульса во времени.
Элемент 5 И вьщает по первому выходу импульсы единичного напр жени  при попадании импульса в строб-импульс и по второму выходу импульсы единичного напр жени  при отсутствии импульса кода в строб-импульс. Блюк б анализа пртиимает решение о соответствии пртн того кода с одним из возможных и выдает на выход импульс расшифровки кода и номер этого кода в виде двоичной импульсной последовательности.
Таким образом, предложенный деишфратор врем - мпульс1юго кода по сравнению с  звестшлм обеспечивает тачную селекцию импульсе кода при использовашш элементной базы с относительно низким быстродействием

Claims (1)

  1. Формула изобретенн 
    Дешифратор врем -импульсного кода, со- 20 держащий основной компаратор, входы которого соедииены с вхошюй ишной и шиной порогового напр жени , а выход юрез элемент задержки подключен к пе{тому входу основного злемента И, вьосоды которого через блок 25 анализа соедаиены с выxoдны(И шинами, а также генератор тактовых импульсов, отличающийс  тем, что, с целью повьпоени  то «ости, введены аналоговый бл1ж пам ти , генератор строб-имт льсов, два тртггера, зо нтвертор, два допол ительшдх элементов И, Д(шолш1тельный компаратор и формирователь.
    вход которого соединен с выходом г.енераторй тактовых импульсов, с первым входом перво го дополнительного элемента И и через инвертор с первым входом второго дополнительного элемента И, а выход подключен к информадионному входу аналогового блока пам ти и первому входу дополнительного компаратора , второй вход которого соединен с выход(ни аналогового блока пам ти, стробнрующий вход которого подключен к выходу основного компаратора и вторым входам дополнительных -элементов И, третий вход первого из которых соединен с нулевым выходом первого триггера, а третий вход второго с нулевьп« выход(м второго триггера, единичный вход которого подключен к выходу первого дополнительного злемента И, а нулевой вход - к шине установки и нулевому входу первого триггера, единичный вход которого подключен к выходу второго дополнительного элемента И, при этом единичный выход первого тртггера соединен с первым входом генератора строб-импульсов, второй и третий входы которого подключены к выходам дополнительного компаратора, четвертый вход - |К единичному выходу второго триггера, а выход соединен со вторым входом Ъсновного элемента И.
    Источники информации, пртш тые во внимание при экспертизе 1. Радиоэлектроника за рубежом, 1972, вып. 47, с. 18, рис. 8 (прототип).
SU802904246A 1980-04-04 1980-04-04 Дешифратор врем -импульсного кода SU900434A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802904246A SU900434A1 (ru) 1980-04-04 1980-04-04 Дешифратор врем -импульсного кода

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802904246A SU900434A1 (ru) 1980-04-04 1980-04-04 Дешифратор врем -импульсного кода

Publications (1)

Publication Number Publication Date
SU900434A1 true SU900434A1 (ru) 1982-01-23

Family

ID=20887214

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802904246A SU900434A1 (ru) 1980-04-04 1980-04-04 Дешифратор врем -импульсного кода

Country Status (1)

Country Link
SU (1) SU900434A1 (ru)

Similar Documents

Publication Publication Date Title
SU900434A1 (ru) Дешифратор врем -импульсного кода
GB1342362A (en) Trigger pulse generator
SU1270880A1 (ru) Генератор пр моугольных импульсов
SU1529425A1 (ru) Устройство стробировани задержанных импульсных сигналов
US4517473A (en) Solid-state automatic injection control device
SU1003354A1 (ru) Делитель частоты следовани импульсов
SU1325375A1 (ru) Устройство допускового контрол периода сигнала
SU494843A1 (ru) Формирователь импульсов
SU903797A1 (ru) Устройство дл допускового контрол временных интервалов
SU1059542A1 (ru) Устройство автоматического управлени электроприводом
SU363207A1 (ru)
SU1239843A1 (ru) Устройство дл преобразовани серии импульсов
SU926640A1 (ru) Устройство дл ввода информации
SU930628A1 (ru) Селектор импульсов
SU839041A1 (ru) Частотный дискриминатор
SU1197091A1 (ru) Устройство декодировани импульсной последовательности
SU1690183A1 (ru) Компаратор
SU1422363A1 (ru) Цифрова регулируема лини задержки
SU1223352A2 (ru) Устройство дл устранени эффекта дребезга контактов
SU913576A1 (ru) Селектор импульсов по длительности 1
SU746947A1 (ru) Двоично-дес тичное пересчетное устройство
SU1322167A1 (ru) Частотное пороговое устройство
SU506007A1 (ru) Цифровое устройство дл управлени двигателем
SU1242853A1 (ru) Устройство дл фиксации момента прохождени заданного уровн задним фронтом импульса
SU1115218A1 (ru) Амплитудно-временной анализатор