SU900429A1 - Многоканальный индикатор экстремума - Google Patents
Многоканальный индикатор экстремума Download PDFInfo
- Publication number
- SU900429A1 SU900429A1 SU802891890A SU2891890A SU900429A1 SU 900429 A1 SU900429 A1 SU 900429A1 SU 802891890 A SU802891890 A SU 802891890A SU 2891890 A SU2891890 A SU 2891890A SU 900429 A1 SU900429 A1 SU 900429A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- trigger
- input
- output
- maximum
- outputs
- Prior art date
Links
Landscapes
- Liquid Crystal Display Device Control (AREA)
Description
(54) МНОГОКАНАЛЬНЫЙ ИНДИКАТОР ЭКСТРЕМУМА
I
Изобретение относитс к импульсной контрольно-измерительной технике и может быть использовано дл выделени и измерени экстремума напр жени в многоканальных информационно-измерительных системах.
Известны многоканальные индикаторы зкстремума, содержащие последовательно соединенные генератор тактовых импульсов, ключ, счетчик строк, генератор ступеитатого напр жеш1 , пороговые злементь, первый злемент ИЛИ и триггер максимума, и последовательно соединенные дешифратор строк, вход которого подключен к выходу счетвдка строк, а выхоф - к входам матричной индикаторной панели, вертикальные шины которой соединены с первыми выходами п пороговых элементов 1.
Недостатком указанного устройства вл етс невозможность одновременного определени максимального и минимального значений вхо1шых напр жений при одном виде ступенчатого напр жени , что снижает информативность устройства.
Цель изобретени - повышение информативности устройства.
Эта цель достигаетс тем, что в многоканальный индикатор экстремума, содержащий последовательно соединенные генератор тактовых импульсов, ключ, счетчик строк, генератор ступенчатого напр жени , пороговые элементы , первый злемент ИЛИ и триггер максимума , и последовательно соединенные дешифратора строк, вход которого подключен к выходу счетчика строк, а выходы - к выходам матричной индикаторной панели, вертикальные шины которой соединены с первыми выходами п пороговых элементов, введены регистр кода максимума, регистр кода минимума , шифратор адреса канала, регистр адреса максимума, регистр адреса минимума, последовательно соединенные второй элемент ИЛИ, входы которого соединены со вторыми инверс ными выходами п пороговых элементов, триггер минимума, первый элемент И, третий элемент ИЛИ, тртггер управлени , последовательно соед«шешше второй злемент И, подключенный одним входом к выходу генервтора тактовых импульсов, и счетчик пропуска тактов, выход которого соединен со вторым входом триггера управлени , причем первые входы регистров кода максимума и минимума соединены с выходом счетчика строк, а вторые управл ющие входы подключены соответственно к выходам триггеров максимума и минимума, причем, входы шифратора адреса канала соединены с первыми выходами п пороговых элементов, а первые выходы шифратора адреса канала подключены ко входам регистра адреса максимума, а вторые инверсные выходы соединены со входами регистра адреса минимума, при этом вторые управл ющие входы этих регистров соединены с выходами триггеров максимума и минимума соответственно, первый вход третьего элемента И, подключенного своим выходом ко второму входу третьего элемента ИЛИ, соединен с выходом Тртггера максимума , а второй вход св зан с пр мым выходом триггера со счетным входом, счетный вход которого подключен к выходу третьего элемента ИЛИ, инверсный выход соединен со вторым входом первого элемента И, пр мой выход триггера управлени соединен .со вторым входом второго элемента И, а инверсный выход этого триггера соединен со вторыми входами ключа и генератора ступенчатого напр жени .
На чертеже приведена структурна схема устройства.
Генератор 1 тактовых импульсов, ключ 2, счетчик 3 строк, дешифратор 4 строк, матрична индикаторна панель 5 соединены последовательно .
Выход счетчика 3 строк подключен через последовательно соединенные генератор 6 ступенчатого напр жени , пороговые элементы 7 к входам первюго элемента ИЛИ 8.
Вторые входы пороговых элементов 7 соединены с входами второго элемента ИЛИ 9, причем выходы первого и второго элементов ИЛИ 8 и 9 подключены соответственно к входам триггеров максимума 10 и лтнимума 11 выход последнего подключен к входу первого элемента И 12. Второй элемент И 13 и третий элемент ИЛИ 14 подключены соответственно к выходу и входу триггера J5 управлени , входом соединенного со счетным входом триггера 16. Между выходом второго элемента И 13 и входом триггера управлени включен счетчик 17 пропусков тактов.
Вход третьего элемента И 18 подключен к входу регистра 19 кода максимума, другой вход которого соединен с входом регистра 20 кода минимума.
Шифратор 21 адреса входами подсоединен к входам первого элемента ИЛИ 8, а выходами к входам регистра адреса максимума 22 и регистра адреса минимума 23.
Устройство работает следующим образом. Входные напр жени каналов Ui-Un поступают на входы п пороговых элементов 7, на другие объединенные входы которых поступает эталонное ступенчатое напр жение, вырабатываемое генератором 6 в соответствии с кодом счетчика 3 строк. В исходном состо нии ключ 2 открыт и при поступлении первого импульса на вход счетчика 3 вырабатываетс минимальное значение ступенчатого напр жени , при этом дешифратором 4 избираетс перва горизонтальна шина матричнсй
j панели 5. При всех входных напр жени х и ; Ua., ... .на первых выходах п порого МWM .«1
вых элементов 7 формируетс код I , при котором поджигаютс все п световых элементов первой строки матричной панели 5, на выходе первого элемента ИЛИ 8 возникает единичный уровень, на выходе второго элемента ИЛИ 9 - нулевой уровень. Триггера 10 и 11 максимума и минимума остаютс в исходном состо нии. При нарастании ступенчатого напр жени входное напр жение в каком-то канале U становитс меньше эталонного и- и . на пр мом вькоде соответствующего порогового элемента 7 возникает нулевой уровень, а на инверсном единичный . При этом на выходе второго элемента ИЛИ 9 возникает единичный уровеиь, от которого включаетс триггер 11 мииимума . Сигнал с триггера 11 минимума записывает код счетвдка 3 в регистр 20 кодд минимума , а код с шифратора 21 адреса 5 в регистр 23 адреса минимума. В исходаом состо ниии элемент И 12 подготовлен единичным уровнем с инверсного выхода триггера 16. Поэтому сигнал с триггера 11 через элемент И 12, элемент ИЛИ 14 включает
0 триггер 15 управлени , запрещающий прохождение тактовых импульсов с генератора 1 через ключ 2 на вход счетчика 3. Еданичный уровень с пр мого выхода триггера 15 отпирает элемент И 13, разреша прохождение
5 импульсов на вход счетчика 17 пропуска тактов . Число пропушен1 ых тактов определ ет величину ркости свечени строки, на которой определен минимум входного напр жени
уц, тем самым выдел эту строку среди
Ц 0 других строк.
Claims (2)
- Сигналом с выхода элемента ИЛИ 14 включаетс триггер 16, запирающий элемент И 12 и снимающий запрет с элемента И 18. Триггер 11 остаетс включенным до конца отображени остальных строк панели, не меша нахождению максимума входных напр жений UMQKC. 5 После 3-4 тактов сигналом с выхода счетчика 17 триггер 15 выключаетс , разреша вновь прохождение тактовых импульсов через ключ 2 на вход счетчика 3 строк. При дальнейшем нарастании ступенчатого напр жени на первых выходах каждого i-ro порого вого элемента при достижении U U воз никает нулевой уровень, запрещающий поджи световых элементов соответствующего столбца , начина с j-ой строки. На матричной панели получаетс нагл дна гистограмма распределени потенциалов U на входе устройства. При нарастании ступенчатого напр жени Uj . на выходе первого элемента ИЛИ 8 единичный уровень пропадает, включаетс триггер 10 максимума. Сигнал триггера Ю переписывает код счетчика 3 строки в регистр 20 кода максимума и заполненный шифратором 21 предыдущий код адреса в регистр 22 адреса максимума. Одновременно сигналом с триггера 10 максимума через под готовленный элемент И 18, элемент ИЛИ 14 включаетс вновь триггер 15 дп формировани пропуска тактов, и переключаетс триггер 16. Сигналом с триггера 15 на врем пр пуска тактов снимаетс ступенчатое напр жение на выходе генератора 6 дл поджига все световых элементов на строке, где происходи максимум входного напр жени ,. Далее сигнал с выхода счетчика 17 пропуска включ ет триггер 15, снимающий запрет ключа
- 2. После выбора верхней горизонтальной шины счетчик 3 сбрасываетс , сбрасыва триггера 10 и И максимума и минимума, отображени информации повтор етс вновь. Таким обратом, устройство обеспечивает нагл дное ото ажеиие гистограммы раотределени входных напр жений U , визуальное выделение диапазона распределени входных напр жений с помощью ркостной модул щш строки с минимальным напр жением и строки с максимальным напр жением, определение и формирование кодов экстремумов входных иапр жений совместно с кодом адреса канала , к которому принадлежит экстремальное значение. Коды экстремальных значений с их координатами могут быть использованы как дл визуальной индикации, так и дл передачи их в измерительно-вычислительную систему Формула изобретени Многоканальный индикатор экстремума, содержащий последовательно соединенные гене .9 ратор тактовых импульсов, кчюч, счегчик строк, генератор ступенчатого напр жени , пороговые элементы, пе|: Jbw элемент ИЛИ и триггер максимума , и последовательно соединенные дешифратор строк, вход которого подключен к выходу счетчика строк, а выходы к выходам матричной индикаторной папели, вертикальные ит .ы которой соединены с первыми выходами п пороговых элементов, отличающнйс тем, что, с целью псшышеии информативности устройства, в него введены регистр кода максимума, регистр кода минимума, шифратор адреса канала, регистр ащзеса максимума , регистр адреса минимума, последовательно соединенные второй элемент ИЛИ, входы которого соединены со вторыми инверсными выходами п пороговых элементов, триггер минимума, первый элемент И, третий элемент ИЛИ, триггер управлени , последовательно соединенные второй элемент И, подключенный одним входом к выходу генератора тактовых импулых в, и счетчик пропуска тактов , выход которого соединен со вторым входом триггера управлени , причем первые входы регистров кода максимума и кода минимума соединены с выходом счетчика строк, ia вторые управл ющие входы подключены соответственно к выходам триггеров максимума и минимума, причем входы шифратора адреса канала соединены с первыми выходами п пороговых элементов, а первые выходы шифратора адреса канала подключены ко входам регистра адреса максимума, а вторые выходы соединены со входами регистра алреса мюшмума , при этом вторые управл ющие входы этих регистров соединены с выходами триггеров максимума и минимума соответственно, первый вход третьего элемента И, подключенного своим выходом ко второму входу третьего элемента ИЛИ, соединен с выходом триггера максимума, а второй вход св зан с пр мым выходом триггера со счетным входом, счетный вход которого подключен к выходу третьего элемента ИЛИ, инверсный выход соединен со вторым входом первого элемента И, пр мой выход т{иггера управлени соединен со вторым входом второго элемента И, а инверсный выход соединен со вторыми входами ключа и генератора ступенчатого иапр жею1 . Источники информации, прин тые во внимание пр экспертизе 1. Авторское свидетельство СССР N 597084, кл. Н 03 К 5/18, 02.04.76 (прототеп).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802891890A SU900429A1 (ru) | 1980-03-13 | 1980-03-13 | Многоканальный индикатор экстремума |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802891890A SU900429A1 (ru) | 1980-03-13 | 1980-03-13 | Многоканальный индикатор экстремума |
Publications (1)
Publication Number | Publication Date |
---|---|
SU900429A1 true SU900429A1 (ru) | 1982-01-23 |
Family
ID=20881757
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802891890A SU900429A1 (ru) | 1980-03-13 | 1980-03-13 | Многоканальный индикатор экстремума |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU900429A1 (ru) |
-
1980
- 1980-03-13 SU SU802891890A patent/SU900429A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU900429A1 (ru) | Многоканальный индикатор экстремума | |
SU997038A1 (ru) | Устройство дл контрол параллельного двоичного кода на четность | |
SU868828A1 (ru) | Устройство дл отображени информации | |
SU1425772A1 (ru) | Устройство дл индикации | |
SU734718A1 (ru) | Анализатор длительностей выбросов случайных процессов | |
SU1001159A2 (ru) | Знакоформирующее устройство | |
SU1439567A1 (ru) | Устройство дл индикации | |
SU1488817A1 (ru) | Устройство для выделения области во внешней памяти | |
SU955032A1 (ru) | Устройство дл сравнени чисел | |
SU1103808A3 (ru) | Устройство дл сдвига разр дного п тна в газоразр дной индикаторной панели | |
SU1376097A1 (ru) | Устройство дл моделировани сетевых графов | |
SU1188743A1 (ru) | Устройство дл имитации объекта контрол | |
SU1234873A2 (ru) | Устройство дл отображени информации | |
SU1124331A2 (ru) | Система дл автоматического контрол больших интегральных схем | |
SU1018021A1 (ru) | Матричный осциллограф | |
SU1261005A1 (ru) | Устройство дл индикации | |
SU1444807A1 (ru) | Устройство дл исследовани св зности графов | |
SU942124A1 (ru) | Устройство дл отображени информации | |
SU851453A1 (ru) | Устройство дл индикации | |
SU1163349A1 (ru) | Устройство дл индикации | |
SU1645970A1 (ru) | Устройство дл раскраски графов | |
SU1273941A1 (ru) | Устройство дл разбиени графа на подграфы | |
SU1022211A1 (ru) | Устройство дл индикации | |
SU546894A1 (ru) | Устройство дл допускового контрол параметров | |
SU962968A1 (ru) | Устройство дл определени критического пути в графе |