SU892677A2 - Формирователь одиночного импульса - Google Patents

Формирователь одиночного импульса Download PDF

Info

Publication number
SU892677A2
SU892677A2 SU802911139A SU2911139A SU892677A2 SU 892677 A2 SU892677 A2 SU 892677A2 SU 802911139 A SU802911139 A SU 802911139A SU 2911139 A SU2911139 A SU 2911139A SU 892677 A2 SU892677 A2 SU 892677A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
flip
flop
counter
Prior art date
Application number
SU802911139A
Other languages
English (en)
Inventor
Павел Петрович Святный
Михаил Валентинович Соловьев
Original Assignee
Предприятие П/Я В-8664
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8664 filed Critical Предприятие П/Я В-8664
Priority to SU802911139A priority Critical patent/SU892677A2/ru
Application granted granted Critical
Publication of SU892677A2 publication Critical patent/SU892677A2/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(5) ФОРМИРОВАТЕЛЬ ОДИНОЧНОГО ИМПУЛЬСА
Изобретение относитс  к импульсно технике и может быть использовано в цифровой вычислительной технике. По основному авт.св. № 595В52 известен формирователь одиночного им- .пульса, который содержит D-триггер, информационный вход которого соедине с источником управл ющего сигнала, и вертор, вход которого соединен с источником тактовых импульсов и с управл ющим входом D-триггера, эле мент И-НЕ, первый вход которого соединен с выходом инвертора, второй вход - с пр мым выходом D-триггера, RS-триггер, единичный вход которого соединен с источником управл ющего сигнала, нулевой вход - с выходом эл мента И-НЕ, а единичный выход - с нулевым входом D-триггераDl Недостатком известного формировател   вл етс  невозможность формировани  одиночного импульса различной длительности при наличии только одно тактовой частоты. Цель изобретени  - расширение функциональных возможностей формировйтел  путем формировани  одиночного импульса различной длительности под воздействием управл ющих сигналов с использованием одной тактовой частоты. Поставленна  цель достигаетс  тем, что в формирователь одиночного импульса , содержащий О-триггер, информационный вход которого соединен с источником управл ющего сигнала, инвертор , вход которого соединен с источником тактовых импульсов и с управл ющим входом 0-триггера, элемент И-НЕ, первый вход которого соединен с выходом инвертора, второй вход с пр мым выходом 0-триггера, RSтриггер , единичный вход которого соединен с источником управл ющего сигнала, нулевой вход - с выходом элемента И-НЕ, а единичный выход с нулевым входом 0-триггёра, введены элемент И, счетчик, дешифратор, элемент И-ИЛИ, причем первый вход элемента И соединен с пр мым выходом D-триггера, второй вход - с источником тактовых импульсов, а выход с входом счетчика, нулевой вход которого соединен с инверсным выходом D-триггера, входы дешифратора соединены с выходами счетчика, а выходы дешифратора соединены с первыми входами групп И элемента И-ИЛИ, вторые входы которых соединены с управл ющими шинами, а выход элемента И-ИЛИ соединен с третьим входом элемента И-НЕ.
Введение в формирователь одиночного импульса элемента И, счетчика, дешифратора , элемента И-ИЛИ и их соответствующих соединений позвол ет получить сигнал обратной св зи, формирующий длительность выходного импульса и прекращающий работу, устройства до возникновени  следующего сигнала на управл ющем входе.
На фиг. 1 приведена структурна  схема формировател , на фиг. 2 - временные диаграммы процесса выработки одиночного импульса под воздействием разрешанмцего сигнала на разных управл ющих шинах (указаны с правой стороны графиков).
Формирователь одиночного импульса содержит управл ющий 1 и тактовый 2 входы, О-триггер 3 с выходами k и 5,  вл ющиес  выходами формировател , RS-триггер 6, инвертор 7 элемент И-НЕ 8, элемент И 9, счетчик 10 дешифратор 11, элемент И-ИЛИ 12, управл ющие шины 13j Н, 15, 16, 17, ...N.
Вход 1 соединен с информационным входом 0-триггера 3 и с единичным входом RS-триггера 6, единичный выход которого соединен с нулевым входом D-триггера 3, а нулевой вход RS-триггера 6 - с выходом элемента И-ИЕ 8, первый вход которого соединен с выходом инвертора 7, второй вход - с выходом 4, а третий вход - с выходом элемента И-ИЛИ 12. Вход инвертора 7 соединен с управл ющим входом D-триггера 3 и с вторым входом элемента И 9 и подключен к входу 2. Первый вхОд элемента И 9 соединен с выходом а выходс входом счетчика 10, нулевой вход которого соединен с выходом 5, а выходы - с входами дешифратора 11, выходы которого соединены с первыми входами групп U элемента И-ИЛИ 12 вторые входы групп U которого соединены с управл ющими шинами 13, 1, ...N.
Формирователь работает следующим образом,
В исходном состо нии на входе 1 присутствует низкий логический уровень, D-триггер 3 тактовой частотой по входу 2 установлен в нулевое состо ние, при котором на выходе присутствует низкий логический уровень, а на выходе 5 - высокий логический уровень. Низкий логический уровень.на выходе k преп тствует прохождению тактовой частоты через элемент И-НЕ 8 и элемент И 9.
На единичном входе RS-триггера 6 присутствует низкий логический уровень, который удерживает его в единичном состо нии. Высокий логический уровень
на выходе 5 удерживает счетчик 10
в нулевом состо нии, которое дешифрируетс  дешифратором 11. В исходном состо нии на первом входе первой группы и элемента И-ИЛИ 12 присутствует
высокий логический уровень, а на
всех остальных первых входах групп U элемента И-ИЛИ 12 - низкий логический уровень.
Первый случай, когда на управл ю-, щей шине 13 присутствует высокий логический уровень, а на остальных управл ющих шинах 1A,15,16...N - низкий логический уровень. На выходе элемента И-ИЛИ 12 присутствует высокий логический уровень. После подачи на вход 1 управл ющего положительного сигнала (фиг. 2,2а) RS-триггер 6 сохран ет свое состо ние, а передний фронт очередного тактового импульса на входе 2 изменит состо ние 0-три1 гера 3. На выходе k по витс  сигнал логической единицы (фиг.2,2г), а на выходе 5 - сигнал логического нул  (фиг.2,2д), который разблокирует счетчик 10. Отрицательный фронт этого же импульса пройдет через элемент и 9 (фиг.2,2и) и зафиксируетс  счетчиком 10. Отрицательный фронт этого же импульса выработает на выходе элемента И-НЕ 8 отрицательный rlepeпад (фиг.2,2е), Благодар  задержке распространени  на счетчике 10, дешифраторе 11 и элементе И-ИЛИ 12 разрешающий потенциал на выходе элемента И-ИЛИ 12 исчезнет позже (фиг.2,2к), чем выработаетс  отрицательный перепад на выходе элемента И-НЕ(фиг.2,2е). Отрицательный перепад на выходе элемента И-НЕ 8 перебросит RS-тригrep 6 в нулевое состо ние, который отрицательным импульсом по нулевому входу D-триггера 3 переведет его в и ходное состо ние {фиг.2,2г и 2 ), и высокий потенциал на выходе 5 заблокирует счеТчик 10. Таким образом на выходе по витс  положительный импульс -(фиг.2,2г), а на выходе 5 отрицательный импульс (фиг.2,2д), длительность которого равна половине периода следовани  тактовой частоты . D-триггер 3 не изменит свое состо ние до тех пор, пока RS-триггер 6 не вернетс  в исходное состо ние после сн ти  управл ющего сигнала на входе 1. Второй случай, когда, например, на управл ющей шине 17 присутствует высокий логический уровень, а на остальных управл ющих шинах - низкий логический уровень. В данном случае на выходе элемента И-ИЛИ 12 будет низкий логический уровень (фиг.2,2т) После подачи на вход 1 управл ющего положительного сигнала (фиг.2,2л) передний фронт очередного тактового импульса на входе 2 изменит состо ние D-триггера 3 (фиг.2,2м и 2н). Счетчик 10 разблокируетс  и последую щие тактовые импульсы через, элемент и 9 (фиг.2,2с) начнут поступать на счетчик 10. Состо ние счетчика 10 дешифрируетс  дешифратором 11, на выходах которого будет циркулировать логическа  единица. При совпадении логической единицы с выхода дешифратора 11 с логической единицей на управл ющей шине 17, на выходе элемента И-ИЛИ 12 по витс  логическа  единица (фиг.2,2т), котора  разрешит переброс RS-триггера 6 после выработки отрицательного импульса на выходе элемента И-НЕ 8 (фиг.2,2р) D-триггер 3 перейдет в исходное состо ние (фиг.2,2м и 2н) и высокий потенциал на выходе 5 заблокирует счетчик 10. Таким образом, на выходе k по витс  положительный импульс 77 .4 ( фиг.2,2м), на выходе 5 отрицательный импульс (фиг.2,2н), длительность ,которого равна V(-f)T где п число импульсов, прошедших в счетчик 10; Т - период следовани  тактовой частоты по входу 2. Таким образом, введение элементов И, счетчика, дешифратора, элемента И-ИЛИ позвол ет получать одиночные импульсы длительностью от Т/2 до (п- 1/2)Т с дискретностью Т тактовой частоты путем подачи разрешающего сигнала на шины управлени , что позволит повысить коэффициент унификации издели  за счет примеиени  одной и той же схемы. Форнула изобретени  Формирователь одиночного импульса по авт.св. № 595852, отличающийс  тем, что, с целью расширени  функциональных возможностей , в него дополнительно введены элемент И, счетчик, дешифратор, элемент И-ИЛИ, причем первый вход элемента И. соединен с пр мым выходом D-триггера, второй вход - с источником тактовых импульсов, а выход с входом счетчика, нулевой вход которого соединен с инверсным выходом D-триггера, входы дешифратора соединены с выходами счетчика, а выходы дешифратора соединены с первыми входами групп И элемента VI-ИЛИ, вторые входы которых соединены с управл ющими шинами, а выход элемента И-ИЛИ соединен с третьим входом элемента И-НЕ. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СбСР № 595852, кл, Н 03 К 3/78, 19.07.76.
Фиг1

Claims (1)

  1. Формула изобретения )0
    Формирователь одиночного импульса по авт.св. № 595852, отличающийся тем, что, с целью расширения функциональных возможностей, в него дополнительно введены элемент И, счетчик, дешифратор, элемент И-ИЛИ, причем первый вход элемента И. соединен с прямым выходом D-триггера, второй вход - с источником тактовых импульсов, а выход с входом счетчика, нулевой вход которого соединен с инверсным выходом D-триггера, входы дешифратора соединены с выходами счетчика, а выходы дешифратора соединены с первыми входами групп И элемента И-ИЛИ, вторые входы которых соединены с управляющими шинами, а выход элемента И-ИЛИ соединен с третьим входом элемента И-НЕ.
SU802911139A 1980-04-19 1980-04-19 Формирователь одиночного импульса SU892677A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802911139A SU892677A2 (ru) 1980-04-19 1980-04-19 Формирователь одиночного импульса

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802911139A SU892677A2 (ru) 1980-04-19 1980-04-19 Формирователь одиночного импульса

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU595852A Addition SU117672A1 (ru) 1958-03-31 1958-03-31 Способ изготовлени пескометанием крупных силикатных блоков

Publications (1)

Publication Number Publication Date
SU892677A2 true SU892677A2 (ru) 1981-12-23

Family

ID=20890142

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802911139A SU892677A2 (ru) 1980-04-19 1980-04-19 Формирователь одиночного импульса

Country Status (1)

Country Link
SU (1) SU892677A2 (ru)

Similar Documents

Publication Publication Date Title
KR970704264A (ko) 집적된 테스트 및 컨트롤을 갖는 디지탈 펄스폭 변조기
SU892677A2 (ru) Формирователь одиночного импульса
KR940001556B1 (ko) 디지탈신호처리장치
SU839029A1 (ru) Формирователь импульсов
SU733096A1 (ru) Селектор импульсов по длительности
KR0136619B1 (ko) 노이즈 제거 회로
SU444317A1 (ru) Селектор минимальной длительности
SU951383A1 (ru) Устройство дл воспроизведени цифровой информации
SU892689A1 (ru) Селектор импульсов по длительности
SU932602A1 (ru) Генератор случайной импульсной последовательности
SU930619A1 (ru) Селектор импульсов по длительности
SU875608A1 (ru) Устройство программируемой задержки импульсов
SU678659A1 (ru) Генератор импульсов
SU741434A1 (ru) Формирователь одиночных импульсов
SU884103A1 (ru) Формирователь импульсов
SU940309A1 (ru) Т-триггер
SU1157543A1 (ru) Цифровой функциональный преобразователь Анишина
SU919072A1 (ru) Устройство дл выделени импульсов из последовательности
SU817992A1 (ru) Устройство дл задержки импульсов
SU569014A1 (ru) Триггер со счетным входом
SU1457159A1 (ru) Устройство дл контрол последовательности импульсов
SU453692A1 (ru)
SU705660A1 (ru) Формирователь импульсов малой длительности по переднему и заднему фронтам входного импульса
SU978357A1 (ru) Делитель частоты импульсов с регулируемым коэффициентом делени
SU1125737A1 (ru) Двухканальный формирователь однополосного сигнала