SU886260A2 - Устройство дл защиты от импульсных помех - Google Patents

Устройство дл защиты от импульсных помех Download PDF

Info

Publication number
SU886260A2
SU886260A2 SU802879227A SU2879227A SU886260A2 SU 886260 A2 SU886260 A2 SU 886260A2 SU 802879227 A SU802879227 A SU 802879227A SU 2879227 A SU2879227 A SU 2879227A SU 886260 A2 SU886260 A2 SU 886260A2
Authority
SU
USSR - Soviet Union
Prior art keywords
valve
input
output
trigger
delay
Prior art date
Application number
SU802879227A
Other languages
English (en)
Inventor
Вадим Андреевич Ларионов
Виктор Алексеевич Гусев
Яков Андреевич Собенин
Original Assignee
Войсковая часть 60130
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 60130 filed Critical Войсковая часть 60130
Priority to SU802879227A priority Critical patent/SU886260A2/ru
Application granted granted Critical
Publication of SU886260A2 publication Critical patent/SU886260A2/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ЗАЩИТЫ ОТ ИМПУЛЬСНЫХ ПОМЕХ

Claims (1)

  1. Изобретение относитс  к электро- св зи и может использоватьс , в частности , в аппаратуре передачи дл  защиты от импутшсных помех. По основному авт. св. Ms 652711 |ювестно устройство дл  защиты от импульсных помех, содержащее на входе вентиль управлени , к одному из входов управлени  которого подключен выход триггера блокировки, на другой вход управлени  поданы тактовые импульсы , а выход вентил  управлени  через элемент задержки подключен к одному из входов кдходного вентил « пос довательно соединенные ююертор и вентиль.сброса, при этом инфо ллапионный вход вентил  управлени  соединен со входом инвертора, выход котброго подключен к другому входу выходного вентил , на вход управлени  которого поданы тактовые импульсы, а выход вентил  сброса подключен к уставовоч- ным входам элемента задержки и триггера блсжировки, ко входу которого под ключен дополнительный выход элемента задержкиГ. Однако известное устройство обладает недостаточной помехозащищенностью . . Цель изобретени  - повышение помехозащищенности . Поставленна  цель достигаетс  тем, что в устройство дл  защиты от импуп снЫх помех введены вентиль и триггер с задержкой, п|ричем выход инвертора соединен со входом вентил  сброса и другим входом выходного вентил  через последовательно соединенные вентиль н триггер с задержкой, другой вход которого соединён с выходом линии .задержки , причем на другой вход вентил  поданы тактовые импульсы. На чертеже изображена структурна  электрическа  схема предлагаемого устройства ,:1 Устройство содержит вентиль 1 управлени , элемент 2 задержки, триггер 3 блокировки, инвертор 4, вентиль 5 сброса, выходной вентиль 6, вентиль 7 и триггер 8 с задержкой. Устройство работает следующим об разом, При отсутствии информаиионного сигHaifa или помехи на входе вентил  1 управ лени  и на выходе инвертора 4 устанавлив етс  высокий потенциал, поступающий на вход вентил  7. Тактовые импульсы (ТИ) поступающие синхронно с частотой следо ни  посылок сигнала, не проход т на вх триггера 8 с задержкой, и вентиль 5 сб са открыт. ТИ 3 устанавливают элемент 2 задержки и триггер 3 блокировки в исходное состо ние, при этом на выходе последнего установлен высокий потенциал, поступакнций на вход вен тил  1 управлени . . При по влении информаиионного сш нала на входе вентил  1 управлени  на выходе {йтертора 4 устанавливаетс  низкий потенциал. ТИ 4 через открывшийс  вентиль 7 поступают на вход три гера 8 с задержкой и перевод т его в состо ние Открыто. Триггер 8 с задериокой устанавливает на входе выходного вентил  6 низкий потенциал и запирв ет вентиль 5 сброса. ТИ 1 через открытый вентиль 1 управлешга проход т на вход элемента 2 з дерзжи, который суммирует эт1# импульсы . Длительность информационного сигмала известна, поэтому ТИ элемент задержки настроен на определенное коли чество ТИ 1, заполн ющих информационный сигнал. После заполнени  на выходе элемента 2 задержки по вл етс  сигнал Норма, который поступает одновременно на второй вход выходного вентил  6 и на дополнительнь й вход триггера 8с задержкой и переводит его в состо ние Закрыто. Триггер 8 с задержкой устанавливает на входе выходного вентил  6 высокий потенциал , в результате чего ТИ 2 проходит на выход устройства и открывает вентиль 5 сброса, ТИ 3 переводат устройство в исходное состо ние. Очередной ТИ 4 не проходит на выход вентил  7, так как по окончании информацион ной посылки на выходе инвертора 4 устанавливаетс  высокий потенциал. При воздействии на вход импульсной помехи устройство работает следук цим образом. Если помеха поступает в промежутке между ТИ 4 или предшествует информа шюнной посылке сигнала без временного интервала, то триггер 8 с задержкой находитс  в положении Закрыто, ТИ 2 на выход устройства не проход т, а ТИ 3 через открытый вентиль 5 сброса после поступлени  каждого ТИ 1 перевод т элемент 2 задержки и триггер 3 блокировки в исходное состо ние. Если импульсна  помеха перекрьшает информационную посылку, то в начале устройство работает как при информахщонной пог:ылке , затем очередной ТИ 4 через вентиль 7, который открыт, так как на выходе инвертора 4 сохран етс  низкий потенциал , переводит триггер 8 с задержкой в положение Открыто. Вентиль 5 сброса закрыт, на первом входе выходного вентил  6 установлен низкий потенциал , ТИ 1 поступают на элемент 2 задержки и суммируютс , однако сигнал Норма не вырабатьтаетс  и ТИ 2 на выход устройства не поступает, а триггер 8 с задержкой к моменту выработки очередного ТИ 4 автоматически переходит в состо ние Закрыто, Вентиль 5 сброса открываетс  и ТИ 3 перевод т устройство в исходное состо ние . Таким образом, предлагаемое уст. ройство позвол ет вьщел ть информационную посылку из поступающих на его вход помех любой длительности, что обеспечивает повьпиение помехоустойчивости . Формула изобретени  Устройство дл  защиты от импульсных помех по авт. св. № 652711, отличающеес  тем, что, с целью повыщени  помехозащищенности, введены вентиль и триггер с задержкой , причем выход инвертора соединен со входом вентил  сброса и другим входом выходного вентил  черэз последовательно соединенные вентиль и триггер с задержкой, другой вход которого соединен с выходом линии задержки, причем на другой вход вентил  поданы тактоые импульсы. Источники информации, прин тые во внимание при экспертизе 1, Авторское свидетельство СССР N9 652711/кл. Н 04 В 1/10, 1977 (прототип).
    TJTf
    и
    пм
    жэг
    6
SU802879227A 1980-02-01 1980-02-01 Устройство дл защиты от импульсных помех SU886260A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802879227A SU886260A2 (ru) 1980-02-01 1980-02-01 Устройство дл защиты от импульсных помех

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802879227A SU886260A2 (ru) 1980-02-01 1980-02-01 Устройство дл защиты от импульсных помех

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU652711 Addition

Publications (1)

Publication Number Publication Date
SU886260A2 true SU886260A2 (ru) 1981-11-30

Family

ID=20876262

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802879227A SU886260A2 (ru) 1980-02-01 1980-02-01 Устройство дл защиты от импульсных помех

Country Status (1)

Country Link
SU (1) SU886260A2 (ru)

Similar Documents

Publication Publication Date Title
JPS5477532A (en) Key identifying circuit
US3937907A (en) Digital echo suppressor
SU886260A2 (ru) Устройство дл защиты от импульсных помех
SU1285582A1 (ru) Устройство дл формировани пр моугольных импульсов
SU815938A1 (ru) Устройство защиты телеграфнойАппАРАТуРы OT дРОблЕНий пРиНиМАЕМОгОСигНАлА
SU1292025A1 (ru) Устройство дл приема информации
SU1095427A1 (ru) Устройство дл защиты от импульсных помех
SU907848A1 (ru) Устройство дл защиты от ложного старта
SU652711A1 (ru) Устройство дл защиты от импульсных помех
SU1730732A1 (ru) Устройство дл приема рекуррентного сигнала фазового пуска
SU1396257A1 (ru) Устройство дл подавлени помех
SU1190505A1 (ru) Адаптивный селектор импульсов по длительности
SU1444805A1 (ru) Устройство дл моделировани системы св зи
SU1695518A1 (ru) Устройство защиты от импульсных помех
SU840745A1 (ru) Устройство дл подавлени помехпРи цифРОВОй пЕРЕдАчЕ иМпульСНОйпОСлЕдОВАТЕльНОСТи
SU801320A1 (ru) Приемник тонального вызова
SU598229A1 (ru) Селектор серий импульсов по длительности
SU928668A1 (ru) Приемник биимпульсных сигналов
SU1451840A1 (ru) Устройство дл формировани импульсов
SU945957A1 (ru) Устройство дл формировани серий импульсов
US4018991A (en) Multifrequency signal parity detector
SU1706037A1 (ru) Устройство корректировки фазы дл схем синхронизации
SU1160582A1 (ru) Устройство цикловой синхронизации
SU1511849A1 (ru) Устройство воспроизведени пр моугольных импульсов
SU882018A1 (ru) Цифровой дешифратор ЧМ Сигналов