SU884071A1 - Phase-shifting device - Google Patents

Phase-shifting device Download PDF

Info

Publication number
SU884071A1
SU884071A1 SU802895818A SU2895818A SU884071A1 SU 884071 A1 SU884071 A1 SU 884071A1 SU 802895818 A SU802895818 A SU 802895818A SU 2895818 A SU2895818 A SU 2895818A SU 884071 A1 SU884071 A1 SU 884071A1
Authority
SU
USSR - Soviet Union
Prior art keywords
frequency
outputs
key
circuit
pulse
Prior art date
Application number
SU802895818A
Other languages
Russian (ru)
Inventor
Анатолий Сергеевич Чопенко
Игорь Анатольевич Корнеев
Original Assignee
Харьковское Высшее Военное Командное Училище Им.Маршала Советского Союза Н.И.Крылова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковское Высшее Военное Командное Училище Им.Маршала Советского Союза Н.И.Крылова filed Critical Харьковское Высшее Военное Командное Училище Им.Маршала Советского Союза Н.И.Крылова
Priority to SU802895818A priority Critical patent/SU884071A1/en
Application granted granted Critical
Publication of SU884071A1 publication Critical patent/SU884071A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

II

Изобретение относитс  к электротехнике и может быть использовано в цифровых устройствах регулировани  фазы управл ющих импульсов тиристорных преобразователей.The invention relates to electrical engineering and can be used in digital devices for controlling the phase of control pulses of thyristor converters.

Известны цифровые устройства фазового сдвига управл ющих импульсов, содержащие генератор тактовых импульсов, блок синхронизации, счетчик т&ктовых импульсов, схему совпадени  кодов, , в которых код фазового сдвига в виде числа импульсов поступает на вход Сложение реверсивного счетчика. Припоступлении импульса, подлежащего задержке , происходит считывание ранее ,j записанного кода на вход Вычитание реверсивного счетчика в момент обнулени  счетчика с помощью схемы формировани  импульса, формируетс  импульс задержанный на врем , соответствую- jo щее коду фазового сдвига 1 и 21.Known digital devices are the phase shift of the control pulses, which contain a clock generator, a synchronization unit, a counter t & pulses, a matching circuit of codes, in which the code of the phase shift as the number of pulses is fed to the input. When a pulse to be delayed is received, the previously recorded j code is input to the input. Subtracting a reversible counter at the moment of counter zeroing using a pulse shaping circuit, a delayed pulse is generated for a time corresponding to phase shift code 1 and 21.

Недостатком таких устройств  вл етс  больша  сложность.The disadvantage of such devices is great complexity.

Наиболее близким по технической сущности к изобретению  вл етс  цифровое фазосдвигающее устройство, содержащее блок управлени , один вцход которого подключен на разрешающий : вход первой ключевой схемы, а второй-, на разрещающий вход .второй ключевой схемы, генератор тактовых импульсов, подключенный ко входу первой ключевой схемы, преобразователь напр жениечастота , .выход которого подключен на вход второй ключевой схемы, причем выходы ключевых схем св заны с реверсивным счетчиком и формирователем пр моугольных импульсов.The closest to the technical essence of the invention is a digital phase-shifting device containing a control unit, one of which is connected to the enabling: input of the first key circuit, and the second - to the enabling input of the second key circuit, a clock generator connected to the input of the first key circuits, voltage transducer frequency, the output of which is connected to the input of the second key circuit, and the outputs of the key circuits are connected with a reversible counter and a rectangular pulse shaper.

Claims (3)

В этом устройстве запись кода фазового сдвига происходит до момента прихода импульса, подлежащего задержке , а затем осуществл етс  его считывание и собственно формируетс  импульс задержанный на врем , соответствующее КОДУ фазового сдвига 3. устройства  вл етс  низкое быстродей ствие. Целью изобретени   вл етс  повьше ние быстродействи . Поставленна  цель достигаетс  тем что устройство снабжено схемой несов падени , включенной между выходами ключевых схем и входами реверсивного счетчика, единичные выходы которого подключены ко входам формировател  П15 моугольных импульсов, выходы которого подключены ко входу блока управлени  . На чертеже представлена функциональна  схема цифрового фазосдвигающего устройства. Цифровое фазосдвигающее устройств содержит блок управлени  1 , reHSpaTjo тактовьтх импульсов 2, преобразовател наТф жениё- частота 3, ключевую схе му генератора тактовых импульсов 4, ключевую схему преобразовател  напр  жение - частота.5, схему несовпадени 6, реверсивный счетчик 7, формирователь пр моугольного импульса 8. При поступлении на вход 9 блока управлени  1 импульса 4, подлежащего задержке, открьшаютс  ключева  схема генератора тактовых импульсов 2 и кл чева  схема преобразовател  напр жение - частота 3; импульсы от генератора тактовыХ: импульсрв 2 частотой FPJH и импульсы с выхода преобразова тел  напр жение - частота 3 начинают поступать на вход схемы несовпадени  6, котора  предотвращает возникновение сбоев в реверсивном счетчике 7. При заполнении счетчика 7 на выходе формировател  импульсов формируетс  импульс, задержанный на врем  -число разр дов реверсивного счетчика; -разность частоты генератора тактовых импульсов и частота преобразовател  напр жение - частота, где РГТИ -частота генератора тактовых импульсов; -частота преобразовател  напр жение - частота; Яричем грти пр моугольного импульса управл ющего импульса равна i. td-cAt 2TL где We 21 ft частота питающего напр жени . . Таким образом, соединение выходов ключевой схемы генератора тактовых имимпульсов 4 и ключевой схемы преобразовател  напр жение - частота 5 с выходами схемы несовпадени  6, выходы которой подключены к входам Сложение и - Вычитание реверсивного счетчика 7, единичные выходы которого подключены ко входам формировател  пр моугольных импульсов 8, позвол ет по-высить быстродействие цифрового фазосдвигающего устройства при формировании импульса, задержанного по отношению к исходному. Формула изобретени  Цифровое фазосдвигающее устройство , содержащее блок управлени , один выход которого подключен на разрешающий вход первой ключевой схемы, а второй подключен на разрешающий вход второй ключевой схемы, генератор тактовых импульсов, подключенный ко вхо-. ду первой ключевой схемы, преобразователь напр жение - частота, выход которого подключен на вход звторой ключевой схемы, причем выходы ключевых схем соединены с реверсивным счетчиком и формирователем пр моугольных импульсов, отличающеесо  тем, что, с целью повьш1ени  быстродействи  устройства, оно снабжено схемой несовпадени , включенной между выходами ключевых, схем и входами реверсивного счетчика, единичные выходы которого подключены ко входам формировател  пр моугольных импульсов, выходы которого подключены ко входу блока управлени ; Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 465704, кл. Н 02 Р 13/16, 1971. In this device, the phase shift code is recorded before the arrival of the impulse to be delayed, and then it is read and the pulse delayed by the time corresponding to the phase shift 3 of the device is formed. The device has a low response time. The aim of the invention is to increase the speed. The goal is achieved by the fact that the device is equipped with a mismatch circuit connected between the outputs of the key circuits and the inputs of the reversible counter, the unit outputs of which are connected to the inputs of the P15 common-angle pulses, the outputs of which are connected to the input of the control unit. The drawing shows a functional diagram of a digital phase shifter. The digital phase-shifting device contains a control unit 1, reHSpaTjo clock pulses 2, a receiver-frequency converter TF 3, a key circuit of a clock generator 4, a key circuit of a voltage converter - frequency 5, a mismatch circuit 6, a reversible counter 7, a rectangular impulse driver 8. Upon arrival at input 9 of the control unit 1, a pulse 4 to be delayed, the key circuit of the clock pulse generator 2 and the key circuit of the voltage converter - frequency 3; pulses from the clock generator: pulse 2 with the FPJH frequency and pulses from the voltage transducer output - frequency 3 begin to arrive at the input of the mismatch circuit 6, which prevents the occurrence of failures in the reversing counter 7. When the counter 7 is filled, a pulse delayed by time is the number of bits of the reversible counter; -difference of the frequency of the clock pulse generator and frequency of the voltage converter is the frequency, where RHTI is the frequency of the clock pulse generator; - frequency converter voltage - frequency; The yaric grty of a rectangular pulse of a control pulse is i. td-cAt 2TL where We 21 ft is the frequency of the supply voltage. . Thus, the connection of the outputs of the key clock generator circuit 4 and the key circuit of the voltage converter is frequency 5 with the outputs of the mismatch circuit 6, the outputs of which are connected to the inputs of Addition and - Subtraction of the reversible counter 7, the single outputs of which are connected to the inputs of the square pulse generator 8 , allows to increase the speed of the digital phase shifting device during the formation of a pulse delayed with respect to the original. DETAILED DESCRIPTION OF THE INVENTION A digital phase shifter comprising a control unit, one output of which is connected to the enabling input of the first key circuit and the second connected to the allowing input of the second key circuit, a clock generator connected to the input key. the first key circuit, the voltage converter is the frequency, the output of which is connected to the input of the second key circuit, and the outputs of the key circuits are connected to a reversible counter and a square pulse shaper, characterized in that, in order to increase the speed of the device, it is equipped with a mismatch circuit, connected between the outputs of the key circuits and the inputs of the reversible counter, the unit outputs of which are connected to the inputs of the rectangular impulse generator, the outputs of which are connected to the input of the control unit occurrences; Sources of information taken into account in the examination 1. USSR author's certificate number 465704, cl. H 02 R 13/16, 1971. 2.Патент США Т 3601674, кл. 318-318, 1971. 2. The patent of the USA T 3601674, cl. 318-318,1971. 3.Волгин Л. И. и др. Принципы построени  и структуры цифровых фазог сдвигающих устройств. - Электротехническа  промышленность. Сер. - Преобразовательна  техника, 1977, № 4.3. Volgin LI, et al. Principles of construction and structure of digital phase shifters. - Electrical industry. Ser. - Converting equipment, 1977, No. 4. + I+ I Л /L / / H
SU802895818A 1980-03-19 1980-03-19 Phase-shifting device SU884071A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802895818A SU884071A1 (en) 1980-03-19 1980-03-19 Phase-shifting device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802895818A SU884071A1 (en) 1980-03-19 1980-03-19 Phase-shifting device

Publications (1)

Publication Number Publication Date
SU884071A1 true SU884071A1 (en) 1981-11-23

Family

ID=20883464

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802895818A SU884071A1 (en) 1980-03-19 1980-03-19 Phase-shifting device

Country Status (1)

Country Link
SU (1) SU884071A1 (en)

Similar Documents

Publication Publication Date Title
JPS56115026A (en) Analog-digital converter
KR940005006B1 (en) Frequency dividing circuit capable of verying dividing ratio
SU884071A1 (en) Phase-shifting device
US4502105A (en) Inverter firing control with pulse averaging error compensation
EP0109835B1 (en) Wave generation circuit for an inverter
SU1464296A2 (en) Shaper of phase-manipulated signals
SU813706A1 (en) Switch-type generator control device
SU1231622A1 (en) Generator of multiple qeying signals
SU1617633A1 (en) Device for adding up microwave power
SU1116556A1 (en) Device for forming signals with frequency-shfit keying
JPS6473386A (en) Clock signal generator
SU796834A1 (en) Pseudorandom pulse train generator
SU531298A1 (en) Device for frequency signal manipulation
SU1039030A1 (en) Pulse ditributor
SU1145453A1 (en) Generator of phase-shift keyed signals
SU813669A1 (en) Multichannel device for control of m-phase inverter
SU1030961A1 (en) R.f. pulse sequence shaper
SU815957A1 (en) Frequency manipulator
RU757U1 (en) Digitally controlled phase shifter
SU1026301A1 (en) Bridge transducer electric signal-to-frequency converter
SU1614095A2 (en) Infralow frequency signal generator
SU743179A1 (en) Polyphase voltage shaper
SU886185A1 (en) Device for single-channel synchronous control of power-diode converter
SU617807A1 (en) Variable-frequency pulse shaper
JP2682306B2 (en) Clock advancer