SU875629A1 - Устройство задержки - Google Patents

Устройство задержки Download PDF

Info

Publication number
SU875629A1
SU875629A1 SU802883697A SU2883697A SU875629A1 SU 875629 A1 SU875629 A1 SU 875629A1 SU 802883697 A SU802883697 A SU 802883697A SU 2883697 A SU2883697 A SU 2883697A SU 875629 A1 SU875629 A1 SU 875629A1
Authority
SU
USSR - Soviet Union
Prior art keywords
circuit
transistor
comparator
switch
inverter
Prior art date
Application number
SU802883697A
Other languages
English (en)
Inventor
Юрий Павлович Романенко
Юрий Владимирович Поляков
Майя Серафимовна Сучкова
Анатолий Васильевич Лысов
Original Assignee
Предприятие П/Я М-5783
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5783 filed Critical Предприятие П/Я М-5783
Priority to SU802883697A priority Critical patent/SU875629A1/ru
Application granted granted Critical
Publication of SU875629A1 publication Critical patent/SU875629A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Description

. (54) УСТРОЙСТВО ЗАДЕРЖКИ
I
Изобретение относитс  к устройствам дл  автоматики и может быть использовано как дл  формировани  импульсов заданной длительности, так и в качестве реле времени дл  Sa-. мыкани  или размыкани  контактов цепи на определенное врем .
Известные .элементы задержки (реле времени), выполненные на нейтральных электромагнитных реле в каг честве -исполнительного элемента, в которых обмотка реле после его сра батывани  находитс  под током, не только неэкономичны, но и быстро вырабатывают свой ресурс, а следовательно , обладают низким показателем надежности.
Известны реле времени, основанные на компарировании зар да конденсатора триггером Шмидта, они имеют контактную цепь запуска в цепи эмитг тера и блокировку устройства за счет включени  запуска на врем , большее времени задержкир.
Функциональные возможности такого устройства ограничены, жроме того, оно обладает низким коэффициентом использовани  напр жени  питани  изза резистора в цепи эмиттеров триггера Шмидта.
Известно устройство задержки, которое содержит соединенные последовательно врем задающую RC-цепочку, триггер Шмидта, компарирующий уровень за
to р да врем задающего конденсатора, и выходной транзистор, в коллекторную цепь которого включена обмотка исполнительного элемента. Питающее напр жение на устройство и режимы
15 его работы задаютс  с помощью механического переключател , нагрузка подключаетс  к питанию через контакты исполнительного элемента в течение времени интервала или по его исте20 чении f 2.
Известное реле времени обладает недостаточной надежностью и экономичностью , так как обМотка реле посе срабатывани  находитс  под тоой , пока переключатель.режимов не будет переведен в исходное положение . При этом реле быстро вырабатывает свой ресурс. Кроме того надежность реле времени снижаетс  из-за использовани  механического переклнгчени  при управлении режимами ра- боть1 схемы. Использ1;ование триггера мидта в качестве компаратора не озвол ет в достаточной мере использовать величину, напр жени  питани , . т.е. зар жать врем задающий конденсатор допуровней близких к велич 1не напр жени  питани . Иначе говор , ограничен предел максимального времени задержки из-за наличи  ограничений на величину резистора в цепи эмиттеров триг1 ера Шмидта,
Целью изобретени   вл етс  повыг шение надежности и экономичности.
Поставленна  цель достигаетс  Тем, что в устройство, содержащее последовательно соединенные врем задающую цепЬу компаратор, выполненный , например, на транзисторе с резистором и переключающим диодом в . эмй герн6й цепи, и выходной транзистор, с нагрузкой в коллекторной цепи, введены инвертор, включенный между компаратором и выходным транзистором, синхронные разр дный ключ и управл емый источник напр жени , запускающий ключ и разв зывающее устройство , причем разр днйй ключ подсое- , динен параллельно конденсатору врем задающей цепи, входы разр дного ключа и управл емого источника напр  жени  подключены к общей точке соединени  вых дов разв зывающего устройства и запускающего ключа, выход правл емого источника напр жени  подключен к врем задающей цепи и инвертору , вход разв зывающего устройства подключен к общей точке выходного транзистора и нагрузки, а вход запускающего ключа подсоединен к шине Запуск.
Компаратор, вьтолненный на транзисторе , с резистором и переключаюощм-диодом в эмиттерной цепи, позвуол ет более полно использовать величину напр жени  источника питани  дл  формировани  больших выдерже1с времени.
На чертеже представлена принципната на  электрическа  схема Ьредла/гаемого устройства задержки.
Устройство задержки содержит врем задающую цепь 1, состо щую из резистора 2 и конденсатора 3, компаратор 4, состо щий из транзистора 5
с резистором 6 и переключающим диодом 7 в эмиттерной цепи, инвертор 8, состо щий из транзистора 9 и резистор ра 10 в коллекторной цепи, разр дный ключ 11. на транзисторе 12, управп
л емый источник 13 на транзисторах
14и 15, ключ 16 с нагрузкой 17 в коллекторной цепи, запускающий ключ ;18 и разв зывающий элемент 19 на транзисторе 20 и резисторе 21 .Диод 22 введён
s в схему дл  повышени  устойчивости работы . Диод 22 может отсутствовать, если компаратор 4 питать непосредственно от источника питани (+ . Однако при этом несколько возрастает ток,
0 потребл емый в исходном состо нии. Нагрузка 17 может быть как активной, так и  вл тьс  обмоткой исполнительного реле.
Устройство работает следующим
5 образом.
В исходном состо нии при отсутствии управл ющего сигнала по шине Запуск ключи 16 и 18 закрыты, а транзисторы 12 и 14 насыщетл, т.е. врем задающий конденсатор 3 блокирован , а напр жение на эмиттере транзистора 15 близко к нулевому значению , что поддерживает ключ 16 через резистор 10 в закрытом состо нии.
При подаче отпирающего импульса по шине Запуск ключ, 18 открываетс , транзисторы 12 и 14 закрываютс , потенциал на эмиттере транзистора
15становитс  высоким, что приводит к отпиранию ключа 16 резистор 10 и блокировке схемы низким уровнем на коллекторе открытого ключа
16, подаваемым через разв зывающий элемент 19 на входы разр дного ключа 11 и управл емого источника напр жени  13.
Закрывание разр дного ключа 11 и подача высокого потенциала на врём задающую цепь 1, компаратор 4 и инвертор 8 с выхода управл емого источника 13 Привод т к тому, что конденсатор 3 врем задающей цепи начинает зар жатьс  через резистор 2, и когда напр жение на конденсаторе 3 становитс  таким, что ток через,

Claims (2)

  1. 5 резистор 6 компаратора 4 превысит значение пикового тока переключающего диода 7, транзистор 9 инвертора 8 открываетс  и шунтирует базо-эмит терный переход ключа 16, что приводит к закрыванию последнего, и схема возвращаетс  в исходное состо ние. Таким образом, в предлагаемом устройстве обмотка исполнительного элемента находитс  под током только во врем  формировани  временного интервала , что повьппает надежность устройства в целом, причем в качестёёй полнительного элемента исйольззпотс  нейтральные электромагнитные реле так как схема обеспечивает автомати блокировку запуска и установку в исходное состо ние. Рабочий бень зар дного конденсатора 3может практически приближатьс  к величине + Ер J что дает возможность совместно с режимом транзистора компаратора обеспечивать формирование достаточно больших интервалов задержки. Ш на Запуск легко сопр гаетс  со стандартными уров11 ми логических систем управлени . Разв зка нагрузки 17 от выхода запускающего ключа 18 через разв зывающее устройство 19 обеспечивает возможность запуска как импульсным сигналом, так и единичным уровнем. Значени  токов потребле ни  устройством в исходном состо нии даже при з;начительных величинах Е весьма малы, т.е. устройство достаточно экономично. Все узлы элемента задержки могут быть изготовлены в одном корпусе как в модульном, так и интегральном исполнении . 9 Формула изобретени  Устройство задержки, содержащее соединенные последовательно врем задапицую цепь, компаратор, выполненный например, на транзисторе с резистором и переключаюощм диодом в эмиттернбй цепи, и выходной транзистор с нагрузкой в коллекторной цепи, отличающеес  тем, что, с целью повышени  надежности, в него введены инвертор, включенный между компаратором и выходным транзистором, синхронные разр дный ключ и управл ем мый источник напр жени , запускающий ключ и разв зывающее устройство, причем разр дный ключ подсоединен параллельно конденсатору врем задающей цепи, а вход разр дного ключа совместно со входом управл емого источника напр жени  подключены к-общей точке соединени  выходов разв зывающего устройства и запускающего ключа,выход управл емого источника напр жени  подключен к врем задающей цепи и инвертору, вход разв зывающего устройства подключен к общей точке выходного транзистора и нагрузки, а вход запускающего ключа подсоединен к щине Запуск. Источни си информации, прин тые во вш1мание при экспертизе 1.Патент США № 40i5142, кл. 307-247, опублик. 1977,
  2. 2.За вка Японии № 54-12316, кл. 6(1) 42(1003) (прототип). .
SU802883697A 1980-02-20 1980-02-20 Устройство задержки SU875629A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802883697A SU875629A1 (ru) 1980-02-20 1980-02-20 Устройство задержки

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802883697A SU875629A1 (ru) 1980-02-20 1980-02-20 Устройство задержки

Publications (1)

Publication Number Publication Date
SU875629A1 true SU875629A1 (ru) 1981-10-23

Family

ID=20878253

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802883697A SU875629A1 (ru) 1980-02-20 1980-02-20 Устройство задержки

Country Status (1)

Country Link
SU (1) SU875629A1 (ru)

Similar Documents

Publication Publication Date Title
WO2001054262A9 (en) Railway switch machine motor control apparatus
US6236552B1 (en) Relay drive circuit
SU875629A1 (ru) Устройство задержки
US5130738A (en) Electronic flash unit driver by insulated gate bipolar transistor
RU2017330C1 (ru) Устройство для управления реле
US4303838A (en) Master-slave flip-flop circuits
JPH0698574A (ja) モータ駆動回路
SU1543512A1 (ru) Преобразователь частоты с блоком конденсаторной защиты
JP5432681B2 (ja) フェールセーフリレードライバ回路
SU983866A1 (ru) Устройство дл проверки состо ни нагрузки и подключени ее к источнику питани посто нного тока (его варианты)
JP2507042B2 (ja) ストロボ装置
SU898623A2 (ru) Релейный триггер
SU1141470A1 (ru) Устройство дл включени исполнительного электромагнитного механизма
SU1453387A1 (ru) Источник вторичного электропитани
JPH07177791A (ja) モータ駆動装置
SU1525768A1 (ru) Врем задающее устройство
SU1142873A1 (ru) Устройство защиты импульсно-кодового модул тора
SU997122A1 (ru) Реле времени
SU484632A1 (ru) Модул тор дл питани газоразр дного источника ионов
SU688937A1 (ru) Выходной элемент релейной защиты
RU2081771C1 (ru) Устройство для выдержки времени в электрической централизации стрелок и сигналов
SU1111131A1 (ru) Устройство дл управлени дистанционным переключателем
JPH0441740Y2 (ru)
SU925722A1 (ru) Устройство дл управлени включением элементов железнодорожной автоматики
SU1221702A1 (ru) Способ пуска непосредственного преобразовател частоты с искусственной коммутацией