SU862385A1 - Synchronous phase demodulator - Google Patents

Synchronous phase demodulator Download PDF

Info

Publication number
SU862385A1
SU862385A1 SU792836065A SU2836065A SU862385A1 SU 862385 A1 SU862385 A1 SU 862385A1 SU 792836065 A SU792836065 A SU 792836065A SU 2836065 A SU2836065 A SU 2836065A SU 862385 A1 SU862385 A1 SU 862385A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
phase
mixer
detector
Prior art date
Application number
SU792836065A
Other languages
Russian (ru)
Inventor
Владимир Васильевич Неронов
Вячеслав Васильевич Головлев
Original Assignee
Предприятие П/Я В-8828
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8828 filed Critical Предприятие П/Я В-8828
Priority to SU792836065A priority Critical patent/SU862385A1/en
Application granted granted Critical
Publication of SU862385A1 publication Critical patent/SU862385A1/en

Links

Landscapes

  • Noise Elimination (AREA)

Description

(54) СИНХРОННО-ФАЗОВЫЙ ДЕМОДУЛЯТОР(54) SYNCHRONO PHASE DEMODULATOR

Claims (1)

Изобретение относитс  к радиотехнике и может использоватьс  в помехоустойчивых радиоприемных системах св  зи, телеметрии и радиолокации. Известен синхронно-фазовьй демодул тор , содержащий формирователь импульсов , ключ и последовательно соеди ненные фазовый детектор, блок пам ти, фильтр и генератор, причем один вход фазового детектора  вл етс  входом устройства, другой вход соединен с вы ходом ключа р}. Однако известньй синхронно-фазовый демодул тор недостаточно помехоустойчив . Цель изобретени  повьтение помехоустойчивости . Дл  этого в предложенный синхронно-фазовый демодул тор введены последовательно соединенные гетеродин, nep вый смеситель, широкополосный фильтр, лини  задержки, второй смеситель, узкополосный фильтр, амплитудный детектор и фазоинвертор. Один вход фазоваго детектора соединен с другим входом первого смесител . Выход фазоинвертора через триггер соединен с одним входом ключа, другой вход которого соединен с выходом формировател  импульсов , вход которого соединен с одним выходом генератора, другой выход кото-/ рого соединен с другим входом второго смесител . На чертеже представлена структурна  электрическа  схема предпоженного устройства. Синхронно-фазовый демодул тор содержит фазовый детектор 1, блок пам ти 2, фильтр 3, генератор 4, формирователь импульсов 5, клоч 6, первый смеситель 7, гетеродин 8, широкополосный фильтр 9, линию 10, второй смеситель 1J, узкополосный фильтр 12, амплитудный детектор 13, фаэоинвертор 14 и триггер 15. Устройство работает следующим образом . Принимаема  смесь сигнала и шумл с выхода усилител  промежуточной частоты (на чертеже не показан) стробируетс  в фазовом детекторе I импульсным сигналом генератора 4, причем час тоты входного сигнала и сигнала генератора 4 имеют кратность, равную единице. Частота генератора 4 управл етс  напр жением f получешшм на шйходе блока пам ти 2 после шльтрации в фильтре 3. Сигнал с выхода усилитшт  промежуточной частоты поступает на смеситель 7, на второй вход Которого поступает сигнал От гетеродина 8, С выхода широкополосного шьтра отфильтрованный сигнал через Ц1Ни.ю за держки 10, поступает на смеситель II, на второй вход которого поступает сиг нал от генератора 4. Выделенный в узкополосном фильтре 12 сигнал преобразованной частоты детектируетс  амшштудньм детектором 13 и поступает через фазоинвертор 14 на триггер 15, Сигнал с тригге ра 15 управл ет ключом 6. При формиро вании импульса триггером 15 ключ 6 не отпираетс  импульсами формировател  импульсов 5, При наличии шумового всплеска, когда частота (фаза) генератора 4 не успевает отследить быстрый скачок частоты (фазы) на входе фазового детектора 1, сигнал на выходе фильтра 12 уменьшаетс , что вызывает умень шение напр жени  на выходе амплитудно го детектора 13 и соответственно увеличение напр жени  на фазоинверторе 14 до порога срабатывани  триггера 15. При превышении напр жени  на выходе фазоинвертора 1ч формируетс  импульс на его выходе, а ключ 6 запираетс  и размыкает кольцо ФАПЧ с запоминанием напр жени  на-выходе фазового детектора I. Предложенное устройство позвол ет обеспечить помехоустойчивый прием в услови х импульсных и флуктуационных помех высокогоуровн  и улучшить качество приема. Формула изобретени  Синхронно-фазовый демодул тор, содержащнй Формирователь импульсов, ключ и,последовательно соединенные фазовый Детектор, блок пам ти, фильтр и генератор, причем один вход фазового детектора  вл етс  входом устройства ,, другой вход соединен с выходом ключа, отличающийс  тем, что, с целью повышени  помехоустойчивости , введены последовательно соединенные гетеродин, первый смеситель , широкополосный фильтр, лини  задержки , второй смеситель, узкополосный фильтр, амплитудный детектор и фазоинвертор , причем один вход фазового детектора соеда нен с другим входом первого смесител , выход фазоинвертора через триггер соединен с одним входом ключа, другой вход которого соединён , с выходом фop шpoвaтeл  импульсов , вход которого соединен с одним выходом генератора, другой выход которогб соединен с другим входом второго смесител . Источники информации, прин тые во внимание при экспертизе I. Авторское свидетельство СССР 684765, кл. Н 04 L 27/2, 1978 Отрототип).The invention relates to radio engineering and can be used in noise-resistant radio receiving communication systems, telemetry and radar. A synchronous-phase demodulator containing a pulse shaper, a key and a serially connected phase detector, a memory unit, a filter and a generator are known, with one input of the phase detector being the device input, the other input connected to the output of the key p}. However, the lime synchronous-phase demodulator is not sufficiently robust. The purpose of the invention is increasing noise immunity. For this purpose, the sequentially connected local oscillator, nep mixer, wideband filter, delay line, second mixer, narrowband filter, amplitude detector, and phase inverter are introduced into the proposed synchronous phase demodulator. One input of the phase detector is connected to another input of the first mixer. The output of the phase inverter via a trigger is connected to one key input, the other input of which is connected to the output of the pulse shaper, the input of which is connected to one generator output, the other output of which is connected to another input of the second mixer. The drawing shows a structural electrical circuit of the pre-burned device. Synchronous phase demodulator contains phase detector 1, memory 2, filter 3, generator 4, pulse shaper 5, shred 6, first mixer 7, local oscillator 8, broadband filter 9, line 10, second mixer 1J, narrowband filter 12, an amplitude detector 13, a power inverter 14 and a trigger 15. The device operates as follows. The received signal mixture and the noise from the output of the intermediate frequency amplifier (not shown) is gated in the phase detector I by a pulse signal of the generator 4, and the frequency of the input signal and the signal of the generator 4 have a multiplicity equal to one. The frequency of the generator 4 is controlled by the voltage f halfway on the drive of the memory unit 2 after filtering in filter 3. The signal from the output of the intermediate frequency amplifier goes to mixer 7, to the second input of which the signal is coming From the local oscillator 8, the filtered signal is output from the wideband pin through Ts1Ni .sups 10 are fed to mixer II, the second input of which receives a signal from oscillator 4. The converted frequency signal selected in narrowband filter 12 is detected by an emergency detector 13 and fed through the phase inverter 14 to the trigger 15, the signal from the trigger 15 controls the key 6. When the pulse is formed by the trigger 15, the key 6 is not blocked by pulses of the pulse former 5, In the presence of a noise burst, when the frequency (phase) of the generator 4 does not have time to track the rapid frequency jump (phase ) at the input of the phase detector 1, the signal at the output of the filter 12 decreases, which causes a decrease in the voltage at the output of the amplitude detector 13 and, accordingly, an increase in the voltage on the phase inverter 14 to the trigger threshold of 15. When the output voltage is over azoinvertora 1h is formed at its output pulse, as the key 6 is closed and disconnects the PLL with memorization ring voltage on the output of the phase-detector I. The proposed device allows to provide fail-reception conditions pulsed and fluctuation vysokogourovn interference and improve reception quality. DETAILED DESCRIPTION OF THE INVENTION A synchronous-phase demodulator containing a pulse shaper, a key and a serially connected phase detector, a memory unit, a filter and a generator, one input of the phase detector being a device input, another input connected to the output of a key, characterized in that , in order to improve noise immunity, a series-connected local oscillator, a first mixer, a wideband filter, delay lines, a second mixer, a narrowband filter, an amplitude detector and a phase inverter, with one input A basic detector is connected to another input of the first mixer, the phase inverter output is connected via a trigger to one key input, the other input of which is connected to the output of the pulse spreader, the input of which is connected to one generator output, the other output of which is connected to another input of the second mixer. Sources of information taken into account in the examination I. USSR author's certificate 684765, cl. H 04 L 27/2, 1978 From the prototype).
SU792836065A 1979-10-24 1979-10-24 Synchronous phase demodulator SU862385A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792836065A SU862385A1 (en) 1979-10-24 1979-10-24 Synchronous phase demodulator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792836065A SU862385A1 (en) 1979-10-24 1979-10-24 Synchronous phase demodulator

Publications (1)

Publication Number Publication Date
SU862385A1 true SU862385A1 (en) 1981-09-07

Family

ID=20857696

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792836065A SU862385A1 (en) 1979-10-24 1979-10-24 Synchronous phase demodulator

Country Status (1)

Country Link
SU (1) SU862385A1 (en)

Similar Documents

Publication Publication Date Title
SE7712683L (en) RADAR WORKING WITH TWO TYPES OF PULSE
SU862385A1 (en) Synchronous phase demodulator
GB1398734A (en) Sampling device
JPS56782A (en) Automatic tuning unit
SU832743A1 (en) Device for radio control of models
SU720666A1 (en) Heterodyne frequency automatic control device
SU902287A1 (en) Device for measuring clock frequency of pseudorandom sequence
JPS5443603A (en) High-speed catching device for receiving signal
SU585624A1 (en) Device for receiving n-divisible phase-modulated signal
SU1646059A1 (en) Transmitting-receiving device
SU803111A1 (en) Frequency-modulated signal quality detector
SU1160211A1 (en) Method of cooling hydrocarbon mix,mainly methanhydrogen mix
SU582576A1 (en) Automatic phase-wise frequency tuning device for short-wave communication channel
SU1697095A1 (en) Apparatus for remote control of objects
RU2047274C1 (en) Receiver of wide-band signal
SU657658A2 (en) Frequency-coded information receiving arrangement
SU478451A1 (en) Sync device
SU1172062A1 (en) Coherent receiver of phase-shift keyed signals
SU788393A2 (en) Impulse noise protection device
JPS5294110A (en) Phase synchronizer using modified fm method
JPS5740716A (en) Fd demodulating circuit
JPS54131809A (en) Synthesizer receiver
SU599370A1 (en) Clock synchronization arrangement
SU678630A1 (en) Frequency automatic tuning device
GB1046923A (en) Improvements in radio jamming apparatus