Claims (1)
Изобретение относитс к радиотехЛ1ике и может использоватьс в измерительных радиотехнических установках, системах передачи, данных и телеграфии . Известно устройство дл измерени скорости телеграфировани , содержащее последовательно соединенные частотный детектор, усилитель, формирователь импульсов и делитель частоты, последовательно соединенные ключ и сумматор , а также второй, третий и четвертый ключи, счетчик импульсов, триггер второй делитель частоты, блок управле ни , генератор Г1Л. Однако у этого устройства недостаточно высокое быстродействие, Цель изобретени - уменьшение времени определени скорости телеграфировани . Дл этого в устройство дл измерени скорости телеграфировани , содержащее послеловательно соединенные час . тотный детектор, усилитель, формирова тель импульсов и делитель частоты, последовательно соединенные ключ и сумматор , а также второй, третий и четвертый ключи, счетчик импульсов, триггер , второй делитель частоты, блок управлени , генератор, введены второй блок управлени , распределитель, третий делитель частоты, буферный счетчик и счетчик полупосылок, причем выход формировател импульсов соединен с первыми входами распределител и второго блока управлени , вторые входы которых соединены соответственно с вьгхо. первого делител частоты и одним выходом буферного счетчика,,- другой выход которого через последовательно соединенные триггер и третий делитель частоты соединен с первым входом счетчика полупосылок, второй вход которого соединен с одним выходом второго блока управлени , другой выход которого соединен с одним второго ключа. Выход распредс-лктел через счетчик импульсов cooanHtMi. 3862 с первым входом первого блока управ лени , второй вход которого соединен .0 выходом формировател импульсов. |Первый выход первого блока управ е ,ни соединен с другими входами счет чика импульсов и сумматора, выходы которогр через третий ключ соединены с входами буферного счетчика. Второй выход nepjBoro блока управлени соеди-. нен с входами третьего и четвертого ключей, выхода счетчика импульсов чёрез четвертый ключ соединены с входами третьегр делител частоты, выходы счетчика полупосьщох через второй ключ соед1даены с входами первого и второго Целителей частоты, соответствующие .входы которых и первый вход первого ключа соединены с выходом генератора, второй вход первого ключа соединен с выходом формировател импульсов. На чертеже изображена структурна электрическа схема предлагаемого устройства . Устройство содержит частотный детектор 1, усилитель 2, формирователь 3 импульсов, блоки управлени 4, 5, распределитель 6, делители 7-9 частоты. ключи- 10-13, генератор 14, сумматор 15 буферный счетчик 16, триггер 17, счетчик 18 полупосылок, счетчик 19 имПульсов . Устройство работает Следующим образом . Входной частртно-манипулированш 1й сигнал подаетс через частотный детектор 1 на усилитель 2, на выхрде которрго сигнал представл ет собой последовательность видеоимпульсов. Видеоимпульсы поступают на формирователь 3, аа выходе которого образуютс короткие импульсы, совпадающие с передними и задними фронтами информационного сигнала. Эта последовательность импульсов вл етс опорньм сигналом, по которому устройство определ ет скорость телеграфировани . Иьтульсы с выхода формировател 3 устанавливают в исходное состо ние делитель 7 и при условии разрешени точного определени . скорости на входе ключа 10 (вход Раз{решевие ) переключают ключ 10 в состо ние, при кртором импульсы с выхода генератора 14 проход т на первый вход сумматора 15. . Перед точным определением скороети делитель 7 устанавливаетс в СОСТО , -,„ ., ние, при котором импульсы с его выхода имеют период Т/2, где t - длина телеграфной посылки. Это состо ние 4 может быть определено в результате грубого измерени скорости по длителькости минимального интервала в заданном отрезке времени, как номинальное значение ожидаемой скорости. Импульсы р выхода делител 7 поступают на ртоjpoft вход распределител 6. Определение единичных телеграфных посылок прсшсходит в распределителе 6. Соотвётствук чие фронтам телеграфного сигнала импульсы с выхода формировател 3 устанавливают в исходное состо ние делитель 7 и распределитель 6. Таким образом, импульсы с вы;хода делител по вл ютс через врем , -кратное t/2, после установки его в исходное состо ние. После установки g исходное состо ние распределитель 6, пропускает на первый вход счетчика 19 рервый и последующие нечетные импуль j ,i с выхода делител 7. Таким образом, :в счетчике записываетс число, ро;ответствукщее количеству единичных посылок, а в сумматоре 15 - число импульсов стробироваки общей длины анализируемых телеграфньпс посылок, При накоплении и счетчике единичных посылок больше заданного числа, определ ющего врем интеграции, импульс с его выхода приводит в состо ние готовности блок управлени 4. При поступлении на первый вход блока 4 очередного импульса с выхода формировател 3 он вырабатывает последовательно два импул1 са. Первым импульсом код счетчвдса 19 переписываетс через ключ 12 в делитель 9, а код сумматора 15 через ключ 11 - в буферный Счетчик 16. Вторым импульсом устанавливаютс в исходное состо ние счет щ 19 и сумматор 15. После установки в исходное состо ние в сумматоре J5 начинаетс накопление импульсов стробировани общей длины следующей группы телеграфных посылок, а в счетчике 19 - накопление числа единичных прсьшок в этой группе. Использу записанное в буферном счетчике 16 число импульсов стробировани длшны группы телеграфные посылок и записанное в делителе 9 число единичных посылок, определ ют усредненное значение прловины телеграфной посылки Дл этого импульсы стробировани при выпибке из буферного счетчика 16 дел тс на чисЛО единичных посылок в делителе 9 и дополнительно на два триггером 17. к и , Усредненное значение длины половины телеграфной посылки записываетс в счетчик 18. По окончании записи бу ферный счетчик 16 приводит в састо ние готовности блок управлени 5. При поступлении на первьй вход блока уп-, равл«ни 5 очередного импульса с выхода фориироват 3 он вырабатывает последовательно два импульса. Первым импульсом код счетчика 18 переписываетс через ключ 13 в делители 7 к 8. Вторым датульсом приводитс в исходно состо ние счетчик 18. Результаты опре делени скорости исполъзу;отс дл опр делени числа одиночных посылок следующей грртпы телеграфных посылок. Результаты измерени скорости получаютв виде импульсов с периодом 12 с. выхода делител В, Таким образом, предлагаемое устройство существенно сокращает врем измерени скорости телеграфировани благодар тому, что все телегра фные посылки вне зависимости от их длитель ности вли ют на определение скорости, Вторьв4фактором, сокращающим врем измерени скорости телеграфировани , вл етс зависимость шага подстройки скорости от расхождени между номинальной и реальной скорост ми. Формула изобретени Устройство дл измерени скорости телеграфировани , содержащее последовательно соединенные частотнь1й детектор , усилитель, формирователь импульсов и первый делитель частоты, последовательно со.единенньш первый ключ и сумматор, а. также второй, третий и четвертый ключи, счетчик импульсов, триггер, второй делитель частоты, пер вый блок управлени , генератор, о тл и ч а ю щ е е с тем, что, с це лью уменьшени времени определени скорости телеграфировани , введены второй блок упра влени , распределитель , третий делитель частоты, буфер ный счетчик и счетчик полупрсылок, причем выход формировател импульсов соединен с первыми входами распределител и второго блока управлени , вторые, входы которых соединены соответственно с выходами первого делител частоты и одщпиг выходом буферного счетчика, другой выход которого через последовательно соединенные триггер и третий делитель частоты соединен с первым входом счётчика полупЬсьшок, второй вход Которого соединен с одним выходом второго блока управлени , ДРУ гой выход которого соединен с одним входом второго ключа, вьгход распределител через счетчик импульсов соединен с первьм входом первого блока управлени , второй вход которого соединён с j bixoдом формировател импульсов, первый выход первого блока управлени соединен с другими входами счетчика импульсов и сумматора, выходы которого через третий ключ соединены с входами буферного счетчика, второй выход первого блока управлени соединен с входами третьего и четвертого ключей, выходы счетчика импульсов через четвертый ключ соединены с входами третьего делител частоты, выходы счетчика ползшосылрк Через второй ключ соединены с входами первого и второго делителей частоты, соответствующие входы которых и первый вход первого ключа соединены с выходом генератора, второй вход.первого ключа соединен с выходом формировател импульсов. Источники информации, прин тые во внимание при экспертизе , . I. Авторское свидетельство СССР fr 547042, кл,Н 04 L 11/08 (прототип).The invention relates to radio engineering and can be used in measuring radio engineering installations, transmission systems, data and telegraphy. A device for measuring the speed of cabling is known, comprising a series-connected frequency detector, an amplifier, a pulse shaper and a frequency divider, a series-connected key and an adder, as well as a second, third and fourth keys, a pulse counter, a trigger, a second frequency divider, a control unit, a generator G1L . However, this device is not fast enough. The purpose of the invention is to reduce the time for determining the speed of wiring. For this purpose, a device for measuring the speed of wiring, containing successively connected for an hour. Total detector, amplifier, pulse former and frequency divider, key and adder connected in series, as well as second, third and fourth keys, pulse counter, trigger, second frequency divider, control unit, generator, second control unit, distributor, third divider entered frequency, a buffer counter and a half-counter, and the output of the pulse driver is connected to the first inputs of the distributor and the second control unit, the second inputs of which are connected respectively to the port. the first frequency divider and one output of the buffer counter, the other output of which is connected through the serially connected trigger and the third frequency divider is connected to the first input of the semi-automatic counter, the second input of which is connected to one output of the second control unit, the other output of which is connected to one second key. The output is distributed through the pulse counter cooanHtMi. 3862 with the first input of the first control unit, the second input of which is connected to the output of the pulse former. The first output of the first control unit is not connected to the other inputs of the pulse counter and the adder, the outputs of which are connected via the third key to the inputs of the buffer counter. The second output is the nepjBoro control block. with the inputs of the third and fourth keys, the output of the pulse counter through the fourth key is connected to the inputs of the third frequency divider, the outputs of the half-bypass counter are connected via the second key to the inputs of the first and second Healers, the corresponding inputs and the first input of the first key are connected to the generator output, the second input of the first key is connected to the output of the pulse former. The drawing shows a structural electrical circuit of the proposed device. The device contains a frequency detector 1, an amplifier 2, a pulse shaper 3, control units 4, 5, a distributor 6, frequency dividers 7–9. keys - 10-13, generator 14, adder 15, buffer counter 16, trigger 17, counter 18 half-power, counter 19 pulses. The device works as follows. The input signal-manipulated 1st signal is fed through the frequency detector 1 to amplifier 2, at the outset of which the signal is a sequence of video pulses. Video pulses are fed to the imaging unit 3, and the output of which produces short pulses coinciding with the front and rear edges of the information signal. This pulse train is the reference signal by which the device determines the speed of wiring. The pulses from the output of the imaging unit 3 reset the divider 7 to the initial state and under the condition that the exact determination is allowed. the speeds at the input of the key 10 (input Raz (decision) switch the key 10 to the state, with the clock, the pulses from the output of the generator 14 pass to the first input of the adder 15.. Before an exact determination of the network speed, a divider 7 is established in the STOST, -, „., Ation in which the pulses from its output have a period T / 2, where t is the length of the telegraph parcel. This state 4 can be determined as a result of a rough measurement of speed over the duration of the minimum interval in a given period of time, as the nominal value of the expected speed. The pulses of the output of the divider 7 are fed to the junction input of the distributor 6. The definition of single telegraph packages is found in the distributor 6. The pulses from the output of the former 3 set to the initial state of the divider 7 and the distributor 6. Corresponding to the fronts of the telegraph signal A divider appears through a time, multiple t / 2, after setting it back to its original state. After setting g, the initial state of the distributor 6 passes to the first input of the counter 19 the return signal and the subsequent odd pulses j, i from the output of the divider 7. Thus, the number r, is written in the counter, the number of individual parcels is counted, and in the adder 15 the number gating pulses of the total length of the analyzed telegraphs of the parcels. When the accumulation and counter of single parcels are more than a predetermined number that determines the integration time, the pulse from its output brings the control unit 4 to the ready state. the input unit 4 of the next pulse from the output of the imaging unit 3, it produces two impulses successively. With the first pulse, the counting code 19 is rewritten via key 12 to divider 9, and the code of adder 15 via key 11 to the buffer Counter 16. With the second pulse, the counting state 19 and the adder 15 are reset to their initial state. the accumulation of gating pulses of the total length of the next group of telegraph parcels, and in the counter 19 - the accumulation of the number of single units in this group. Using the number of gating pulses for a group of telegraphic parcels recorded in buffer 16, and the number of unit parcels recorded in divider 9, the average value of the telegraphic parcel is determined. for two trigger 17. k and, The average value of the length of a half of the telegraph parcel is recorded in the counter 18. After the recording is completed, the buffer counter 16 causes the unit to be ready. Regents 5. When a first input unit for yn, ravl "no 5 next pulse output foriirovat 3 it generates two successive pulses. The first pulse of the counter code 18 is rewritten via the key 13 to the 7 to 8 dividers. The second datum returns to the initial state of the counter 18. The results of determining the speed of use, the oct for determining the number of single parcels of the next telegraph packet. The results of the velocity measurement are obtained in the form of pulses with a period of 12 s. Thus, the proposed device significantly reduces the time of measuring the speed of cabling due to the fact that all telegraph packages, regardless of their length, affect the determination of speed, the second factor reducing the time of measuring the speed of cabling is the difference between the nominal and real speeds. Claims An apparatus for measuring the speed of wiring, comprising a series-connected frequency detector, an amplifier, a pulse shaper, and a first frequency divider, are sequentially composed of a single first key and an adder, a. also the second, third, and fourth keys, pulse counter, trigger, second frequency divider, first control unit, generator, and so on, so that, in order to reduce the wiring speed, the second unit is entered control, distributor, third frequency divider, buffer counter and half-count counter, the output of the pulse generator connected to the first inputs of the distributor and the second control unit, the second inputs of which are connected respectively to the outputs of the first frequency splitter and one one buffer counter, another output of which is connected via a serially connected trigger and the third frequency divider is connected to the first input of the half-pin, the second input of which is connected to one output of the second control unit, the OTHER output of which is connected to one input of the second key, the output of the distributor is connected via a pulse counter with the first input of the first control unit, the second input of which is connected to the j bixo of the pulse former, the first output of the first control unit is connected to the other inputs of the pulse counter The second output of the first control unit is connected to the inputs of the third and fourth keys, the outputs of the pulse counter are connected via the fourth key to the inputs of the third frequency divider, and the outputs of the second switch are connected to the inputs the first and second frequency dividers, the corresponding inputs of which and the first input of the first key are connected to the generator output, the second input of the first key is connected to the output of the pulse generator. Sources of information taken into account in the examination,. I. USSR author's certificate fr 547042, class, H 04 L 11/08 (prototype).