SU860042A1 - Signal sunchronization device - Google Patents

Signal sunchronization device Download PDF

Info

Publication number
SU860042A1
SU860042A1 SU782663854A SU2663854A SU860042A1 SU 860042 A1 SU860042 A1 SU 860042A1 SU 782663854 A SU782663854 A SU 782663854A SU 2663854 A SU2663854 A SU 2663854A SU 860042 A1 SU860042 A1 SU 860042A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
clock
channel
Prior art date
Application number
SU782663854A
Other languages
Russian (ru)
Inventor
Юрий Григорьевич Нестеренко
Василий Петрович Супрун
Original Assignee
Предприятие П/Я А-7160
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7160 filed Critical Предприятие П/Я А-7160
Priority to SU782663854A priority Critical patent/SU860042A1/en
Application granted granted Critical
Publication of SU860042A1 publication Critical patent/SU860042A1/en

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

1one

Изобретение относитс  к вычислительной технике и может быть использовано в резервированных дискретных устройствах дл  синхронизации распре делителей импульсов.The invention relates to computing and can be used in redundant discrete devices for synchronizing pulse distributors.

Известно устройство дл  синхронизации сигналов, содержащее выходной к.гаоч, триггер, три установочных к.гаоча дл  записи импульсов на входной и дополнительный триггеры, входной ключ, два элемента НЕ, причем второй вход выходного к.гаоча соединен с источником тактовых импульсов , единичный и нулевой входы дополнительного триггера подключены к выходной шине и входу первого установочного к.шоча, один вход которого соединен через элемент НЕ с источником синхронизируемых импульсов, а другой вход - с источником тактовых импульсов ti1.A device for synchronizing signals is known, which contains an output cg, a trigger, three installation cues for recording pulses on the input and additional triggers, an input key, two elements, and the second input of the output c. Is connected to a clock source, the zero inputs of the additional trigger are connected to the output bus and the input of the first installation socket, one input of which is connected through the element NOT to the source of synchronized pulses, and the other input to the source of clock pulses ti1.

Недостатком этого устройства  вл етс  его сложность, обусловленна  Наличием входного и дополнительного триггеров, трех установочных ключей.A disadvantage of this device is its complexity, due to the presence of input and additional triggers, the three installation keys.

Известно также резервированное устройство дл  синхронизации сигналов , содержащее в каждом канале триггеры записи, хранени  и выдачи информации, мажоритарные элементы.It is also known to have a reserved signal synchronization device containing in each channel triggers for recording, storing and issuing information, majority elements.

элементы И и ИЛИ, шины тактовых сигналов , информационный вход и выход, причем единичный выход триггера выдачи и шина Тактовых сигналов соединены с нулевым входом триггера записи через установочный элемент И, а нулевой вход триггера вьщачи соединен с шиной тактовых сигналов. Кроме того, основной вход мажоритарного the AND and OR elements, the clock bus, the information input and the output, the single output of the output trigger and the clock signal bus are connected to the zero input of the recording trigger via the AND setting element, and the zero input of the trigger signal is connected to the clock signal bus. In addition, the main entrance of the majority

10 элемента данного канала соединен с единичньм входом триггера выдачи через элемент И, дополнительный выход мажоритарного элемента, с друг ли входами которого соединены еди15 ничные выходы триггеров записи других каналов, соединен со входом элемента И, с другим входом которого соединена шина тактовых сигналов 2.The 10th element of this channel is connected to the single input of the output trigger via the AND element, the additional output of the majority element, the input outputs of the recording triggers of other channels are connected to the inputs of which, the clock signal bus 2 is connected to the other input.

20 Недостатком данного устройства  вл етс  его аппаратна  и функциональна  сложность, обусловленна  наличием трех триггеров, два из которых  вл ютс  счетньми, четырех элементов И, двух элементов ИЛИ, мажоритарного элемента с двум  выходами. Кроме того, устройство имеет три входных шины тактовых сигналов со временньвли диаграммами работы. Наиболее близким к предлагаемом/ по технической сущности  вл етс  устройство дл  синхронизации сигналов , содержащее в каждом канале триггер записи, триггер хранени , триггер вьщачи сигналов, мажоритарный элемент, элементы И. Причем тактовые импульсы поступают на элемент И, второй вход которого соединен с выходом триггера хранени , а выход данного элемента И соединен со входами мажоритарных элементов соседних каналов, выход мажоритарного элемента соединен с единичным входом триггера вьдачи. Выход данного триггера соединен с одним входом элемента И, на второй вход которого поступают та товые импульсы. Выход данного элемен та И  вл етс  входами установки в О триггеров записи и хранени  и вы ходом устройства 3 . Недостатками данного устройства  вл ютс  сложность устройства, обус ловленна  необходимостью синхрониза ции информации по трем тактовым вхо дам устройства, а также асинхроннос в работе мажоритарных элементов по разным входам за счет наличи  схемы И в трактах приема информации на ма жоритарный элемент из соседних кана лов и отсутстви  таковой в тракте приема информации со своего канала. Цель изобретени  - упрощение уст ройства. Поставленна  цель достигаетс  тем, что устройство дл  синхронизации сигналов, содержащее в ка одом канале мажоритарный элемент и элемент И, выход которого соединен с в ходом данного канала, а первый вход с тактовым входом устройства, содер жит в каждом канале DV-триггер, D - вход которого соединен с информационным входом данного канала уст ройства, V - вход - со входом пуска устройства, а вход синхронизации - с тактовым входом устройства, .входы мажоритарного элемента каждог канала устройства соединены с выходами DV-триггеров всех каналов устройства , а выход - со вторым входом элемента И. На чертеже представлена блоксхема предлагаемого устройства. Устройство состоит из трех идентичных каналов 1-3. Каждый канал содержит элемент И 4, выход которого образует выход 5 данного канала устройства, мажоритарный элемент б, DV-триггер 7. Вход синхронизации С OV-триггера 7 соединен с тактов входом 8 устройства, управл ющий V-вход - со входом 9 пуска устройства , а информационный D-вход - с и формационным входом 10 данного кана ла устройства. Первый вход элемен ,та И 4 соединен с тактовьм входом 8 устройства, второй - с выходом мажо ритарного элемента б, один вход которого соединен с выходом DV-триггера 7 своего канала и с входами мажоритарных элементов соседних каналов, а два других - с выходами OV-триггеров 7 и соответствующими входами мажоритарных элементов 6 соседних каналов . Устройство работает следующим образом . Исходное состо ние DV-триггеров 7 всех каналов нулевое. На выходах мажоритарных элементов б в силу этого присутствуют нулевые сигналы и элемент И 4 каждого - канала закрыт по первому входу. Последовательность тактовых импульсов с тактового входа устройства не проходит на выходы 5 каналов устройства. После подачи сигнала на вход 9 пуска устройства 0 /-триггеры 7 подготавливаютс  к изменению своего состо ни . До поступлени  сигнала с информационного входа 10 канала на D-вход DV-триггера 7 состо ние его не будет изменено. При поступлении сигнала на вход 10 и при по влении на С-входе DV-TpHrrepa 7 тактового импульса DV-триггер 7 устанавливаетс  в единичное состо ние. Переключение DV-триггера 7 происходит по заднему фронту импульса, поступающему на С-вход. Поскольку по вление сигнала переключени  в единицу pv-триггера 7 (единичный уровень на входе 10) в разных каналах может происходить в разное врем , то и переключение DV-триггера 7 в разных каналах может также происходить в разные моменты времени, но отличающиес  цель м числом периодов тактовых импульсов. После включени  не менее двух DV-триггеров 7 срабатывают мажоритарные элементы б, а единичные уровни сигналов, поступа  на первые входы элементов И 4, разрешают их срабатывание , и очередные тактовые импульсы с тактового входа 8 поступают через элементы И 4 на выходы 5 устройства синхронно во всех трех каналах . Так как переключение DV-триггеров 7 происходит по заднему фронту импульсов на С-входе, то процесс переключени  DV-триггера 7 И мажоритарного элемента 6 происходит в паузе между смежными тактовыми импульсами, что исключает по вление на выходах 5 устройства неполноценных по длительности (осколков) импульсов. После переключени  DV-триггера 7 в единичное состо ние на входе 9 пуска устройства устанавливаетс  нулевой уровень сигнала, запреща  переключение DV-триггера 7. После этого значение уровн  сигнала на входе 10 безразлично . Синхронное отключение последовательности тактовых импульсов с выходов 5 устройства производитс  путем подачи сигналов единичного уровн 20 The disadvantage of this device is its hardware and functional complexity, due to the presence of three triggers, two of which are countable, four AND elements, two OR elements, a majority element with two outputs. In addition, the device has three input bus clock signals with time diagrams of operation. The closest to the proposed / technical entity is a device for synchronizing signals, containing in each channel a recording trigger, a storage trigger, a trigger for signals, a major element, elements I. And the clock pulses arrive at element I, the second input of which is connected to the trigger output storage, and the output of this element And is connected to the inputs of the majority elements of adjacent channels, the output of the majority element is connected to a single input of the trigger. The output of this trigger is connected to one input of the element I, to the second input of which received these pulses. The output of this element AND is the installation input into the recording and storage trigger and the output of the device 3. The disadvantages of this device are the complexity of the device, due to the need to synchronize information on the three clock inputs of the device, as well as asynchronous operation of the major elements through different inputs due to the presence of the AND scheme in the information receiving paths to the majority element from adjacent channels and lack such in the path of receiving information from its channel. The purpose of the invention is to simplify the device. This goal is achieved by the fact that a device for synchronizing signals, containing in each channel a major element and element AND, the output of which is connected to the course of a given channel, and the first input with a clock input of the device, contains in each channel a DV trigger, D whose input is connected to the information input of this device channel, V is the input to the device start input, and the synchronization input is connected to the device clock input, the major element inputs of each device channel are connected to the DV output of all channels of the device. roystva, and an output - to the second input element I. The drawing shows the proposed device Flowcharts. The device consists of three identical channels 1-3. Each channel contains an element 4, the output of which forms the output 5 of this channel of the device, the major element b, the DV trigger 7. The synchronization input C of the OV trigger 7 is connected to the cycles of input 8 of the device, the control V input is input 9 of the device’s start , and informational D-inlet - with the formational input 10 of this channel of the device. The first input is element 4 and 4 is connected to the clock input 8 of the device, the second is connected to the output of the major element b, one input of which is connected to the output of the DV flip-flop 7 of its channel and to the inputs of the majority elements of the adjacent channels, and the other OV -triggers 7 and the corresponding inputs of the majority elements of 6 adjacent channels. The device works as follows. The initial state of the DV flip-flop 7 of all channels is zero. At the outputs of the majority elements b, by virtue of this, there are zero signals and the element 4 of each channel is closed at the first input. The sequence of clock pulses from the clock input of the device does not pass to the outputs of the 5 channels of the device. After a signal is applied to the start input 9, the device 0 / -triggers 7 are prepared to change their state. Prior to the arrival of the signal from the information input 10 channel to the D input DV trigger 7, its state will not be changed. When a signal arrives at input 10 and when a clock pulse appears at the C-input DV-TpHrrepa 7, the DV trigger 7 is set to one state. The switching of the DV flip-flop 7 takes place at the falling edge of the pulse arriving at the C input. Since the appearance of the switching signal to unit pv-flip-flop 7 (unit level at input 10) in different channels can occur at different times, the switching of DV-flip-flop 7 in different channels can also occur at different points in time, but different target numbers periods of clock pulses. After switching on at least two DV-flip-flops 7, the major elements b are triggered, and the unit levels of the signals received at the first inputs of the AND 4 elements enable them to trigger, and the next clock pulses from the clock input 8 arrive through the elements AND 4 at the outputs 5 of the device synchronously all three channels. Since the switching of DV-flip-flops 7 takes place on the falling edge of the pulses at the C-input, the switching process of the DV-flip-flop 7 And the major element 6 occurs in the pause between adjacent clock pulses, which eliminates the appearance of defective units (fragments) at the outputs 5 pulses. After the DV flip-flop 7 is switched to one state, the device start-up input 9 sets the signal to zero, prohibiting the DV flip-flop switching 7. After that, the signal level at input 10 is indifferent. Synchronous shutdown of the clock sequence from the outputs of the device 5 is performed by sending signals of a single level

на вход 9 пуска устройства и нулево го уровн  на входы 10 устройства. При этом происходит установка О DV-триггера 7 каждого канала аналогично описанной ранее установке DVтриггеров 7 в единичное состо ние. Подача тактовых импульсов со входа 8 через элементы И 4 на выходы 5 устройства прекратитс  только после выключени  не менее двух из трех 0 /-триггеров 7, что обусловит выключение мажоритарных элементов 6 и зйпретит срабатывание элементов И 4.to the input 9 of the device start-up and the zero level to the inputs 10 of the device. In this case, the O-flip-flop 7 of each channel is set in the same way as the DV-triggers 7 described earlier in the one state. The delivery of clock pulses from the input 8 through the elements AND 4 to the outputs 5 of the device will stop only after turning off at least two of the three 0 / -triggers 7, which will cause the switching off of the majority elements 6 and suppress the operation of the elements 4.

Упрощение устройства заключаетс  в том, что вместо трех источников тактовой частоты, в нем используетс  только один источник тактовой частоты.The simplification of the device lies in the fact that instead of three clock sources, it uses only one clock source.

Предлагаемое устройство дает возможность использовать его в качестве синхронизатора частот каналов , что важно при начальном включении задающих генераторов, причем при импульсных сигналах запуска по входу 10 вход 9 служит дл  защелки Оно может быть использовано дл  синхронного пуска ЦВМ.The proposed device makes it possible to use it as a channel frequency synchronizer, which is important when the master oscillators are initially turned on, and with pulse trigger signals on input 10, input 9 serves for a latch. It can be used for synchronous start of a digital computer.

Claims (3)

1.Авторское свидетельство СССР W 457176, кл. Н 03 К 5/13, 1973.1. Author's certificate of the USSR W 457176, cl. H 03 K 5/13, 1973. 2.Авторское свидетельство СССР, 520593, кл. G 06 F 11/00, 1974.2. Authors certificate of the USSR, 520593, cl. G 06 F 11/00, 1974. 3.ABTopcKde свидетельство СССР № 378830, кл. G 06 F 1/04, 1971 (прототип).3.ABTopcKde certificate of the USSR No. 378830, cl. G 06 F 1/04, 1971 (prototype). JO) (JO) (
SU782663854A 1978-09-01 1978-09-01 Signal sunchronization device SU860042A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782663854A SU860042A1 (en) 1978-09-01 1978-09-01 Signal sunchronization device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782663854A SU860042A1 (en) 1978-09-01 1978-09-01 Signal sunchronization device

Publications (1)

Publication Number Publication Date
SU860042A1 true SU860042A1 (en) 1981-08-30

Family

ID=20785141

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782663854A SU860042A1 (en) 1978-09-01 1978-09-01 Signal sunchronization device

Country Status (1)

Country Link
SU (1) SU860042A1 (en)

Similar Documents

Publication Publication Date Title
SU860042A1 (en) Signal sunchronization device
JPS6250034B2 (en)
SU951677A1 (en) Pulse delay device
SU746912A1 (en) Digital differential time-pulse modulator
SU627580A1 (en) Pulse synchronizing device
SU961124A1 (en) Apparatus for timing the signal of electromechanical switch
SU1085003A1 (en) Reference frequency signal generator
SU853790A1 (en) Pulse synchronizing device
SU949786A1 (en) Pulse train generator
SU790120A1 (en) Pulse synchronizing device
SU790224A1 (en) Pulse synchronizing device
SU763811A1 (en) Phase synchronization system
SU741441A1 (en) Pulse synchronizing device
SU553737A1 (en) Sync device
SU1120327A1 (en) Multichannel device for controlling interrogation processing order
SU826325A1 (en) Multichannel clock pulse shaper
SU790212A1 (en) Pulse synchronizing device
SU997250A1 (en) Sensory keyboard
SU1374222A1 (en) Device for separating and subtracting first pulse from pulse sequence
SU871098A2 (en) Device for descrete phase regulation
SU1095413A2 (en) Adjustable pulse repetition frequency divider
SU1420653A1 (en) Pulse synchronizing device
SU732793A2 (en) Watch timing device
SU680160A2 (en) Pulse synchronizing device
SU734645A1 (en) Synchronization device