SU857962A1 - Устройство дл обмена информацией - Google Patents

Устройство дл обмена информацией Download PDF

Info

Publication number
SU857962A1
SU857962A1 SU792772101A SU2772101A SU857962A1 SU 857962 A1 SU857962 A1 SU 857962A1 SU 792772101 A SU792772101 A SU 792772101A SU 2772101 A SU2772101 A SU 2772101A SU 857962 A1 SU857962 A1 SU 857962A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
information input
switch
information
Prior art date
Application number
SU792772101A
Other languages
English (en)
Inventor
Вадим Андреевич Александров
Леонид Семенович Виденчик
Вадим Михайлович Гарцуев
Александр Иванович Долгов
Георгий Васильевич Зимин
Марк Иосифович Кривошеев
Александр Андреевич Кудрявцев
Виктор Николаевич Чудов
Original Assignee
Предприятие П/Я А-7306
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7306 filed Critical Предприятие П/Я А-7306
Priority to SU792772101A priority Critical patent/SU857962A1/ru
Application granted granted Critical
Publication of SU857962A1 publication Critical patent/SU857962A1/ru

Links

Landscapes

  • Television Systems (AREA)

Description

1
Изобретение относитс  к информационной технике и может быть использовано в системах централизованного управлени  движением воздушного и наземного транспорта, а также дл  передачи информации в территориально рассредоточенных системах управлени .
Известно устройство Дл  св зи центральной и периферийных цифровых вычислительных машин, содержащее блок согласовани  электрических параметров , дешифратор, коммутатор, блок преобразовани  форматов, блок контроjiH , основной и вспомогательные блоки сопр жени , блок приоритета.
Недостатком известного устройства  вл етс  сложность и обилие аппаратных средств.
Известно устройство дл  сопр жени  электронной вычислительной машины с абонентами, содержащее центральный процессор и периферийные процессоры , которые через узкополосные каналы св зи соединены с входами исполнительных процессоров, выход каждого из которых соединен со входами соответствующей группы абонентских пунктов .
Известны также радиолокационный имитатор, содержащий коммутационнуюпанель , подк.шоченную ко входу ЦВМ,и входной регистр, соединенный со входом цифрового индикатора, между каждым из управл ющих выходов ЦВМ и каждьм из входов выходного регистра подключены последовательно соединенные формирователь импульсов, временной селектор и регистр кода параметров импульсов, при этом вторые входы ре10 гистров кода параметров импульсов подключены к задающему выходу ЦВМ,а выходы каждого из формирователе импульсов соединены со входами всех временных сигналов.
15
Недостаток известного устройства - его мала  пропускна  способность при централизованной передаче информации об имитируемой обстановке от центрального процессора к периферий20 йыч процессорам. Это обусловлено тем, что св зь между центральными и п рифериЯными процессорами осуществл етс  с помощью уэкополосных каналов св зи, число и прот женность которых
25 ограничены. Следствием малой пропускной спосоОности  вл етс  практическа  возможность создани  лишь локальных тренажныхсистем в отдельных звень х территориально рассредоточенЗБ ных систем управлени  с воспроизведеHHGM упрО14енной обстановки. Расширенно пропускной способности тренажных систем за счет использовани  специализированных каналов св зи между центральным и пepифepийньDvl процессорами дл  реализации тренировок в интересуемых масштабах реально превращаетс  в экономически неосуществимую задачу.
Цель изобретени  - повышение производительности .
Поставленна  цель достигаетс  тем что устройство, содержащее центральный процессор и периферийные процессоры , которые через узкополосные каналы св зи соединены с входами исполнительных процессоров выход каждого из которых соединен с входами соответствующей группы абонентских пунктов , содержит широкополосный канал св зи, выполненный в виде телевизионного тракта, к которому через преобразователь цифрового сигнала в видеосигнал и через преобразователь видеосигнала в цифровой сигнал подключены соответственно центральный процессор и периферийные процессоры, причем преобразователь цифрового сигнала в видеосигнал содержит четыре коммутатора , блок преобразовани  последовательного кода в парйллельнь1й, блрк пам ти, мультиплексор, reiiCpaTop тактовых импульсов, дешифратор команды пуска, вход которого соединен с первым информационным входом первого коммутатора и  вл етс  входом преобразовател  цифрового сигнала в видеосигнал , а выход соединен с первым входом генератора тактовых .импульсов выход первого комдмутатора соединен с информационным входом блока преобразовани  последовательного кода в параллельный, выходом соединенного с первым информационным входом блока пам ти, выход которого соединен с информационным входом мультиплексора, выходом соединенного с информационным входом второго коммутатора, выхо которого  вл етс  выходом преобразо .вател  цифровой информации в видеосигнал , второй информационный вход второго коммутатора соединен с вторым входом генератора тактовых импульсов и с входом дешифратора команды пуска, выходы генератора тактовых импульсов соединены с соответствующими управл ющими входами коммутаторов , блока пам ти, мультиплексора , блока преобразовани  последовательного кода в параллельный, выходы третьего и четвертого коммутаторов соединены соответственно со вторым и третьим информационными входами блока пам ти, преобразователь видеосигнала в цифровой сигнал содержит четыре коммутатора, блок преобразовани  последовательного кода в параллельный , блок пам ти, мультиплекCOD . дешифратор команды пуска,ге
нератор тактовых импульсов, олок сравнени , выход которого  вл етс  выходом контрол  преобразовател  видеосигнала в цифровой сигнал, первый информационный вход первого коммутатора соединен с перным входом генератора тактовых импульсов и  вл етс  входом преобразовател  видеосигнала в цифровой сигнал, вхо.д первого коммутатора соединен с информационным входом блока преобразовани  последовательного кода в параллельный, выходом соединенного с первым информационным .входом блока пам ти,выход которого соединен с информационным входом мультиплексора, выходом соединенного с информационныгл входом второго коммутатора, первый выход которого соединен с входом блока сравнени , а второй  вл етс  выходом преобразовател  видеосигнала в цифровой сигнал, выходы третьего и четвертого коммутаторов соединены соответственно с йторым и бгретьим информационными входами блока пам ти , выход.ы генератора тактовых импульсов соединены с соответствующими управл ющими входами коммутаторов,блока пам ти,мультиплексора , блока преобразовани  последовательного кода в параллельный, блока сравнени .
На фиг. 1 представлена блок-схема предлагаемого устройства, на фиг. 2 - блок-схема преобразовател  цифрового сигнала в видеосигнал, на фиг. 3 - блок-схема преобразовател  видеосигнала в цифровой сигнал.
Устройство содержит центральный процессор 1, преобразователь 2 цифрового сигнала в видеосигнал, широкополосный канал 3 св зи, преобразователь 4 видеосигнала в цифровой сигнал , периферийный процессор 5,узкополосный канал 6 св зи, исполнительный процессор 7, абонентский пункт 8.
Преобразователь б цифрового сигнала в видеосигнал включает первый коммутатор 9, блок 10 преобразовани  последовательного кода в параллельный, блок 11 пам ти, мультиплексор 12,дешифратор 13 команды пуска, второй 14 третий 15 и четвертый 16 коммутаторы , генератор 17 тактовых импульсов (фиг. 2).
Преобразователь видеосигнала в цифровой сигнал включает первый 18, .второй 19, третий 20 и четвертый 21 коммутаторы, генератор 22 тактовых импульсов, дешифратор 23 команды пуска , блок 24 преобразовани  последовательного кода в параллельный,блок 25 пам ти, мультиплексор 26, блок 27 сравнени  {фиг. 3).
Процессоры 1, 5 и 7 представл ют собой цифровые или аналоговые устройства , вырабатывающие последовательность выходных сигналов по программам , заложенным в пам ти этих устVCucTD или обусловлоишам их .-г{..уктурой , в соответствии с поступающими внешними сигналами. В дальнейшем дл  определенности считаетс , что центральный процессор 1  вл етс  универсальной цифровой ЭВМ высокой производительности , периферийные процессоры 5 представл ют собой цифровые мини-ЭВМ , а исполнительные процессоры 7 выполнены на основе цифровых микропроцессоров , имеющих пам ть.
Блок 2 реализует функции смесител  цифровых сигналов с сигналами широковещательной телевизионной сети.
Блок 4 обеспечивает выделение из видеосигнала цифровых сигналов. Он может бь1ть выполнен в виде приставки к приемнику обычного телевизора.
Блоки предназначены дл  сбора данных и  вл ютс  входными элементами территориально рассредоточенной системы управлени . Это могут быть,например , радиолокационные станции (РЛС), датчики и т.п. технические средства, предназначенные дл  получени  исходных данных, кеобходимьлх дл  реализации процессов управлени .
Устройство работает следующим образом .
Центральный процессор 1  вл етс  генератором математической модели обстановки, данные о которой через устройство 2 канал 3 широковещательной телевизионной сети и блок 4 поступают на входы территориально рассредоточенных периферийных процессоров 5. Такими данными, например,могут быть исходные и конечные точки маршрутов движени  отдельных воздушных объектов или групп объектов,врем  начала их движени , высота, скорость движени , точки маневра и т.п. Каждый из периферийных процессоров 5 обеспечивает формирование математической модели частной обстановки, данные о которой по узкополосным каналам 6 св зи поступают на исполнительные процессоры 7. Каждый из исполнительных процессоров 7 св зан с устройствами 8, обеспечивающими сбор данных об обстановке, и обеспечивает преобразование данных о математической обстановке в соответствующие им физические модели, имитирующие реальные сигналы на входах этих устройств Так, например, если в качестве источника данных используютс  радиолокационные сигналы, что характерно дл  системы управлени  воздушным движением , то с выхода исполнительного процессора на вход индикатора радиолокатора поступают сигналы, обеспечивающие имитацию на экране отметок о воздушных объектах. Подобным образом имитируютс  данные о текущей обстановке на всех устройствах 8.
Блок 2 работает следующим образом . Перед началом передачи центральный процессор 1 лпет команду пуска, которую обнлр-.жип.лет депш ратор 1 3
команды пуска. Сигнал команды поступает на генератор 17 тактовых импульсов , который формирует тактовый импульс дл  первого.коммутатора 9. Коммутатор 9 подключает к блоку 10 преобразовани  последовательного кода в параллельный сигнал обстановки. Кроме того, генератор 17 тактовых импульсов одновременно с поступлением команды пуска формирует тактовый импульс дл  коммутатора 15, который
o подает на блок 11 пам ти кратковременный сигнал стирани  дл  удалени  перед основной работой из блока 11 пам ти контрольного сигнала. Сигнал обстановки, пройд  через блок 10 пре5 образовани  последовательного кода в параллельный записываетс  в блок 11 пам ти, откуда через мультиплексор 12 поступает на второй коммутатор 14, осущес1вл ющий временное уп0 лотнение кадрового гас щего интервала телевизионного сигнала, поступающего на другой вход второго коммутатора 14. При этом сигнал обстановки должен вводитьс  в телевизионный сигнал в виде пакетов, синхронный с кад5 ровым гас щим интервалом телевизионного сигнала. Дл  этого соответствующие моменты времени выдел ютс  из телевизионного, сигнала генератором 17 тактовых импульсов, формирующим
0 тактовый импульс дл  четвертого коммутатора 16, через который на блок 11 пам ти подаетс  сигнал считывани  дл  считывани  сигнала обстановки из блока 11 пам ти в соответствующие мо5 менты времени, мультиплексор 12 и блок 10 преобразовани  последовательного кода в параллельный служат дл  увеличени  быстродействи  блока 11 пам ти.
0
Блок 4 работает аналогично блоку 2. Сигнал с выхода мультиплексора 26 поступает на второй коммутатор 19. Отсюда сигнал поступает на периферийный процессор 5, на блок 27 сравнени  и затем на выход индикации.
5 Блок сравнени  позвол ет получить информацию о том, какой сигнал передаетс  через систему, а в режиме передачи контрольного сигнала - осуществл ть контроль работоспособности.
0 Такигл образом, введение в устройство дл  обмена информацией преобразовател  цифрового сигнала в видеосигнал , преобразовател  видеосигнала в цифровой сигнал, широкополосно5 го канала св зи позвол ет существенно повысить производительность системы за счет передачи данных от центрального процессора к территориально рассредоточенным терминалам через широкополосный канал св зи, обладаю0 щий высокой пропускной способностьюФормула изобретени  Устройство дл  обмена информацией , содержащее центральный процессор и периферийные процессоры, которье
5
через узкополосные каналы св зи сон динеиы с входами исполнительных процессоров , выход каждого из которых соединен со входами соответствующей группы абонентских пунктов, о т л H-I чающеес  тем, что, с целью повышени  производительности, оно содержит широкополосный канал св зи, выполненный в виде телевизионного тракта, к которому через преобразователь цифрового сигнала в видеосигнал и через преобразователь видеосигнала в цифровой сигнал подключены соответственно центральный процессор и периферийные процессоры, причем преобразователь цифрового сигнала в видеосигнал содержит четыре коммутатора , блок преобразовани  последовательного кода в параллельный, блок пам ти, мультиплексор, генератор тактовых импульсов, дешифратор команды пуска, вход которого соединен с первым информационным входом первого коммутатора и  вл етс  входом преобразовател  цифрового сигнала в видеосигнал , а выход соединен с первым входом генератора тактовых импульсов выход первого коммутатора соединен с информационным входом блока преобразовани  последовательного кода в параллельный , выходом соединенного с перйлм информационнь1М входом блока пам ти, выход которого соединен с информационным входом мультиплексора, выходом соединенного с информационным входом второго коммутатора,выход которого  вл етс  выходом преобразовател  цифровой информации в видеосигнал , второй информационный вход второго коммутатора соединен со вторым входом генератора тактовых импульсов и с входом дешифратора команды пуска, выходы генератора тактовых импульсов соединены с соответствую щими управл ющими входами коммутато-. ров,блока пам ти, мультиплексора, блока Преобразовани  последовательного кода в параллельный выходы третьего и четвертого коммутаторов соединены соответственно с вторым и третьим информационными входами блока пам ти, преобразователь выдеосигнала в цифровой сигнал содержит че- тыре коммутатора,блок преобразовани  пocлJeдoвaтeльнoгo кода в параллельный , блок пам ти, мультиплексор, дешифратор команды пуска, генератор тактовых импульсов, блок сравнени , выход которого  вл етс  выходом контрол  преобразовател  видеосигнала в цифровой сигнал, первый информационный вход первого коммутатора соединен с первым входом генератора тактовых импульсов и  вл етс  входом преобразовател  видеосигнала в цифровой сигнал, выход первого коммутатора соединен с информационным входом блока преобразовани  последовательного кода в параллельный, выходом соединенного с первым информационным входом блока пам ти, выход которого соединен с информационным входом мультиплексора, выходом соединенного с информационным входом второго коммутатора, первый выход которого соединен с входом блока сравнени , а второй  вл етс  выходом преобразовател  видеосигнала в цифровой сигнал , выходы третьего и четвертого коммутаторов соединены соответственно с вторым и третьим информационными входами блока пам ти, выходы генератора тактовых импульсов соединены с соответствующими управл ющими входами коммутаторов, блока пам ти, мультиплексопа, блока преобразовани  последовательного кода в параллельный , блока сравнени .
Фг/г /
Фиг. J

Claims (1)

  1. Формула изобретения
    Устройство для обмена информацией, содержащее центральный процессор и периферийные процессоры, которые
    Ί через узкополосные каналы связи сон· динены с входами исполнительных процессоров , выход каждого из которых соединен со входами соответствующей группы абонентских пунктов , о т л и-> чающееся тем, что, с целью повышения производительности, оно * содержит широкополосный канал связи, выполненный в виде телевизионного тракта, к которому через преобразователь цифрового сигнала в видеосигнал и через преобразователь видеосиг- 1” 'нала в цифровой сигнал подключены соответственно центральный процессор и периферийные процессоры, причем преобразователь цифрового сигнала в видеосигнал содержит четыре коммута- 15 тора, блок преобразования последовательного кода в параллельный, блок памяти, мультиплексор, генератор тактовых импульсов, дешифратор команды пуска, вход которого соединен с пер- 20 вым информационным входом первого коммутатора и является входом преобразователя цифрового сигнала в видео сигнал, а выход соединен с первым входом генератора тактовых импульсов выход первого коммутатора соединен с информационным входом блока преобра зования последовательного кода в параллельный, выходом соединенного с перйдм информационным входом блока памяти, выход которого соединен с ин- 30 формационным входом мультиплексора, выходом соединенного с информацион ным входом второго коммутатора,выход которого является выходом преобразователя цифровой информации в видео- 35 сигнал, второй информационный вход второго коммутатора соединен со вторым входом генератора тактовых импульсов и с входом дешифратора коман ды пуска, выходы генератора тактовых дд импульсов соединены с соответствую щими управляющими входами коммутато-. ров, ‘блока памяти, мультиплексора, блока Преобразования последовательного кода в параллельный выходы третьего и четвертого коммутаторов соединены соответственно с вторым и третьим информационными входами блока памяти, преобразователь видеосигнала в цифровой сигнал содержит че- ~ тыре коммутатора,'блок преобразования последовательного кода в параллельный, блок памяти, мультиплексор, дешифратор команды пуска, генератор тактовых импульсов, блок сравнения, выход которого является выходом контроля преобразователя видеосигнала в цифровой сигнал, первый информационный вход первого коммутатора соединен с первым входом генератора тактовых импульсов и является входом преобразователя видеосигнала в цифровой сигнал, выход первого коммутатора соединен с информационным входом блока преобразования последовательного кода в параллельный, выходом соединенного с первым информационным входом блока памяти, выход которого соединен с информационным входом мультиплексора, выходом соединенного с информационным входом второго коммутатора, первый выход которого соединен с входом блока сравнения, а второй является выходом преобразователя видеосигнала в цифровой сигнал, выходы третьего и четвертого коммутаторов соединены соответственно с вторым и третьим информационными входами блока памяти, выходы генератора тактовых импульсов соединены с соответствующими управляющими входами коммутаторов, блока памяти, мультиплексора, блока преобразования последовательного кода в параллельный, блока сравнения.
    Фиг. 3
SU792772101A 1979-06-19 1979-06-19 Устройство дл обмена информацией SU857962A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792772101A SU857962A1 (ru) 1979-06-19 1979-06-19 Устройство дл обмена информацией

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792772101A SU857962A1 (ru) 1979-06-19 1979-06-19 Устройство дл обмена информацией

Publications (1)

Publication Number Publication Date
SU857962A1 true SU857962A1 (ru) 1981-08-23

Family

ID=20830243

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792772101A SU857962A1 (ru) 1979-06-19 1979-06-19 Устройство дл обмена информацией

Country Status (1)

Country Link
SU (1) SU857962A1 (ru)

Similar Documents

Publication Publication Date Title
KR870010443A (ko) 스위칭 장치 및 고속 지정 방법
US2812509A (en) Private line system
KR920001955A (ko) 시청자 폴링 (여론조사)및 응답처리를 위한 위성 텔레비젼 통신 시스템
Lazar et al. Real-time traffic measurement on MAGNET II
US2527638A (en) Pulse skip synchronization of pulse transmission systems
US3233221A (en) Binary code selective calling system having synchronized clock oscillators at the transmitter and receiver
SU857962A1 (ru) Устройство дл обмена информацией
US3067291A (en) Pulse communication system
US3573752A (en) Pulse-code-modulation system with converging signal paths
GB1499010A (en) Transmission of digital information signals together with a preceding address signal
JPS6046633A (ja) 双方向catvシステム
US1914407A (en) Signaling system
US3686442A (en) Process and circuit arrangement for the transmission of message signals, in particular pcm message signals, from a transmission station to a receiving station
JPS56111387A (en) Character telecasting receiving equipment
US1868703A (en) Telegraph system
US3940562A (en) Transit exchange for time division multiplex asynchronous data
SU980087A1 (ru) Система дл обмена информацией
JPS58147262A (ja) ブロ−ドキヤスト通信方式
GB1589914A (en) Logic circuits
JPS5567262A (en) Telegram transmission system
Deal An experimental automatic communication system for air traffic control
SU945857A1 (ru) Многоканальное устройство дл сбора и регистрации информации
GB841412A (en) Improvements in or relating to teleprinter systems
SU815950A1 (ru) Устройство дл контрол качестваРАбОТы ОКОНЕчНыХ пуНКТОВ ТЕлЕгРАфНОйСЕТи
JPH04234268A (ja) マトリクススイッチャ装置