SU849497A2 - Резервированный делитель частоты - Google Patents
Резервированный делитель частоты Download PDFInfo
- Publication number
- SU849497A2 SU849497A2 SU792825246A SU2825246A SU849497A2 SU 849497 A2 SU849497 A2 SU 849497A2 SU 792825246 A SU792825246 A SU 792825246A SU 2825246 A SU2825246 A SU 2825246A SU 849497 A2 SU849497 A2 SU 849497A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- channels
- channel
- counter
- output
- frequency divider
- Prior art date
Links
Landscapes
- Hardware Redundancy (AREA)
Description
I
Изобретение относитс к автоматике и вы 1ислительной технике и может найти применение в высоконадежных цифровых синхронизируюпщх устройствах .
По основному авт. св. № 645282 известен резервированный делитель частоты, содержащий три канала, каждый из которых состоит из счетчика импульсов на ЗК-триггерах (счетчика ) , счетный вход первого из которых соединен с входной шиной мажоритарного элемента, входы которого соединены с выходами счетчиков каждого канала и логического элемента эквивалентности , входы Которого соединены с выходами счетчика и мажоритарного элемента данного канала, а выход подключен к О и К входам первого ЛК-триггера счетчика каждого канала СП
Недостатком известного устройства вл етс низка надежность, обусловленна потерей работоспособности канала делител на врем цикла пересчета , следующего за циклом, в котором произошел сбой, привод щий к отставанию одного из каналов.
Цель изобретени - повышение надежности делени .
Поставленна цель достигаетс тем, что в резервированный делитель частоты , содержаний три канала, каждый из которых состоит из счетчика импульсов,
10 мажоритарного элемента и логического элемента эквивалентности, каждый канал дополнительно содержит синхронный дву ступенчатый О-триггер, дополнительный мажоритарный элемент, дополнитель15 ный элемент логической эквивалентности и элемент ШШ-НЕ, причем входы Ь и С синхронного двухступенчатого р-триггера соединены соответственно с выходом и входом счетчика данного
20 канала, выход синхронного двухступенчатого: О-Триггера соединен со входом дополнительного мажоритарного элемента , другие входы которого соединены
с аналогичными выxoдa ш синхронных двухступенчатых D-триггеров соседних каналов, выход дополнительного мажоритарного элемента соединен со входом дополнительного элемента логической эквивалентности, другой вход которого соединен с вькодом мажоритарного элемента, выход дополнительного элемента логической эквивалентности соединен со входом элемента ИЛИ-НЕ, другой вход которого соедине с выходом элемента логической эквивалентности , а выход элемента ШШ-НЕ соединен с 3 и К входами последнего ЛК-триггера и с R входом остальных ЗК-триггеров счетчика данного канала На чертеже изображена функциональна схема одного канала устройства.
Каждый канал состоит из счетчика 1, мажоритарного элемента 2, элемента 3 логической эквивалентности , синхронного двухступенчатого D-триггера 4, дополнительного мажоритарного элемента 5, дополнительного элемента 6 логической эквивалентности , элемента 7 ИЛИ-НЕ.
Устройство работает следуюпщм образом .
Если в результате сбоев в счетчике 1 одного из каналов последний разр д не измен ет своего состо ни (недосчет, в то врем как последние разр ды с1етчиков 1 в двух других каналах измен ют свое состо ние, элемент 3 логической Эквивалентности в этом канале выдает блокируюпщй сигнал на первый триггер счетчика 1. Выходы мажоритарного элемента 2 и дополнительного мажоритарного элемента 5 различаютс , так как щькоцы синхронных двухступенчатых D-триггеров 4 соответствуют состо нию последних разр дов счетчиков 1 в предыдущем такте. Дополнительный элемент 6 логической эквивалентности также выдает блокирунлций сигнал. В случае наличи двух блокирующих сигналов элемент 7 ИЛИ-НЕ выдает сигнал, разрешак ций переключение последнего ЗК-триггера и установку в О остальных ЗК-триггеров счетчика 1 отстающего канала. Счетчики i всех трех каналов делител приход т в идентичное состо ние, блокирующий сигнал с выхода элемента 3 логической эквивалентности и сигнал сброса и переключени с выхода элемента 7 ШШ-НЕ снимаютс .
Таким образом, устройство повьшает надежность делени за счет устранени сбоев, по вившихс в одном из каналов, за врем изменени состо ни
последнего разр да делител , то есть в течение половины цикла пересчета. В известном устройстве при блокировке счетчика 1 канала, в котором произошел сбой, он остаетс запертым до . тех пор, пока последние разр ды счетчиков I двух других каналов вновь не измен т свое состо ние.
После этого последний разр д счетчика I отставшего канала переходит в противоположное состо ние раньше других, оп ть происходит блокировка счетчика 1 этого канала и только в момент последующего перехода последних разр дов счетчиков 1 двух других каналов в новое состо ние все три счетчика 1 приход т в идентичное состо ние , т.е. в течение всего цикла пересчета, следующего за циклом, в
котором произошел сбой в одном из
каналов, состо ние этого канала отличаетс от состо ни остальных каналов. Если в течение этого цикла в одном из нормально функционирующих каналов
произойдет сбой, то изменитс коэффициент делени резервированного делител .
Claims (1)
1. Авторское свидетельство СССР № 645282, кл. Н- 03 К 23/02,05.10.79
ИiJ:
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792825246A SU849497A2 (ru) | 1979-10-05 | 1979-10-05 | Резервированный делитель частоты |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792825246A SU849497A2 (ru) | 1979-10-05 | 1979-10-05 | Резервированный делитель частоты |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU645282 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU849497A2 true SU849497A2 (ru) | 1981-07-23 |
Family
ID=20853021
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792825246A SU849497A2 (ru) | 1979-10-05 | 1979-10-05 | Резервированный делитель частоты |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU849497A2 (ru) |
-
1979
- 1979-10-05 SU SU792825246A patent/SU849497A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4156200A (en) | High reliability active-standby clock arrangement | |
SU849497A2 (ru) | Резервированный делитель частоты | |
US3678200A (en) | Frame synchronization system | |
US3613014A (en) | Check circuit for ring counter | |
SU1265995A1 (ru) | Резервированный делитель частоты | |
SU429536A1 (ru) | Резервированный счетчик импульсов | |
SU1176441A2 (ru) | Резервированный генератор | |
SU978356A1 (ru) | Счетное резервированное устройство | |
SU739537A1 (ru) | Устройство дл мажоритарного выбора сигналов | |
SU1764202A1 (ru) | Трехканальное мажоритарно-резервированное устройство | |
SU1091341A1 (ru) | Резервируемый генератор последовательности импульсов | |
SU413632A1 (ru) | ||
SU664299A1 (ru) | Мажоритарно-резервированный делитель частоты | |
SU1748155A1 (ru) | Устройство дл реконфигурации резервируемых блоков | |
SU570055A1 (ru) | Устройство дл контрол импульсных схем | |
SU601828A1 (ru) | Резервированный делитель частоты | |
SU1660232A1 (ru) | Резервированный генератор импульсов | |
SU1078623A1 (ru) | Устройство делени частоты импульсов с контролем | |
SU416849A1 (ru) | ||
SU1531213A1 (ru) | Кольцевой счетчик | |
SU921133A2 (ru) | Резервированное устройство | |
SU675604A1 (ru) | Резервированный кольцевой делитель частоты | |
SU736382A1 (ru) | Резервированный делитель-формирователь | |
SU1387192A1 (ru) | Счетный элемент с контролем | |
SU427480A1 (ru) | Резервированный счетчик импульсов |