SU847262A1 - Автоматическа система единогоВРЕМЕНи - Google Patents

Автоматическа система единогоВРЕМЕНи Download PDF

Info

Publication number
SU847262A1
SU847262A1 SU792825336A SU2825336A SU847262A1 SU 847262 A1 SU847262 A1 SU 847262A1 SU 792825336 A SU792825336 A SU 792825336A SU 2825336 A SU2825336 A SU 2825336A SU 847262 A1 SU847262 A1 SU 847262A1
Authority
SU
USSR - Soviet Union
Prior art keywords
clock
input
output
information
register
Prior art date
Application number
SU792825336A
Other languages
English (en)
Inventor
Юрий Дмитриевич Борисов
Виктор Михайлович Шляндин
Лариса Сергеевна Борисова
Эдуард Хаджимусович Чичев
Original Assignee
Пензенский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пензенский Политехнический Институт filed Critical Пензенский Политехнический Институт
Priority to SU792825336A priority Critical patent/SU847262A1/ru
Application granted granted Critical
Publication of SU847262A1 publication Critical patent/SU847262A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) АВТОМАТИЧЕСКАЯ СИСТЕМА ЕДИНОГО ВРЕМЕНИ
I
ИзобретЁние относитс  к приборостроению , в частности к системам единого времени, в которых текущие значени  времени от первичных часов к вторичным передаютс  в кодированном виде.
Известна автоматическа  система времени с цифровой индикацией, содержаща  генератор импульсов, перес- чет1тую схему, коммутатор, передающий регистр, преобразователь двухпоэиционного кода в трехпозиционный вторичные часы, содержащие блок выделени  тактовых импульсов, приемный регистр, дешифратор номера табло и номера цифры и блок индикации О .
Недостатком этой системы  вл етс  необходимость передачи информации о номере табло, что ведет к увеличению времени передачи одного значени  шкалы времени.
Наиболее близкой по технической сущности к изобретению  вл етс  автоматическа  система единого времени
С передачей информации от первичных часов к вторичным в кодированигом виде, содержаща  первичные чйсы, включающие в себ  соединенные последовательно кварцевый генератор, делитель частоты , пересчетные схемы, преобразователь параллельного кода времени в последовательный, причем первый промежуточный выход делител  частоты соединен со входом записи преобразовател  параллельного кода времени в последовательный, а также цифровые индикаторы, входы которых подключены к выходам пересчетных схем, линию св зи и вторичные часы с цифровой индикацией , включающие в себ  регистр сдвига, дешифратор, цифровые индикаторы и коммутатор, причем выходы коммутатора присоединены к общим электродам цифровых И1здикаторов, знакообразующие электроды которых присоединены к выходам дешифратора 2J .
Однако в этой системе между кодовыми посылками существуют паузы, в
:которых происходит индикаци  каждого разр да полученной информации вторич ными часами, из-за чего велики непроизводитешьные потери времени. Кроме того, достоверность передачи значений текущего времени низка из-за примененной в системе амплитудно-импульсной манипул ции.
Цель изобретени  - повьпление достоверности передачи хронометрической информации.
Поставленна  цель достигаетс  тем что в автоматической системе единого времени в первичные часы введены регистр циклового сигнала и формирователь тактовой и кодовой последовательностей , причем первый вход фопмировател  кодовой и тактовой not. ледовательностей подключен к выходу преобразовател  параллельного кода времени в последовательный, а второй вход --к второму промежуточному выходу делител  частоты, первый промежуточный выход которого соединен со вхЪдом записи регистра циклового сигнала , выход которого соединен с третьим входом преобразовател  параллельного кода времени в последовательный , тактовый выход формировател  тактовой и кодовой последовательностей подключен к тактовым входам преобразовател  параллельного кода времени в последовательный и регистра циклового сигнала, а силовой выход фбрмировател  тактовой и кодовой последовательностей присоединен к двухпроводной линии св зи, во вторичные часы с цифровой индикацией введены формирователь тактовых и информацион .ных импульсов, делитель частоты , запоминающий регистр и схема совпадени , причем лини  св зи подключена к входу формировател , информационный выход которого сседанен с информационным входом регистра сдвига, а тактовый выход соединен с тактовым входом регистра сдвига и со счетным входом делител  частоты, выход делител  частоты соединен со счетным входом коммутатора и входом Разрешение записи запоминающего регистра, выходы регистра сдвига соединены со входами -схемы совпадени  и со входами запоминан цего регистра, выходы которого подключены к входам дешифратора, выход схемы совпадени  пoдкJDoчeн к входам Установка кул  делител  частоты и коммутатора.
При этом формнровачел. тактовой и кодовой последователь остой 1И рвичных часов содержит усилитель-о - . раничитель, фазовращатель, делитель
частоты, схему совпадени  и счст(П)Ш триггер, причем вход усилнтс л -ограничител  и первый вход фазовращател  объединены и  вл ютс  вторым входом формировател  тактовой и клдовой последовательностей, выход усилител -ограничител  подключен к входу делител  частоты, выход которого соединен с первым входом схемы совпадени  и  вл етс  тактовым выходом
формировател  тактовой и кодовой последовательностей , второй вход схемы совпадени   вл етс  первым входом формировател  тактовой и кодовой последовательностей , а выход соединен
со счетным входом триггера, выход которого подключен к второму входу фазовращател , выход которого  вл етс  силовым выходом формировател  тактовой и кодовой последовательностей .
Формирователь тактовых и информационных импульсов вторичных часов содержит детектор, два формировател  импульсов, схему ИЛИ, триггер,
две схемы И, схему собирани  импульсов и делитель частоты со сквозным переносом, причем вход детектора  вл етс  входом формировател  тактовых и информационных импульсов, два
выхода делектора соединены со входами формирователей импульсов, выходы которых соединены со входами схемы ИЛИ, входами установки триггера и первыми входами схемы И, вторые
входы которых соединены соответственно с пр мым и инверсным выходами триггера, а выходы схемы И подключены к входам схемы собирани  импульсов , выход которой  вл етс  информационным выходом формировател  тактовых и информационных импульсов, и соединен со входом Установка нул  делител  частоты со сквозным переносом , выход которого  вл етс  тактовым выходом формировател  тактовых и информационных имцульсов, счетный вход делител  частоты со сквозным % переносом соединен с выходом схемы ИЛИ.
На фиг. 1 и 2 представлены структурные схемы автоматической системы единого времени и вторичных часов; на (Ьиг.З - временные диаграммы, по сн ющие рпботу снс. tta фщ-. 4 и 5 - .1 формировател  тактовой 11-кодовс)}1 11оследователы ОстеГ( первичных часов, и формировател  такто вых и информационных импульсов вторичных часов; на фиг. 6 - временные диaгpa мы, по сн ющие их работу Автоматическа  система едитют о времени включает кварцевы генерато , делитель 2 частоты, пересчетные схемы 3, ифровые индикатор . 4, пре образователь 5 параллельного кода в мени в последовательный, регистр 6 циклового сигнала, формирователь 7 тактовой и кодовой последовательностей , образующие первичные часы, дву проводна  лини  св зи 8, и вторичны часы 9 с цифровой индикацией, содер жащие формирователь 10 тактовых и и формационных импульсов, регистр 11 сдвига, делитель 12 частоты, коммутатор 13, запоминающий регистр 14 дещифратор 15, цифровые индикаторы 1 6 и схему 1 7- совпадени  . Формирователь 7 тактовой и кодовой последовательностей содержит уси литель-ограничитель 18, фазовращатель 19, делитель 20 частоты, cxeNry 21 совпадени  и счетньш триггер 22. Формирователь 10 тактовых и ийформационных импульсов содержит дете тор 23, два формировател  24 импульсов , схему ИЛИ 25, триггер 26, две схемы И 27, схему ИЛИ 28 и делитель 29 частоты со сквозным переносом. В первичных часах выход кварцевого Генератора 1 через делитель 2 час тоты присоединен к пересчетным схемам 3, к выходам которых подключены цифровые индикаторы 4 и преобразователь 5 параллельного кода в последовательный , первый Промежуточный выход делител  2 частоты соединен со входами записи регистра 6 циклового сигнала и преобразовател  5, выход которого соединен с первым входом формировател  7 тактовой и ко довой последовательностей, второй вход которого соединен со вторым про межуточным выходом делител  2 частоты , тактовый выход формировател  7 соединен с тактовыми входами преобразовател  5 и регистра 6, выход которого соединен со входом преобразовател  5, причем силовой выход фор- S5
мировател  7 соединен через двухпроводную линию св зи 8 с входами вторичных часов 9 с цифровой индикацией.
ходом схемы ИЛИ 25, выход делител  29 соединен со входами делител  12 и регистра 11 сдвига, информацион26 Во-вторичных часах 9 вход формировател  10 тактовых II информационных импульсов подключен к линии 8, а информационный выход соединен с информационнь (м входом регистра 1 сдвига , тактовый вход которого объединен со счетным входом делител  12 частоты и присоединен к тактовому выходу формировател  10, выход делител  12 частоты соединен со счетным входом коммутатора I3 и входом Разрешение записи запоминающего регистра 14, выходы которого через дешифратор I5 соедине1&1 с знаковыми электродами цифровых индикаторов 16, общие электроды которых присоединены к выходам коммутатора 13, причем выходы регистра 11 сдвига соединены с информационными входами регистра -14 и входами схемы 17 совпадени , выход которой соединен с входами Установка нул  делител  12 и коммутатора 13. В формирователе 7 тактовой и кодовой последовательностей вход усилител -ограничител  18 и вход фазовращател  19 объединены и присоединены к второму промежуточному выходу делител  2 частоты, выход усилител -ограничител  18 через делитель 20 частоты и схему 21 совпадени  соединен со счетным входом триггера 22, выход которого соединен с управл ющим входом фазовращател  19, причем выход делител  20 частоты соединен с тактовыми входами регистра 6 и преобразовател  5, выход которого соединен с управл ющим входом схемы 21 совпадени , а выход фазовращател  19 присоединен к двухпроводной линии св зи 8. В формирователе 10 тактовых и нформационных импульсов вторичных асов,9 лини  св зи 8 присоединена детектору 23, выходы которого чеез формирователи .24 соединены со схеьы ИЛИ 25, входами устаовки триггера 26 и первыми входами хем И 27, вторые входы которых соеинены с пр мым и инверсным выходами риггера 26, а выходы двух схем К 27 ерез схему ИЛИ 28 соединены со вхоом Установка нул  делител  29э счетный вход которого соединен с выный вход которого соединен с выходом схемы ШШ 28 формировател  10.
Автоматическа  система единого времени работает следующим образом,
.Импульсы, генерируемые кварцевым генератором I,подаютс  на делитель частоты 2, с выхода которого сигналы с частотой 1 Гц поступают на пересчетные схемы 3, состо ние которых индицируетс  цифровыми индикаторами 4. Полученна  в пересчетньпс схемах 3 хронометрическа  информаци  в параллельном двоично-дес тичном коде поступает на преобразователь 5, в который и записываетс  сигналом с первого промежуточного выхода делител  2 частоты.
Кроме того, этим сигналом записываютс  в регистр 6 циклового сигнала . Со второго промезкуточного выхода делител  2 частоты поступает непрерывна  последовательность сигналов на второй вход формировател  7 из которой формирователь 7 вырабатывает тактовую последовательность импульсов дл  тактовых входов регистра циклового сигнала 6 и преобразовател  5 типа сдвигового регистра. Под воздействием тактовых импульсов хронометрическа  информаци  и информаци  о цикловом сигнале преобразуетс  в последовательный двоично-дес тичный код, в котором 1 кодируетс  импульсом, совпадающим с тактовым, а О - отсутст,ем импульса. Цикловой сигнал кодируетс  п тью единицами , следунндими друг за другом, и  вл етс  признаком начала передачи одной группы хронометрической информации ,, котора  состоит из шести двоично-дес тичных: разр дов кода времени (часы, минуты, секунды) и двух двоично-дес тичных разр дов цикловог сигнала.
С выхода преобразовател  5 последовательна  кодова  комбинаци  поступает -на формирователь 7, в котором из простых двоичных сигналов методом относительной фазовой манипул ции формируетс  силовой (кодовый) сигнал поступающийпо двухпроводным лини м св зи 8 на все вторичнь1е часы 9 с цифровой индикацией.
Фазоманипулированные сигналы поступают на вход формировател  О, фор мирукиций из них тактовые и информационные импульсы. Тактовые импульсы с выхода формировател  10 поступают
на счетный вход делител  12 частоты, коэффициент делени  которого выбираетс  равным числу двоичных разр дов в одной декаде, т.е. четырем. Далее импульсы с выхода делител  12 поступают на счетный вход коммутатора 13, под воздействием которых он переходит из одного состо ни  н другое , в результате чего на его выходах последовательно друг за другом по вл ютс  импульсы, которые следуют с частотой цикловых сигналов с выхода схемы 17 совпадени .

Claims (2)

  1. Тактовые импульсы поступают на тактовый вход регистра I 1 сдвига с одного выхода формировател  10, с др гого выхода которого на информационный вход регистра поступают информационные импульсы. Под воздействием тактовых импульсов в регистр 11 непрерывно записываетс  приход ща  на его вход информаци . Когда в регистр 11 запишетс  подр д п ть единиц (емкость регистра I1 выбрана нд. п ть двоичных единиц), то св занна  с его выходами схема 17 совпадени  на п ть входов открываетс , тем самым фиксиру  момент прихода циклового сигнала, означающего начало передачи одной группы хронометрической информации. Под воздействие сигисша со схемы 17 совпадени , поступающего на входы Установка нул  делител  12 и коммутатора 13, последние сбрасываютс  в нулевое состо ние в результате чего осуществл етс  фазирование их работы. Кроме того, информаци  с выходов четырех двоичных разр дов регистра 11 в параллельном коде поступает на информационные входы запоминающего регистра 14, в который и записываетс  сигналом с делител  12 частоты. Этот сигнал приходит в тот момент, когда в регист 11 сдвига оказьгоаетс  записанной информаци  в двоично-дес тичном коде об одной дес тичной цифре (при сфазированной работе делител  12 частоты ) . Таким образом, в регистре 14 хранитс  информаци  об одной дес тичной цифре в параллельном коде в течение времени, равном периоду еле- довани  импульсов с делител  +12, т.е. столько времени, сколько тре- , буетс  дл  записи в регистр 11 заачени  последующей дес тичной цифры. Записанна  в регистр 14 информаци  с его выходов через дешифратор 15 поступает на знакообразующие электроды цифровых индикаторов 16, общие элек троды которых поочередно, друг за .другом подключаютс  сигналами с ком мутатора к источнику питани . В- результате на цифровых индикаторах 16 поочередно высвечиваетс  информаци  о теку1цих значени х времени с частотой следовани  циклового сигна ла. Дл  того, чтобы быстрые мелькан цифровых И1адикаторов 16 воспринимались наблюдателем как непрерывное свечение, необходимо частоту переда чи кода времени, т.е. частоту следо ни  циклового сигнала, выбрать не ниже 30-50 Гц. Формирователь тактовой и кодовой последовательностей 7 первичных часо работает следующим образом. Синусоидальный сигнал со второго выхода делител  2 частоты, пройд  усилитель-ограничитель 18 делителем 20 частоты, превращаетс  в тактовую последовательность импульсов. Импульсы тактовой последовательности поступают на тактовые входы преобра зовател  5 и регистра 6 циклового сигнала, а также на схему 21 совпадени , через которую они проход т лишь при наличии на другом ее входе сигнала единица с выхода преобразовател  5 и вызывают тогда перебро триггера 22. Триггер 22 управл ет работой фазовращател  19. Сигналу соответствует изменение фазы выходного напр жени  фазовращател  на 180°. Усиленный по мощности и амплитуде фазоманипулированный сигнал с выхода фазовращател  19 по двухпроводным лини м св зи 8 поступает на входы вторичных часов 9. Работа формировател  тактовых и информационных импульсов 10 во вторичных часах происходит следующим образом. Фазоманипулированный сигнал с линии 8 поступает на входе детектора 23 раздел ющий сигнал по полезнос ти на две последовательности импульсов . По Передним фронтам последовательностей формирователи 24 иьтульсов формируют узкие импульсы, поступающие на входы схемь ИЛИ 25, установочные входы триггера 26 и первые входы схем И 27. Под воздействием импульсов триггер 26 переходит из одного состо ни  в другое. При 10 62 этом сигналы с пр мого и инверсного пр мого и выходов триггера управл ют работой схем И 27. Сигнал проходит ту или иную схему И 27 и через схему ИЛИ 28 только в том случае, когда на выходе одного -из формирователей по вл ютс  подр д два импульса причем второй по счету импульс совпадает времени со сменой на 180 фазы по входного сигнала из линии св зи 8. Таким образом,на выходе схемы ИЛИ 28 по вл ютс  информационные CHI- налы, которые постуттают на информационный вход регистра 1I сдвига вторичных часов и на вход установки делител  29 частоты со сквозным переносом , а на счетный вход делител  поступают импульсы с выходов формирователей 24 через схему ИЛИ 25. С выхода делител  29 частоты снимаютс  тактовые импульсы, которые подаютс  на входы делител  12 и регистра II BTOpn4ttbix часов. Коэффициент делени  делител  29 в два раза больше чем коэффициент делени  делител  20 частоты, а дл  синфазной их работы используетс  принудительна  фазировка делител  29 информационными сигналами с выхода схемы ИЛИ 28. Таким образом , в формирователе 10 вторичных часов 9 из фазоманипулированного сигнала формируютс  информационные и тактовые импульсы, которые управл ют работой остальных узлов вторичных часов. Таким образом, введение в первичные часы регистра циклового сигнала и формировател  тактовой и кодовой последовательностей, а во вторичные часы с цифровой индикацией - формировател  тактовых и информационных импульсов, делител  частоты, запоминающего регистра и схемы совпадени  позвол ет повысить эффективность передачи и приема хронометрической информации от первичных часов к вторичным путем непрерывной, без пауз, передачи кодовых комбинаций текущих значений времени, а также введение дополнительной цикловой кодовой комбинации ,позвол ющей осуществл ть |Синфазную работу блоков вторичных часов , тносительно аналогичных блоков перичных , что позвол ет увеличить двое количество передаваемой хроноетрической информации первичными асами за один цикл. 1 Формула изобретени  1 . Автоматическа  система единого времени с передачей информации от пе вичных часов к вторичным в кодированном виде, содержап;а  первичные часы, включакмцие в себ  соединенные последовательно кварцевый генератор делитель частоты, пересчетные схемы преобразователь параллельного кода времени в последовательный, причем первый-промежуточный выход делител  частоты соединен со входом записи преобразовател  параллельного кода времени в последовательный, а также цифровые индикаторы, входы которых .подключены к выходам пересчетных схем, линию св зи и вторичные часы с цифровой индикацией, включающие в себ  регистр сдвига, дешифратор, циф ровые индикаторы икоммутатор, прич выходы коммутатора присоединены к общим электродам цифровых индикаторов , знакообразующие электроды которых присоединены к выходам дешифратора , отличающа  с  тем, что, с целью повышени  достоверности передачи хронометрической информации в первичные часы введены регистр цик лового сигнала и формирователь тактовой и .кодовой последовательностей причем первый вход формировател  так товой и кодовой последовательностей подключен к выходу преобразовател  параллельного кода в последовательный , а второй вход - к второму промежуточному выходу делител  частоты , первый промежуточный выход которого соединен со входом записи регис ра циклового сигнала, выход которого соединен с входом преобразовател  параллельного кода времени в последовательный, тактовый выход фор мировател  тактовой и кодовой последовательностей подключен к тактовым входам преобразователи параллел ного кода времени в последовательный и регистра циклового сигнала, а силовой выход формировател  тактовой и кодовой последовательностей присоединенк двухпроводной линии св зи, во вторичные часы с цифровой индикацией введены формирователь тактовых и информационных импульсов делитель частоты, запоминающий регистр и схема совпадени , причем пини  св зи подключена к входу форм ровател  тактовых и информационных .импульсов, информационный выход ко12 торого соединен о. информациои}Г.1м входом регистра сдвига, а тактоный ги 1ход соединен с тактовым входом ре- гистра сднига и счеттлм нходом делител  астоты, выход де1Г {те:т  частоты соединен со счет-ным входом коммутатора и М азрешение записи .запоминающего регистра, выходы регистра сдвига соединены со входа, .и схемы совпадени  и со входами запоминающего регистр)а, выходы которого подключены к входам дешифратора, выход схем1 совпадени  подключен к вхо дам нул  делител  частоты и коммутатора. 2,Система по п. I, о т л и ч а ю щ а   с   тем, что формирователь тактовой и кодовой последовательностей первичных часов включаеч- в себ  усилитель-ограничитель, фазовращатель , делитель частоты, схему совпадени  и триггер, причем вход усилител -ограничител  и первый вход фазовращател  объештены и  вл ютс  вторым входом формировател  тактовой и кодовой последовательностей , выход усилител -ограничител  подключен к входу делител  частоты, выход которого соединен с первым входом схемы совпадени  и  вл етс  тактовым выходом формировател  тактовой и кодовой последовательностей , второй вход схемы совпадени   вл етс  первым входом формировател  тактовой и кодовой последовательностей , а выход соединен со счетным входом триггера, выход которого подключен к второму входу фазовращател , выхэд которого  вл етс  силовым выходом формировател  тактовой и кодовой последовательностей . 3.Система по п. 1, о т ли ч а ю щ а   с   тем, что формирователь тактовых и информационных импульсов вторичных часов содержит детектор, два формировател  импульсов, схему ИЛИ, триггер, две схемы И, схему собирани  импульсов и делитель частоты со сквозным переносом, причем вход детектора  вл емс  входом формировател  тактовых и информационных импульсов , два выхода детектора соединены со входами формирователей импульсов , выходы которых соединены со входами схемы ИЛИ,, входами установки триггера и первыми входами схем И, вторые входы которых соединены соответственно с пр мым н инверст.1М выходами триггера, а выходы схем И подключер1ы к входам схемы собирани  импульсов, выход которой  вл етс  информационным выходом формировател  тактовых и информационных импульсов и.соединен со входом Установка нул  делител  частоты со скво: ным переносом, выход которого  вл efc  тактовым выходом формировател  тактовых и информационных импульсов.
    счетный вход детгител  частоты сквозным переносом соединен с схемы ИЛИ.
    Источники информации, прин тые во внимание при эксп
    1,Авторское свидетельство № 481872, кл. G 04 С 18/00, . 20.01.76.
  2. 2.Авторское свидетельство № 616608, кл. G 04 С 13/02 07.06.78.
SU792825336A 1979-10-08 1979-10-08 Автоматическа система единогоВРЕМЕНи SU847262A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792825336A SU847262A1 (ru) 1979-10-08 1979-10-08 Автоматическа система единогоВРЕМЕНи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792825336A SU847262A1 (ru) 1979-10-08 1979-10-08 Автоматическа система единогоВРЕМЕНи

Publications (1)

Publication Number Publication Date
SU847262A1 true SU847262A1 (ru) 1981-07-15

Family

ID=20853048

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792825336A SU847262A1 (ru) 1979-10-08 1979-10-08 Автоматическа система единогоВРЕМЕНи

Country Status (1)

Country Link
SU (1) SU847262A1 (ru)

Similar Documents

Publication Publication Date Title
SU847262A1 (ru) Автоматическа система единогоВРЕМЕНи
SU1249561A1 (ru) Система передачи хронометрической информации
SU853601A1 (ru) Цифрова система единого времени
SU1282105A1 (ru) Устройство дл ввода информации
SU1180833A1 (ru) Многошкальна цифрова хронометрическа система
SU1159061A2 (ru) Устройство цифровой магнитной записи
SU944135A1 (ru) Устройство синхронизации по циклам
SU1552392A1 (ru) Устройство циклового фазировани дл волоконно-оптических систем передачи информации
SU792210A1 (ru) Цифрова система индикации времени
SU792209A2 (ru) Устройство динамической индикации времени суток и календар
SU481872A1 (ru) Устройство цифровой индикации времени
SU600508A1 (ru) Цифровые первичные часы
SU627585A1 (ru) Способ преобразовани числового кода в интервал времени
SU1084981A2 (ru) Устройство дл обнаружени потери импульса
SU926784A1 (ru) Детектор частотно-манипулированных сигналов
SU1674056A1 (ru) Многоканальный измеритель временных интервалов
SU957260A2 (ru) Устройство цифровой магнитной записи
SU757694A1 (ru) Автономный прибор для исследования скважин 1
SU1150731A1 (ru) Импульсный генератор
SU486483A1 (ru) Устройство ввода и кодировани информации
SU1177920A1 (ru) Устройство дл измерени коэффициента ошибок в цифровых системах передачи
SU1180834A1 (ru) Электронна хронометрическа система
SU1100577A1 (ru) Преобразователь фаза-код
SU771662A1 (ru) Преобразователь двоичного кода в двоично-дес тичный с масштабированием
SU1107336A2 (ru) Устройство кадровой синхронизации