SU1249561A1 - Система передачи хронометрической информации - Google Patents
Система передачи хронометрической информации Download PDFInfo
- Publication number
- SU1249561A1 SU1249561A1 SU853850517A SU3850517A SU1249561A1 SU 1249561 A1 SU1249561 A1 SU 1249561A1 SU 853850517 A SU853850517 A SU 853850517A SU 3850517 A SU3850517 A SU 3850517A SU 1249561 A1 SU1249561 A1 SU 1249561A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- inputs
- register
- amplifier
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Изобретение относитс к области автоматики и может быть использовано дл передачи хронометрической информации от первичных часов к вторичным. Цель изобретени - повышение достоверности системы. На передающей стороне параллельный код сигнала времени преобразуетс в последовательный двоичный код, который затем модулируетс двум , различающимис в дла раза частотами и передаетс в линию св зи. На каждой приемной стороне из частотно-модулированного двоичного сигйала вьшел ютс тактова частота и инфор мационный двоичный сигнал, который последовательно во времени записы- ваетс в регистр и затем отображаетс на индикаторах. Г з.п. ф-лы, А ил. (Л
Description
Изобретение относитс к области автоматики и может быть использовано дл передачи хронометрической информации от первичных, часов к вторичным
Цель изобретени - повьшение достоверности системы.
На фиг. 1 представлена функциональна схема системы; на фиг. 2 и 3 временные диаграммы по сн ющие ее работуI на фиг. А - функциональна схег- а линейного блока „ .
Система содержит на передающей стороне 1 генератор 2, делитель 3 частоты,, счетчик 4э индикатор 5, преобразователь 6 параллельного кода в последовательный, регистр 7, фильтры 8 и 9, ключи 10 и 11 и усилитель 12, передающа сторона 1 линией 13 св зи соединена с приемными сторонами 14J ка/вда из которых со- дер дат линейный блок 15, регистр 16 сдвига; делитель 17 частоты,, коммутатор 18, декодер 19 индикаторы 20 и элемент И 21 .
Линейный блок 15 содержит усилитель-ограничитель 22, одновибратор 23 элемент И 24, триггер 25, формирователи 26 и 27 импульсов.
Система работает следующим образом.
Импульсы, генерируемые генератором 2, подаютс на делитель 3 часто- ты с выхода которого сигналы с частотой 1 Гц поступают на счетчик 4 состо ние которого индицируетс циф- ровьм индикатором 5, Полученна в счетчике 4 хронометрическа инфор- гмаци в параллельном двоично-дес тичном коде поступает на преобразователь 65 в который и записываетс сиг налом с первого выхода делител 3 частотьи
Кроме того, этим сигналом за11исы- ваютс 1 в регистр 7, С третьего выхода делител 3 частоты поступает непрерывна , последовательность тактовых импульсов (фиг, 2q) на тактовые входы регистра 7 и преобразовател 6 типа сдвигового регистра Под воздействием тактовых импульсов хрономет- рическа информаи 1Я о цикловом сигнале преобразуетс в последовательный двоично-дес тичный код, Б котором 1 кодируё тс импульсоМг длительность которого равна периоду еле довани тактовых импульсов, а О - отсутствием импульса. Идкловой сигна кодируетс п тью I, следующими дру
за другом, и вл етс признаком начала передачи одной группы хронометрической информации (фиг. 25), котора состоит из шести двоично-дес тичных разр дов кода времени (часы, минуты, секунды) и двух двоично- дес тичных разр дов lyiKJiOBoro сигнала .
С третьего и четвертого выходов делител 3 частоты на входы фильтров 8 и 9 поступают непрерывные последовательности импульсов (фиг.За,8), причем частота следовани импульсов с третьего выхода делител 3 частоты в два раза ниже, чем с четвертого выхода. С выходов фильтров 8 и 9 на входы ключей 10 и 11 поступают две последовательности синусоидальных сигналов (фиг. 2г,6), сформиро- ванных фильтрами В и 9 из непрерывных последовательностей пр моугольных импульсов.
С выхода преобразовател 6 последовательна кодова комбинаци (фиг. Зд) поступает на управл ющие входы ключей 10 и 11. С приходом сигнала 1 открываетс ключ 10, пропуска через себ на вход усилител 12 один период синусоидального сигнала тактовой частоты, а с приходом сигнала О открываетс ключ 11 (при этом ключ 10 закрыт), пропуска через себ на вход усилител 12 два периода синусоидального сигнала с фильтра 9 (фиг. Зе). Причем ключи 10 и 11 имеют высокоимпедансное состо ние, когда они за.крыты, что позвол ет объединить их выходы вместе. С выхода усилител 12 частотно-манипулированный сигнал (фиг, Зе) поступает по двухпроводным лини м 13 св зи на каждую приемную сторону 14.
Частотно-манипулированные сигналы поступают на вход линейного блока 15, формирующего из них тактовые и информационные импульсы. .Тактовые импульсы (фиг. 2а) с выхода линейного блока 15 поступают на второй вход делител 17 частоты, коэффициент делени которого выбираетс равным числу двоичных разр дов в одной декаде, т.е. четырем. Далее импульсы с выхода делител 17 (фиг. 2б) поступают на первый вход коммутатора 18, под воздействием которых он переходит из одного состо ни в другое, в результате чего на его выходах последовательно друг за другом по вл ютс импульсы (фиг. 2г), которые следуют с частотой цикловых сигналов с выхода элемента И 21 ,
Кроме того, тактовые импульсы поступают на второй вход регистра 16 сдвига с второго выхода линейного блока 15 (фиг. 2а), с первого выхода которого на первый вход регистра 16 поступают информационные импульсы (фиг. 28). Под воздействием тактовых импульсов в регистр 16 непрерывно записываетс проход ща на его вход информаци . Когда в регистр 16 запишетс подр д п ть единиц (емкость регистра 16 выбрана на п ть двоичных единиц), то св занный с его выходами элемент И 21 на п ть входов открываетс , тем самым фиксиру момент прихода циклового сигнала (фиг. 2д), означающего начало передачи одной группы хронометрической информации . Под воздействием сигнала с элемента И 21, поступающего на первый вход делител 17 и второй вход коммутатора 18, последние сбрасываютс в нулевое состо ние, в результате (чего осуществл етс фазирование из работы. Кроме того, информаци с выходов с четырех двоичных разр до-в регистра 16 в параллельном коде поступает на вторые входы декодера 19 с пам тью, в который и записываетс сигналом с делител 17 частоты . (фиг. 26). Этот сигнал приходит в тот момент, когда в регистр 16 сдвига оказываетс записанной информаци в двоично-дес тичном коде об одной дес тичной цифре (при сфазированной работе делител 17 частоты).
Таким образом, в пам ти декодера J9 хранитс информаци об одной Дес тичной цифре в параллельном коде в течение времени, равном периоду следовани импульсов с делител 17, т.е. столько времени, сколько требуетс дл записи в регистр 16 значени последующей дес тичной цифры. С выходов декодера 19 с пам тью информаци поступает на первые входы индикаторов 20, обпще электроды которых поочередно друг за другом подключаютс сигналами с коммутатора 18 (фиг. 2г) к источнику питани , В результате на индикаторах 20 поочередно высвечиваетс и {формаци о текущих значени х BpeMCFiH с частотой следовани циклового сигнала. Дл того, чтобы быстрое мелькание цифр iна индикаторах 20 воспринималось
249561Л
наблюдателем как непрерывное свечение , .необходимо частоту следовани циклового сигнала выбрать не ниже 50 Гц.
с Линейный блок 15 работает следующим образом.
Частотно-манипулированный сигнал с линии 13 (фиг. Зе) поступает на вход усилител -ограничител 22, кото- 10 рым усиливаетс до пр моугольной формы и ограничиваетс по амплитуде (фиг. Зж . По передним фронтам этих импульсов одновибратор 23 запускаетс и через врем , равное 1,5t, сно- i J5 ва приходит в исходное состо ние, вырабатыва на своем выходе импульсы длительностью 1.5 (фиг.7), где t- длительность полуволны высокочастотной составл ющей частотно- 2Q манипулированного сигнала (фиг. Ззи . По заднему фронту импульсов с выхода одновибратора 23 формирователь 26 вырабатывает узкие импульсы (фиг.Зи), . длительность которых немного мень- 25 ше, чем L .
Далее эт.и импульсы с формировател 26 поступают на второй вход эле- |мента И 24, на первый вход которого , поступают пр моугольные импульсы с выхода усилител -ограничител 22 (фиг. Зд .
Элемент И 24 открываетс и пропускает через себ импульсы с формировател 26 только тогда (фиг. 3), когда на ее другой вход с выхода уси- лител -ограничител 22 поступит сигнал 1, длительность полуволны которого равна 2t (фиг. . Когда на другой вход элемента И 24 поступают сигналы О, длительность полуволны которых равна t , он закрыт. Импульсы с выхода элемента И 24 поступают на второй вход триггера 25, а на его счетный вход поступают пр моугольные импульсы с выхода усилител -ограничител 22 (фиг. Зэ( , по передним фронтам которых триггер 25 переходит из одного состо ни в другое. Когда на одновибратор 23 поступают сигналы О (удвоенный частоты), за врем 4t 0 он вьфабатывает два импульса длительностью 1,5L, а когда поступают сигналы 1 - за врем 4Г вырабатывает один импульс 1,5 i. С помощью триггера 25 формируютс импульсы (фиг. Зл), 5 следующие с тактовой частотой (один за 4t), по заднему фронту которых с помощью формировател 27 формируют- .с узкие тактовые импульсы (фиг.Зм).
30
45
С выхода элемента И 24 снимаютс информационные импульсы (фиг.Зк), наличие которых несет информацию 1 и которые совпадают по времени с одним из тактовых импульсов (фиг, 3м) с выхода формировател 27 импульсов.
Таким образом, в линейном блоке 15 из частотно-манипулированного сигнала восстанавливаютс информационные и тактовые импульсы, которые управ- л ют работой остальных узлов.
Это позвол ет повысить достоверность передачи и приема хронометрической информации за .счет сужени спектра передаваемого частотно-манипулированного сигнала по сравнению с фазоманипулированным сигналом известного устройства, в котором информаци декодируетс по моменту смены фазы сигнала. В результате этого в предлагаемой сисфеме снижаютс требовани по частотным характеристикам линии св зи, что позвол ет повысить дальность передачи хронометрической информации по сравнению с известной.
Claims (2)
- Формула изобретени1, Система передачи хронометрической информации, содержаща на пере- дающей стороне генератор, выход которого соединен с входом делител частоты , первый выход которого подключен к первым входам преобразовател параллельного кода в последовательный и регистра, выход которого соединен с вторым входом преобразовател параллельного кода в последовательный, второй выход делител частоты подключен через счетчик к входу индикатора и к третьему входу преобразовател параллельного кода в последовательный на каждой приёмной стороне-делитель частоты, выход которо го соединен с первыми входами коммутатора и декодера , каждый выход которого подключен к соответствующим первым входам индикаторов , каждый выход регистра сдвига соединен с соответствующим вторым5 0 5о5входом декодера и входом элемента И, выход которого подключен к первому входу делител частоты и к второму входу коммутатора, выходы которого соединены с вторыми входами соответствующих индикаторов, о т л и ч а ю- ц а .с тем, что, с целью повышени достоверности системы, на rtepe- дающей стороне введены первый и второй фильтры, первый и второй ключи и усилитель, третий выход делител частоты подключен к второму входу регистра, к входу первого фильтра и к четвертому входу преобразовател параллельного кода в последовательный , выход которого соединен с управл ющими входами первого и второго ключей, выходы которых через усилитель подключены к линии св зи, четвертый выход делител частоты через второй фильтр соединен с информационным входом второго ключа, выход первого фильтра подключен к информационному входу первого ключа, на каждой приемной стороне введен линейный блок, первый выход которого соединен с первым входом регистра, лини св зи подключена к входу линейного блока , второй выход которого соединен с вторыми входами делител частоты и регистра.
- 2. Сист.ома по п. 1 , -о т л и ч а ю- щ а с тем, что линейный блок содержит усилитель-ограничитель, од- новибратор, первый и второй формирователь импульсов, элемент И и триггер , вход усилител -ограничител вл етс входом линейного блока, выход усилител -ограничител подключен к первым входам триггера, элемента И и к входу одновибратора, выход которого через первый формирователь импульсов соединен с вторым входом элемента И, выход которого вл етс пер- BbDvi выходом линейного блока и подключен к второму входу триггера, выход которого соединен с входом второго формировател , выход которого вл етс вторЫ - выходом линейного блока.ФильтрТактФильтрфиг. 1Фиг. гфиг 3Фиг. 4Составитель М.Артамонов Редактор Л.Гратилло ТехредМ.ХоданнчКорректор М.ШарошиЗаказ 4331/52Тираж 515ПодписноеБНИИПИ Государственного комитета СССР по делам изобретений и открытий Чt3035, Москва, Ж-35, Раушска наб., д. 4/5Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна , 4
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853850517A SU1249561A1 (ru) | 1985-01-24 | 1985-01-24 | Система передачи хронометрической информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853850517A SU1249561A1 (ru) | 1985-01-24 | 1985-01-24 | Система передачи хронометрической информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1249561A1 true SU1249561A1 (ru) | 1986-08-07 |
Family
ID=21160975
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853850517A SU1249561A1 (ru) | 1985-01-24 | 1985-01-24 | Система передачи хронометрической информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1249561A1 (ru) |
-
1985
- 1985-01-24 SU SU853850517A patent/SU1249561A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 758058, кл. G 04 С 11/00, 1978. Авторское свидетельство СССР № 8472б 2, кл. G 04 С 13/02, 1979. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3523291A (en) | Data transmission system | |
SU1249561A1 (ru) | Система передачи хронометрической информации | |
SU847262A1 (ru) | Автоматическа система единогоВРЕМЕНи | |
SU853601A1 (ru) | Цифрова система единого времени | |
SU708291A1 (ru) | Цифровой вторичный индикатор времени | |
SU1635270A1 (ru) | Устройство дискретной фазовой синхронизации | |
SU1180834A1 (ru) | Электронна хронометрическа система | |
SU489369A3 (ru) | Устройство дл контрол систем св зи | |
SU792210A1 (ru) | Цифрова система индикации времени | |
SU1511733A1 (ru) | Цифровые вторичные часы | |
SU559261A1 (ru) | Устройство дл приема сигналов | |
SU1251152A1 (ru) | Система дл передачи хронометрической информации | |
SU1753615A1 (ru) | Устройство дл передачи информации | |
RU1783451C (ru) | Цифровой частотомер мгновенных значений | |
SU672606A1 (ru) | Цифровое устройство измерени времени | |
SU600508A1 (ru) | Цифровые первичные часы | |
SU970258A1 (ru) | Цифровой фазометр | |
SU1580581A1 (ru) | Система передачи двоичной информации | |
SU1378076A1 (ru) | Устройство дл приема и передачи информации | |
SU1020848A1 (ru) | Устройство дл передачи телеизмерений в число-импульсном коде | |
SU1029100A1 (ru) | Цифровой фазометр | |
SU1356240A2 (ru) | Устройство дл контрол достоверности передачи информации квазитроичным кодом | |
SU1177920A1 (ru) | Устройство дл измерени коэффициента ошибок в цифровых системах передачи | |
SU553588A1 (ru) | Цифровой измеритель центра пр моугольных видеоимпульсов | |
SU1647890A1 (ru) | Декадное счетное устройство |