SU843298A2 - Converter of signal recurrence frequency - Google Patents
Converter of signal recurrence frequency Download PDFInfo
- Publication number
- SU843298A2 SU843298A2 SU792821010A SU2821010A SU843298A2 SU 843298 A2 SU843298 A2 SU 843298A2 SU 792821010 A SU792821010 A SU 792821010A SU 2821010 A SU2821010 A SU 2821010A SU 843298 A2 SU843298 A2 SU 843298A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- converter
- signal
- register
- counters
- inputs
- Prior art date
Links
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
Description
(54) ПРЕОБРАЗОВАТЕЛЬ ЧАСТОТЫ ПОЯВЛЕНИЯ СИГНАЛОВ(54) SIGNAL FREQUENCY CONVERTER
Изобретение относитс к радиотехнике В может использоватьс при передаче ин формации между различными объектами. По основному авт. св. № 644О46, известен преобразоватепь частоты по влени сигналов, содержащий генератор, ri эпементов И (vv -число уровней преобразуемого сигнала) и сумматор, причем первые входы элементов И соединены с выходами генератора, а выходы элементов И соединены с соответствующими входами сумматора , Y -1 счетчиков и последовательно соединенные источник импульсов и регистр при этом управл ющие выходы регистра соединены со входами соответствующих элементов И, причем информационные выходы регистра соединены с третьими входами соответствующих элементов И Cll. Однако данйыи преобразователь имеет недостаточную пропускную способность каналов св зи, так как при большом числе спучай1ых влений источника сигналов дл ик передачи требуетс значительное врем или расширение полосы частот. Цель изобретени - повышение пропускной способности каналов св зи. Дл этого в преобразователь частоты по влени сигналов, содержащий генератор, п элементов И (п уровней преобрэзуемого сигнала) и бумматор, причем первые входы элементов И соединены с выходами генератора, а выхЪды элементов И соединены с соответствующими входами сумматора, п -I счетчиков и последовательно соединенные источник импульсов и регистр, при этом управл кщие выходы регистра соединены со входами соответствующих счетчиков, а выходы счетчиков соединeiIы со вторыми входами соответствующих элементов И, причем инфс мационные выходы регистра соединены с третьими Еходами соответствующих эпементов И., введены п -1 дополнительных счетчиков и анализатор сигнала, при этом выход каждого счетчика через соответству.ющий дополнительный счетчик подключен ко второму входу соответствующего элемента И, .дополнительный выход счетчиков и второй выход допопнитепьных счетчиков подключены к соответствующим входам анализатора сигнала, выходы которого подключены к дополнительному входу соответствующего элемента И.The invention relates to radio engineering B can be used in the transmission of information between various objects. According to the main author. St. No. 644О46, a signal frequency converter is known that contains a generator, ri E and epements (vv is the number of signal levels to be converted) and an adder, the first inputs of the And elements connected to the generator outputs, and the outputs of the And elements connected to the corresponding inputs of the adder, Y -1 counters and serially connected source of pulses and register, while the control outputs of the register are connected to the inputs of the corresponding AND elements, and the information outputs of the register are connected to the third inputs of the corresponding element And in Cll. However, this converter has an insufficient capacity of communication channels, since with a large number of spins of a signal source, transmission time requires a considerable amount of time or expansion of the frequency band. The purpose of the invention is to increase the capacity of communication channels. To do this, the frequency converter contains signals containing a generator, n elements I (n levels of the signal being converted) and a bummator, the first inputs of the elements I are connected to the outputs of the generator, and the outputs of the elements And are connected to the corresponding inputs of the adder, n -I counters and sequentially the connected pulse source and the register, while the control outputs of the register are connected to the inputs of the corresponding counters, and the outputs of the counters are connected to the second inputs of the corresponding AND elements, and the information outputs are the register is connected to the third Eqs of the corresponding epements I., n -1 additional counters and a signal analyzer are entered, the output of each counter through the corresponding additional counter is connected to the second input of the corresponding element AND, the additional output of the counters and the second output of additional counters are connected to the corresponding inputs of the signal analyzer, the outputs of which are connected to the auxiliary input of the corresponding element I.
На чертеже представлена схема предлагаемого преобразовател .The drawing shows the scheme of the proposed Converter.
Преобразователь содержит генератор 1, р элементов И 2, п -1 счетчиков 3 и п -1 дополнительных счетчиков 4, сумматор 5, регистр 6, источник 7 импульсов и анализатор 8 сигнала.The Converter contains a generator 1, p elements And 2, n -1 counters 3 and n -1 additional counters 4, the adder 5, the register 6, the source 7 pulses and the analyzer 8 signal.
Преобразователь работает следующим образом.The Converter operates as follows.
Значени случайного влени поступают из источника 7 на регистр 6 и посредством коммутатора регистра 6 в один из счетчиков 3 записана единица, свидетельствующа , что данное значение случайного влени по вилось один раз. При последующем по влении этого же значени в тот же счетчик 3 добавлена единица и так до тех пор, пока эта единица не по витс на выходе счетчика 3, посде чеТо ее записывает счетчик 4 второго раз- р да, счетчик 3 сброшен на нопь и так до тех пор, пока данный счетчик 4 второго разр да не откроет соответствующий элемент И 2 и из регистра 6, посредством генератора 1 на выход сумматора 5 не проходит данное значение.The values of the random event come from the source 7 to the register 6 and, by means of the switch of the register 6, one of the counters 3 is recorded, indicating that this value of the random phenomenon appeared once. At the subsequent appearance of the same value, a unit is added to the same counter 3, and so on until this unit is not available at the output of counter 3, then counter 4 of the second section records it, counter 3 is reset to the foot, and so until the given counter 4 of the second discharge opens the corresponding element AND 2 and from register 6, by means of the generator 1 this value does not pass to the output of the adder 5.
После этого данные счетчики 4 второго разр да также сброшены на нопь {схема сброса не показана). Процесс повтор етс сначала.After that, these counters 4 of the second bit are also reset to the button (the reset circuit is not shown). The process is repeated from the beginning.
То же самое происходит при по влении всех остальных значений случайного влени , за исключением аварийного режима. Аварийное значение проходит с регистра 6 через элементы И 2 и сумматор 5 на выход. На выходе преобразовател частоты уменьшено число по влений всех значений , кроме аварийного, число которых оставлено без изменений, причем, чем ближе значение к номинальному тем на большую величину уменьшено число его по влений, чем больше отклонение, тем быстрее поступает соойдение, что позво«л ет оперативнее ликвидировать аварийную ситуацию.The same happens when all other values of the random event appear, with the exception of the emergency mode. The alarm value passes from register 6 through the elements And 2 and the adder 5 to the output. At the output of the frequency converter, the number of appearances of all values, except emergency, is reduced, the number of which is left unchanged, and the closer the value is to the nominal, the larger its number of appearances is, the greater the deviation, the faster the match occurs, so that It is quicker to eliminate an emergency situation.
Анализатор 8 позвол ет получить сообщение о влени х, не дожида сь прохождени данного значени влений от входа счетчика 3 до выхода счетчика 4.The analyzer 8 allows you to receive a message about events without waiting for the passage of a given value of events from the input of the counter 3 to the output of the counter 4.
При включении анализатора 8 входы соответствующего элемента И 2 второй и четвертый между собою соединены, т.е. дл передачи сигнала из элемента И 2 достаточно иметь на его входах сигналы от генератора 1, регистра 6 и анализатора 8, Кроме того, анализатор 8 определ ет характер сигнала, на выходе элемента И 2 или с выхода счетчика 4 в зависимости от числа сообщений в счетчиках (на схеме не показано).When the analyzer 8 is turned on, the inputs of the corresponding element I 2 are second and fourth interconnected, i.e. to transmit a signal from element 2, it is sufficient to have signals from generator 1, register 6 and analyzer 8 at its inputs. In addition, analyzer 8 determines the nature of the signal at the output of element 2 or from the output of counter 4, depending on the number of messages in the counters (not shown in the diagram).
Предлагаемый преобразователь устройства позвол ет вы вить тенденцию по влени случайных значений. Запрет передачи номинального значени сигнала, уменьшение числа по влени всех значений, кроме аварийного, увеличивает скорость передачи сообщений или уменьшает полосу частот. Анализатор позвол ет быстрее вы вить предварительную ситуацию в дежурном режиме.The proposed device converter reveals the tendency of random values to appear. Prohibiting the transmission of the nominal signal value, reducing the number of occurrences of all values, except for the emergency one, increases the message transmission rate or reduces the frequency band. The analyzer allows you to quickly identify the preliminary situation in standby mode.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792821010A SU843298A2 (en) | 1979-09-26 | 1979-09-26 | Converter of signal recurrence frequency |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792821010A SU843298A2 (en) | 1979-09-26 | 1979-09-26 | Converter of signal recurrence frequency |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU644046 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU843298A2 true SU843298A2 (en) | 1981-06-30 |
Family
ID=20851167
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792821010A SU843298A2 (en) | 1979-09-26 | 1979-09-26 | Converter of signal recurrence frequency |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU843298A2 (en) |
-
1979
- 1979-09-26 SU SU792821010A patent/SU843298A2/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU843298A2 (en) | Converter of signal recurrence frequency | |
US4075569A (en) | Digital method and apparatus for dynamically generating an output pulse train having a desired duty cycle from an input pulse train | |
US4785468A (en) | Intermittent receiver | |
GB1518006A (en) | Frequency-selective signal receiver | |
SU799122A2 (en) | Pulse selector | |
SU836785A1 (en) | Device for automatic tuning of selective amplifier | |
SU915163A1 (en) | Converter protection method | |
SU634328A1 (en) | Random number generator | |
SU817994A1 (en) | Complex signal shaping device | |
SU944098A1 (en) | Pulse-width modulator | |
SU1083183A1 (en) | Subtraction device | |
JPS5627533A (en) | Frequency divider | |
SU839063A1 (en) | Binary adder | |
SU1566503A1 (en) | Digit frequency discriminator | |
SU1658377A1 (en) | Synchronous bandpass filter | |
SU1124354A1 (en) | Device for checking and accounting production of equipment | |
SU736361A1 (en) | Pulse train shaper | |
SU752809A1 (en) | Redundancy frequency divider | |
SU1660144A1 (en) | Random time-interval sequence generator | |
SU834860A1 (en) | Triangular voltage generator | |
SU834732A1 (en) | Production counting device | |
SU1569797A2 (en) | Standard time signal selector | |
SU437242A1 (en) | Tone call receiver | |
SU1617653A1 (en) | Receiver of frequency-manipulated signal | |
SU801256A1 (en) | Frequency divider by 11 |