SU838699A1 - Многофункциональный логическийМОдуль - Google Patents

Многофункциональный логическийМОдуль Download PDF

Info

Publication number
SU838699A1
SU838699A1 SU792820239A SU2820239A SU838699A1 SU 838699 A1 SU838699 A1 SU 838699A1 SU 792820239 A SU792820239 A SU 792820239A SU 2820239 A SU2820239 A SU 2820239A SU 838699 A1 SU838699 A1 SU 838699A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
logic module
inverter
bus
Prior art date
Application number
SU792820239A
Other languages
English (en)
Inventor
Валерий Леонидович Артюхов
Анатолий Абрамович Шалыто
Original Assignee
Предприятие П/Я Г-4372
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4372 filed Critical Предприятие П/Я Г-4372
Priority to SU792820239A priority Critical patent/SU838699A1/ru
Application granted granted Critical
Publication of SU838699A1 publication Critical patent/SU838699A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Description

(54) МНОГОФУНКЦИОНАЛЬНЫЙ ЛОГИЧЕСКИЙ МОДУЛЬ
i
Изобретение относитс  к автоматике и вычислительной технике.
Известны многофункциональные логические модули, содержащие инвертор и элементы ИЛИ и И 1.
Недостаток этих устройств - узкие функциональные возможности.
Наиболее близким к предлагаемому  вл етс  многофункциональный логический модуль, содержащий три элемента ИЛИ, дра элемента И и инвертор, при этом первый вход первого элемента ИЛИ соединен с первой входной щиной, второй его вход - с выходной НИНОЙ и выходом второго элемента ИЛИ, а выход подключен к первому входу третьего элемента ИЛИ, второй вход которого через инвертор соединен со второй входной шиной, первый вход первого элемента И подключен к третьей входной шине 2.
Недостатком данного устройства также  вл ютс  узкие функциональные возможности .
Цель изобретени  - расширение функциональных возможностей.
Указанна  цель достигаетс  тем, что в многофункциональном логическом модуле
второй вход первого элемента И соединен с выходом третьего элемента ИЛИ, а выход первого элемента подключен к первому входу второго элемента ИЛИ, второй вход которого соединен с выходом второго элемента И, первый вход которого подключен к выходу первого элемента ИЛИ, а второй вход соединен с вьгходом инвертора.
На чертеже представлена функциональна  схема предлагаемого устройства.
Устройство содержит элемент ИЛИ 1, первый вход которого соединен с входной шиной 2, второй вход - с выходной шиной 3 и выходом элемента ИЛИ 4, а выход подключен к первому входу элемента ИЛИ 5, второй вход которого через инвертор 6 соединен с входной шиной 7; элемент И 8, первый вход которого подключен к входной шине 9, второй вход соединен с выходом элемента ИЛИ 5, а выход подключен к первому входу элемента ИЛИ 4, второй вход которого соединен с выходом элемента И 10, первый вход которого подключен к выходу элемента ИЛИ 1, а второй вход соединен с выходом инвертора 6.
i функционирование многофункциональ Horo логического модул  осуществл етс  - согласно следующей формуле.д
Qi (,) (Х с Х уХдХз
гдер.-сигнал на выходной илине 3
в данный момент времени; ..f-сигнал на выходной uJинe 3
в предществующий момент времени;
X,, Xj, Хз-сигналы, подаваемые на входные щины 2, 7 и 9 соответственно .
Многофункциональный логический модуль позвол ет путем настройки (подачи констант О или отождествлени  входов) реализовать R-, Е-, S-, RS-триггеры согласно таблице, где А - вход установки «1, а В - вход установки «О. R-триггер реализуетс  при
X, А; Хг В; Xj О; Q (.,) В,
Е-триггер - при
Ха А
X, 0;Х В;
Q АВ V (AVB)Q,
S-триггер - при
X, А; Х« В; Xj А Q A-Q., В
I & fts А В Qi-i Qi Qi Qt Qi
0000000 0011111
0100000
Продолжение таблицы
Qt
Q
Qt
 ь
О
5 О
RS-триггер реализуетс  при настройке на триггер любого типа из рассмотренных выще при условиии, что набор Х( Х. 1 на его входы не подаетс .

Claims (2)

1.Патент Великобритании № 1177573, кл. Н 3 Т 31.08.67.
2.Патент США № 3381117, кл. 235-164, 30.04.68 (прототип).
f
-ffd
SU792820239A 1979-09-26 1979-09-26 Многофункциональный логическийМОдуль SU838699A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792820239A SU838699A1 (ru) 1979-09-26 1979-09-26 Многофункциональный логическийМОдуль

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792820239A SU838699A1 (ru) 1979-09-26 1979-09-26 Многофункциональный логическийМОдуль

Publications (1)

Publication Number Publication Date
SU838699A1 true SU838699A1 (ru) 1981-06-15

Family

ID=20850856

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792820239A SU838699A1 (ru) 1979-09-26 1979-09-26 Многофункциональный логическийМОдуль

Country Status (1)

Country Link
SU (1) SU838699A1 (ru)

Similar Documents

Publication Publication Date Title
EP0337078A3 (en) High speed logic circuit
ATE195190T1 (de) Optoelektronische schranke
ATE128244T1 (de) Schaltung für elektromagnetischen rotationssensor.
JPS544560A (en) Semiconductor inverter circuit
SU838699A1 (ru) Многофункциональный логическийМОдуль
JPS54142519A (en) Power converter
JPS5480058A (en) Schmitt trigger circuit
JPS53101650A (en) Switching regulator
JPS57157623A (en) Pulse width extending circuit
SU890557A1 (ru) Многофункциональный модуль
SU644028A1 (ru) Генератор пр моугольных импульсов
JPS56157643A (en) Dc power source device for car
SU558379A1 (ru) Генератор пр моугольных импульсов
SU1413715A1 (ru) Широтно-импульсный преобразователь
JPS5396657A (en) Digital frequency divider circuit
JPS54127357A (en) Integrated circuit device
RU1790027C (ru) Оптоэлектронна лини задержки
JPS52150946A (en) Sequential logical circuit
JPS5687921A (en) Pulse converting circuit
JPS5748825A (en) Schmitt circuit
JPS53136619A (en) Switching power circuit
JPS57194627A (en) Protecting device for load control circuit
JPS54126453A (en) Inductive load driving circuit
JPS5397357A (en) Driving circuit by transistor
JPS5730412A (en) Voltage comparison circuit