SU834889A1 - Code-to-frequency converter - Google Patents

Code-to-frequency converter Download PDF

Info

Publication number
SU834889A1
SU834889A1 SU792760368A SU2760368A SU834889A1 SU 834889 A1 SU834889 A1 SU 834889A1 SU 792760368 A SU792760368 A SU 792760368A SU 2760368 A SU2760368 A SU 2760368A SU 834889 A1 SU834889 A1 SU 834889A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
code
elements
valves
Prior art date
Application number
SU792760368A
Other languages
Russian (ru)
Inventor
Иосиф Данилович Розов
Юрий Зельманович Фельдман
Валерий Иванович Холодный
Original Assignee
Украинский Государственный Проектныйинститут "Тяжпромэлектропроект"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Украинский Государственный Проектныйинститут "Тяжпромэлектропроект" filed Critical Украинский Государственный Проектныйинститут "Тяжпромэлектропроект"
Priority to SU792760368A priority Critical patent/SU834889A1/en
Application granted granted Critical
Publication of SU834889A1 publication Critical patent/SU834889A1/en

Links

Landscapes

  • Feedback Control In General (AREA)

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в системах управлени . Известен функциональный преобразователь кода числа в частоту следовани  импульсов, содержащий генератор импульсов , счетчик, дешифратор несоответствий . и 1Ш(й)овой функциональный преобразователь . К недостаткам устройства относит с  высока  сложность реализации 1Ц)еобра зовани  по квадратно-корневой функциональной зависимости. Известен преобразователь код-частота осуществл ющий преобразование Кода числа в частоту импульсов по линейному закону и содержащий датчик кода, накалтюак ций сумматор, элемент задержки, элементы И ЛИ, И и генератор этапонной частоты, выход которого соеддаен с первыми входами элементов И, выходы котсфых соединены с первыми входами элементов ИЛИ, входы которых через элемент задержки соединены с выходом сумматора, а выходы подключены ко входам разр дов сумматора 1.21. К недостаткам данного устройства следует отнести ограниченность функциональных возможностей линейным преобразованием кодов. Цель изобретени  - расшщэение функциональных возможностей, устройства. Поставленна  цель достигаетс  тем, что в преобразователь код-частота, содержащий датчик кода, накапливающий сумматор, элемент задержки, элементы И, ИЛИ; и первый генератор эталлоной частоты, выход которого соединен с первыми 1аходами элемевргов И, выходы которых подключены к первым входам элементов . ИЛИ, вторые входы которых через элемент задержки соединены с выходом накапливающего сумматора, а выходы подключень к входам разр дов накапливающего сумматора,, введены второй генератор эталонной частоты, два реверсивных счетчика, компаратор и четыре вентил , причем выход второго генератора эталлоной частоты через первый и второй вентили соединен соответстве1шо с входами сложени  и вычита ни  первого реверсивного счетчика, выход накапливающего сумматора через третий и четвертый вентили подключен соответственно к входам сложени  и Вычитани  второго реверсивного счетчика, выходы разр дов первого реверсивного счетчика соединены со вторыми входами элементов И, выходы разр дов второго , реверсивного счетчика и датчика кода подключены к соответствующим входам .цифрового компаратора, первый выход которого соединен о управл ющими входами первого и третьего вентилей, а второй выход подключен к управл ющим входам второго и чёт-вертого вентилей. Структурна  электрическа  схема преобразовател  по сн етс  чертеже м, Преобразователь содержит генераторы . эталонной частоты 1 и 2, реверсивные счетчики 3 и 4, накапливающий суммато 5, элемент 6 задержки, элементы 7 И, элементы 8 ИЛИ, цифровой компаратор 9 вентили 1О-13 и датчик 14 кода. Компарат9Р представл ет собой устройство , на входы которого поступают разр ды кодов с датчика кода 14 и со счетчика 4. При равенстве этих кодов на обоих выходах компаратора 9 сигналы равны О. Еспк код датчика 14 кода больще, кода счетчика 4, то на выходе компаратора бапьще сигнал равен 1, а на выходе меньше, - О. Если же код датчика меньще кода счетчика , то на выходе компаратора больше сигнал равен О, а на выходе меныие - 1, Частота вькодных. импульсов сумматора 5 (импульсов переполнени ) опреде л етс  выражением , (1) где Nчисло в счетчике 3; частота импульсов генератора 2 эталонной частоты; число (в исполнительном коде) вводимое в сумматор импульсо переполнени  через элемент 6 Задержки. Преобразователь работает следующим стразом. В исходном состо нии в счетчиках 3 и 4 записаны ну пи. Ее пи в датчике кода записано число, отличное от нул  (без учета знака), то на выходе компаратора больше сигнал равен 1, а на выходе мены е - О. При этом вентили 11 и 13, соединен ные с вычитающими входами реверсивны четчиков, закрыты, а вентили 1О и 12, оедине1шые с суммирующими входами еверсивных счетчиков, рткрытьи Содериси ое счетчиков увеличиваетс  до тех пор, ока число М 2 в счетчике 4 не станет авным числу, записанному в датчилсе ода, что произойдет через врем  t после апуска схемы. При этом компаратор пееключитс  в состо ние равно, Все вентили закроютс , а з счет«1йках 3 и 4 будут зафиксированы числа соответств нно N ii N-j. При этом справедливы следующие зависимости: «. Реща  совместно (1)-(3) относительно т, получаем Н„ т.е. частота импульсов на выходе сумматора 5,  вл ющемс  выходом устройства , пропорциональна квадратному корню из преобразуемого числа. В дальнейщем при изменении числа в датчике 14 кода компаратор 9 открывает BeHTfuiH 10 и 12 ( если число в датчике 14 кода увеличилось) или-11 и13 (если оно уменьшилось). Через врем  fl-fc число в счетчике 4 снова сравн етс  с числ:ом в датчике кода, и компаратор закроет вентили. Обозначив значени  выходных величин элементов схемы в новом состо нии звездочкой (), можем записать Здесь и далее верхний знак соответствует увеличению числа в датчике кода, шокний - его у меньщению. Из (5) получим Подставл   (6) и (8) в (7) и реша  получим относительно --/1 .1 NO а из (6) и (9) получаем . из сравнени  (10) и (4) видно, что выходна  частота преобразовател  пропо циональна корню квадратному из преобр зуемого кода при любых изменени  последнего . Ф ОР м у,л а изобретени  Преобразователь код-частота, содерж щий датчик кода, накапливающий сумматор , элемент задержки элементы И, ИЛ и первый генератор эталонной частоты, выход которого соединен с первыми вхо дами элементов И, выходы которых псдк к первым входам элементов ИЛИ, вт рые входы которых через элемент за держки соединены с выходом накапливающего сумматора, а выходы подключены к входам накапливающего 9 сумматора отличающийс  тем, что, с целью расширени  функцк ональных возможностей, .в него введены второй генератор эталонной частоты, два реверсивных счетчика, цифровой компаратор и четыре вентил , причем выход второго генератора эталонной частоты через первый н второй венти н соединен соответственно с входами сложени  н вычитани , первого реверсивного, счетчика, выход накапливающего сумматора через третий и четвертый вентили подключен соответственно к входам сложени  и вычитани  второго реверсивного счетчика, вькоды разр дов первого реверсивного счетчика соединены со вторыми входами элементов И, выходы разр дов второго реверсивного счетчика и датчика кода подключены к соответствующим входам ЦИ4ФОВОГО компаратора, первый выход которого соединен с ущ авл ющнми входами первого и третьего вентилей, а второй выход подключен к управл ющим входам второго и четвертого вентилей. Источники инфсфмации, прин тые во внимание при 1. Авторское свидетельство СССР № 364О89, юь Н 03 К 13/Q2 23.12.79. 2. Авторское свидетельство СССР № 3456О9, кл. Н ОЗ К 13/О2 29.12.7О (njpoTOTHn).The invention relates to automation and computing and can be used in control systems. A known functional converter of a code of a number to a pulse frequency is contained, which contains a pulse generator, a counter, and a decoder of inconsistencies. and 1W (th) new functional converter. The disadvantages of the device are the high complexity of the implementation of 1C) generation according to the square-root functional dependence. A known code-frequency converter that linearly converts a number code to a pulse frequency and contains a code sensor, an adder, a delay element, AND LI, AND elements and a stadion frequency generator, the output of which is connected to the first inputs of the AND elements, the outputs of which are connected with the first inputs of the OR elements, whose inputs through the delay element are connected to the output of the adder, and the outputs are connected to the inputs of the bits of the adder 1.21. The disadvantages of this device include the limited functionality of the linear conversion codes. The purpose of the invention is the extension of the functionality of the device. The goal is achieved by the fact that the code-to-frequency converter contains a code sensor that accumulates an adder, a delay element, AND, OR elements; and the first generator of the reference frequency, the output of which is connected to the first 1-input circuits of the E, whose outputs are connected to the first inputs of the elements. OR, the second inputs of which through the delay element are connected to the output of accumulating adder, and the outputs connected to the inputs of the bits of accumulating adder, a second reference frequency generator, two reversible counters, a comparator and four valves are entered, the second and second frequency generator output The valves are connected to the addition and subtraction inputs of the first reversible counter, the accumulative adder output through the third and fourth valves is connected respectively to the addition inputs The subtractions of the second reversible counter, the bit outputs of the first reversible counter are connected to the second inputs of the elements I, the outputs of the bits of the second, reversible counter and code sensor are connected to the corresponding inputs of the digital comparator, the first output of which is connected to the control inputs of the first and third gates, and The second output is connected to the control inputs of the second and fourth vents. The converter circuit diagram is illustrated in the drawings. The converter contains generators. reference frequency 1 and 2, reversible counters 3 and 4, accumulating a total of 5, delay element 6, elements 7 AND, elements 8 OR, digital comparator 9 valves 1О-13 and sensor 14 codes. Comparator 9P is a device, to the inputs of which the bits of codes from sensor code 14 and from counter 4 are received. If these codes are equal on both outputs of the comparator 9, the signals are equal to O. Espk sensor code 14 is larger, counter code 4, then the comparator output The signal is equal to 1, and the output is less, - O. If the sensor code is less than the counter code, then at the output of the comparator the signal is equal to O, and at the output it is 1, the frequency code. the pulses of the adder 5 (overflow pulses) are defined by the expression, (1) where N is the number in counter 3; pulse frequency generator 2 reference frequency; the number (in the execution code) entered into the adder overflow pulses through the Delay element 6. The converter works as follows. In the initial state, the counters 3 and 4 are written down. Its pi in the code sensor is written a number other than zero (without a sign), then the signal at the output of the comparator is 1, and at the output, e is O. The valves 11 and 13 connected to the subtracting inputs of the reversible meter are closed , and valves 1O and 12, which are connected to the summing inputs of the eversive meters, are increased until the number M 2 in the meter 4 becomes an authentic number, recorded in the sensor, which occurs after time t after the start of the circuit. In this case, the comparator pereklyuchits into a state of equal, All gates are closed, and at the expense of 1s 3 and 4 numbers corresponding to N ii N-j will be fixed. The following dependencies are true: “. Solving together (1) - (3) with respect to m, we get Hn, i.e. the frequency of the pulses at the output of the adder 5, which is the output of the device, is proportional to the square root of the number to be converted. In the future, when the number in the sensor 14 is changed, the comparator 9 opens BeHTfuiH 10 and 12 (if the number in the sensor 14 code has increased) or -11 and 13 (if it has decreased). Through the fl-fc time, the number in counter 4 is again compared to the number: the ohm in the code sensor, and the comparator will close the valves. Denoting the values of the output values of the circuit elements in the new state with an asterisk (), we can write here and below the upper sign corresponds to the increase in the number in the code sensor, and the scars indicate its lower value. From (5) we obtain Substitutes (6) and (8) in (7) and, when solved, we obtain with respect to - / 1. 1 NO and from (6) and (9) we obtain. comparison (10) and (4) shows that the output frequency of the converter is proportional to the square root of the transformed code for any changes to the latter. F OP m y, l and inventions The code-frequency converter containing the code sensor accumulating the adder, the delay element of the elements I, IL and the first generator of the reference frequency, the output of which is connected to the first inputs of the elements And whose outputs are psdk to the first inputs of the elements OR, the second inputs of which are connected to the output of the accumulating adder through the element of the accumulator, and the outputs are connected to the inputs of the accumulating 9 adder characterized in that, in order to expand the functional capabilities, a second reference generator is introduced into it astrota, two reversible counters, a digital comparator and four valves, the output of the second generator of the reference frequency through the first and second valve are connected respectively to the inputs of the addition and subtraction, the first reverse, counter, the output of the accumulating adder through the third and fourth valves, respectively and subtracting the second reversible counter, the codes of the bits of the first reversible counter are connected to the second inputs of the elements I, the outputs of the bits of the second reversible counter and the sensor and connected to respective inputs TSI4FOVOGO comparator, a first output connected to gorge Aulus yuschnmi inputs of the first and third valves, and a second output connected to the control inputs of the second and fourth valves. Sources of information taken into account with 1. USSR Author's Certificate No. 364О89, Yu H 03 K 13 / Q2 23.12.79. 2. USSR author's certificate No. 3456О9, cl. N OZ K 13 / O2 29.12.7O (njpoTOTHn).

Claims (1)

Ф ор м у.л а изобретенияClaim Преобразователь код-частота, содержащий датчик кода, накапливающий сумматор, элемент задержки, элементы И,. ИЛИ 25 и первый генератор эталонной частоты, выход которого соединен с первыми входами элементов И, выходы которых подключены к первым входам элементов ИЛИ, вторые входы которых через элемент задержки соединены с выходом накапливающего сумматора, а выходы подключены к входам разрядов накапливающего подключены к соответствующим входам цифрового компаратора, первый выход которого соединен с управляющими входами первого и третьего вентилей, а второй выход подключей к управляющим входам второго и четвертого вентилей.A code-frequency converter containing a code sensor, accumulating adder, delay element, AND elements ,. OR 25 and a first reference frequency generator, the output of which is connected to the first inputs of AND elements, the outputs of which are connected to the first inputs of the OR elements, whose second inputs are connected through the delay element to the output of the accumulating adder, and the outputs are connected to the inputs of the accumulating discharges connected to the corresponding inputs of the digital a comparator, the first output of which is connected to the control inputs of the first and third valves, and the second output is connected to the control inputs of the second and fourth valves.
SU792760368A 1979-05-03 1979-05-03 Code-to-frequency converter SU834889A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792760368A SU834889A1 (en) 1979-05-03 1979-05-03 Code-to-frequency converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792760368A SU834889A1 (en) 1979-05-03 1979-05-03 Code-to-frequency converter

Publications (1)

Publication Number Publication Date
SU834889A1 true SU834889A1 (en) 1981-05-30

Family

ID=20825239

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792760368A SU834889A1 (en) 1979-05-03 1979-05-03 Code-to-frequency converter

Country Status (1)

Country Link
SU (1) SU834889A1 (en)

Similar Documents

Publication Publication Date Title
SU834889A1 (en) Code-to-frequency converter
SU691862A1 (en) Apparatus for computing logarithmic functions
SU404082A1 (en) A DEVICE FOR CALCULATING THE TYPE = FUNCTION. KV'X ^ + y
SU758510A1 (en) Analogue-digital converter
SU534037A1 (en) Pulse counter
SU960837A1 (en) Digital function converter
SU949657A1 (en) Microprogram control device
SU658566A1 (en) Piece-linear function generator
SU754441A1 (en) Logarithmic analogue -digital converter
SU771672A1 (en) Device for computing logarithmic functions
SU615487A1 (en) Function representing arrangement
SU731577A1 (en) Device for pulse-time conversion
SU881720A1 (en) Information input device
SU980279A1 (en) Time interval-to-digital code converter
SU608178A1 (en) Function converter
SU1094031A1 (en) Square-low function generator
RU2010307C1 (en) Orthogonal signal generator
SU1376083A1 (en) Random event flow generator
SU563713A1 (en) Analog-to-digital converter
SU666540A1 (en) Device for computing functions : y equals e raised to the x power
SU839047A1 (en) Frequency-to-code converter
SU769722A1 (en) Delay device
SU1064280A1 (en) Sine-cosine function generator
SU742911A1 (en) Function generator
SU732882A1 (en) Device for resolving differential equations