SU824318A1 - Устройство дл контрол блоковпОСТО ННОй пАМ Ти - Google Patents
Устройство дл контрол блоковпОСТО ННОй пАМ Ти Download PDFInfo
- Publication number
- SU824318A1 SU824318A1 SU792781254A SU2781254A SU824318A1 SU 824318 A1 SU824318 A1 SU 824318A1 SU 792781254 A SU792781254 A SU 792781254A SU 2781254 A SU2781254 A SU 2781254A SU 824318 A1 SU824318 A1 SU 824318A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- unit
- block
- control
- Prior art date
Links
Landscapes
- Debugging And Monitoring (AREA)
Description
, . Изобретение относитс к вычислительной технике, а именно к запоминающим устройствам, и может быть использовано при. изготовлении и испыта НИИ блоков посто нной пам ти. ; Известно устройство, содержащее считывающий блок, подключ.енный к вхо дам блока управлени и регистра адреса , и блок сравнени , счетчик и сумматор, входы которого подключены к выходам, регистра адреса и одним входам блока сравнени , а выходы к входам счетчика, выходы которого соединены с другими входами блока сравнени , выход которого подключен, к блоку управлени Щ Однако устройство содержит в своем составе считывающий блок, что они жает быстродействие устройства. Кроме того, недостатком .вл етс отсутствие схем, позвол ющих использовать устройство в составе автоматизирован ной контролирующей системы с использованием малой ЦВМ. Наиболее близким к .предлагаемому по технической сущности вл етс уст ройство, содержащее дешифратор команд , подключенный к счетчику адреса и блоку управлени , соединенному с блоком задани программы, блоки прйе ма и выдачи чисел, дополнительный .счетчик и регистр контрольной информации , вход и выход,которого подключены соответственно к выходу блока приема чисел и одному из входов блока выдачи чисел, другой вход которого соединен с выходом дешифратора команд , вход дополнительного счетчика подключен, к выходу блока управ тени , а выходы дополнительного счетчика соединены соответственно с входами блока приема чисел и блока управлени 2 . Однако устройство содержит в своем составе один регистр контрольной информации, что позвол ет принимать на контроль только одно число в течение цикла контрол и требует дл полной проверки блока посто нной пам ти проведени , N циклов контрол , где N-емкость (число слов) контролируемого блока посто нной пам ти, что снижает быстродействие устройства. Цель изобретени - увеличение быстродействи устройства и повышение достоверности контрол блоков посто нной пам ти. Поставленна цель достигаетс тем, что в устройство, содержащее управлени , первый вход которого соеинен с выходом блока задани прораммы , счетчик адреса, первый вход оторого соединен с выходом блока правлени , дешифратор, первый -выод которого соединен со вторым вхоом блока управлени , второй выход ешифратора соединен со вторым вхо- . ом сче.тчика адреса, блоки записи и хранени информации, причем первый вход блока хранени информации соединен с третьим выходом .дешифратора,и счетчик, вход которого соединен с выходом блока управлени , первый выход счетчика соединен с третьим входом блока управлени , второй и третий выходы - со входом.блока записи информации, введены блок коммутаций входов, вход которого соединен с выходом блока записи информации,блок коммутации выходов, один из входов которого соединен с четвертым выходом дешифратора, а выход соединен со втоpbJM входом блока хранени информации, и блок регистров числа, входы которого соединены с выходами блока коммутации входов, а выходы блока регистров числа соединены с другими входами блока коммутации выходов. Устройство соедин етс с малой ЦВМ каналами приема и выдачи числовой информации, а также каналом передачи командной информации.
На чертеже представлена блок-схема предлагаемого устройства.
Устройство содержит блок 1 задани программы, блок 2 управлени , счетчик 3 адреса, дешифратор 4,блок 5 записи информации, блок б хранени информации, счетчик 7, блок 8 комму-тации входов, блок 9 коммутации выходов , блок 10 регистров числа.
Устройство работает следующим образом .
Код начального адреса обращени к контролируемому блоку посто нной пам ти из пам ти ЦВМ с помощью команд от дешифратора 4, поступает в счетчик 3 адреса. По команде ЦВМ от дешифратора 4 сигнешы с выхода блока 1 задани пр сЗграммы, через блок 2 управлени , одновременно поступают на входы счетчика 3 адреса и счетчика 7. Производитс п обращений по п последовательным адресам к контролируемому блоку посто нной пам ти на егомаксимальной рабочей частоте. При этом по сигналу со второго выхода счетчика 7, поступающему на вход блока 5 записи информации, разрешаетс прием числовой информации с выхода контролируемого блока посто нной пам ти через блок записи информации 5 на первый вход блока 8 коммутации входов. При каждом обращении к контролируемому блоку посто нной пам ти числова информаци с его выхода, соответствугаца п-адресам обращени , по командам с третьего выхода счетчика 1, поступающим на второй вход
блока 8 коммутации входов, с выходов блока 8 коммутации входов поступает на входы блока 10 регистров числа. При этом числова информаци , соответствующа адресу первого обращени , записываетс в первый регистр,блока 10 регистра числа, числова информаци соответствующа адресу второго и последующих обращений, - во второй и последующие регистры соответственно .
При п обреицении к контррлируемому блоку посто нной пам ти числова информаци , соответствующа адресу
п-го обращени , записываетс в п-ый регистр блока 10 регистров числа. Затем по сигналу с первого выхода счетчика 7 блок2 управлени прекращает обращение к контролируемому блоку посто нной пам ти, а по сигналу
со второго выхода счетчика 7 запрещаетс прием числовой информации через блок 5 записи информации.
Через врем t, определ емое неравенством
, .
,
где п - число обращений к контролируемому блоку посто нной пам ти в цикле контрол ; врем одного обращени к
ОБр контролируемому блоку посто нной пам ти на его максимальной рабочей частоте. По командам ЦВМ с третьего и четвертого выходов дешифратора 4, поступающим на входы блок.а 6 хранени информации и блока 9 коммутации выходов, числова информаци -с п выходов блока 10 регистров числа, последовательно с выхода каждого регистра, через блок 9 коммутации выходов и блок 6 хранени информации поступает в пам ть ЦВМ дл ее дальнейшей программной обработки. Один цикл контрол заканчиваетс . На следующем цикле контрол код начального адреса обращени к контролируемому блоку посто нной пам ти программно увеличиваетс на п, и цикл контрол повтор етс . Число циклов контрол , необходимое дл контрол блока посто нной пам ти , равно
JL
п
где m - необходимое число циклов контрол ;
емкость (число слов) контроN лируемого блокапосто нной пам ти;
число обращений в цикле контрол .
Claims (2)
- Таким образом, увеличиваетс быстродействие устройст.ва в п раз (где п - число обращений к контролируемо лу блоку посто нной пам ти в цикле контрол ), повышаетс достоверность контрол за счет обеспечени возможност проверки блоков посто нной пам ти п всем видам контролирующих тестов и обеспечиваетс возможность соединен устройства с малой ЦВМ, что позвол ет автоматизировать контроль блоков посто нной пам ти и в два раза снизить врем контрол . Формула изобретени Устройство дл контрол блоков посто нной пам ти, содержащее блок управлени , первый вход которого сое динен с выходом блока задани программы , счетчик адреса, первый вход которого соединен с выходом блока -управлени , дешифратор, первый выход которого соединен со вторым входом блока1 управлени , второй выход дешифратора соединен со вторым входом йчетчика адреса, блоки записи и хранени информации, причем первый вход блока хранени информации соединен с третьим выходом дешифратора, и счетчик , вход которого соединен с выходом блока управлени , первый выход счетчика соединен с третьим входом блока управлени , в.торой и третий выходы - со входом блока записи информации , отличающеес тем, что, с целью увечичени 6HcTiioдействи устройства и повышени достоверности контрол , в него введены блок коммутации входов, вход которого соединен с выходом блока записи информации, блок /коммутации выходов, один из входов которого соединен с четвертым выходом дешифратора, а выход соединен с.о вторым входом блока хранени информации, и блок регист ров числа, входы которого соединены с выходами блока коммутации входов, а выходы блока регистров числа соединены с другими входс1ми блока коммутации выходов. Источники информации, прин тые , во внимание при экспертизе ч 1.Авторское свидетельство СССР № 510753, кл. G 11 С 29/00, 1976.
- 2.Авторское свидетельство СССР № 615546, кл. G 11 С 29/00, 1978 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792781254A SU824318A1 (ru) | 1979-06-14 | 1979-06-14 | Устройство дл контрол блоковпОСТО ННОй пАМ Ти |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792781254A SU824318A1 (ru) | 1979-06-14 | 1979-06-14 | Устройство дл контрол блоковпОСТО ННОй пАМ Ти |
Publications (1)
Publication Number | Publication Date |
---|---|
SU824318A1 true SU824318A1 (ru) | 1981-04-23 |
Family
ID=20834256
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792781254A SU824318A1 (ru) | 1979-06-14 | 1979-06-14 | Устройство дл контрол блоковпОСТО ННОй пАМ Ти |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU824318A1 (ru) |
-
1979
- 1979-06-14 SU SU792781254A patent/SU824318A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3922643A (en) | Memory and memory addressing system | |
SU824318A1 (ru) | Устройство дл контрол блоковпОСТО ННОй пАМ Ти | |
US5097428A (en) | Data occurrence frequency analyzer | |
SU613406A1 (ru) | Устройство дл контрол блоков посто нной пам ти | |
SU613402A1 (ru) | Запоминающее устройство | |
JPH0743647B2 (ja) | データ処理装置における命令ループ捕捉機構 | |
SU1488802A1 (ru) | Устройство для ассоциативной загрузки вектора данных переменного формата | |
SU530311A1 (ru) | Многоканальный измеритель временных интервалов | |
SU1092494A2 (ru) | Устройство дл сортировки чисел | |
SU1161944A1 (ru) | Устройство дл модификации адреса зон пам ти при отладке программ | |
SU650081A1 (ru) | Адаптивное устройство дл обработки информации | |
SU620968A1 (ru) | Инкрементный канал | |
RU1833895C (ru) | Устройство дл статистической обработки данных от объекта и управлени им | |
SU955031A1 (ru) | Устройство дл определени максимального числа | |
SU1161947A1 (ru) | Устройство дл ввода информации | |
SU1495778A1 (ru) | Многоканальное устройство дл ввода аналоговой информации | |
SU767766A1 (ru) | Устройство дл определени четности информации | |
SU1689951A1 (ru) | Устройство дл обслуживани запросов | |
SU1642466A1 (ru) | Устройство управлени логическим выводом | |
SU501490A1 (ru) | Анализатор пакетов ошибок | |
SU792291A1 (ru) | Устройство дл контрол регистра сдвига | |
SU1149241A1 (ru) | Устройство дл ввода информации от датчиков | |
SU1536391A1 (ru) | Устройство дл ввода информации | |
SU1697086A1 (ru) | Устройство дл вычислени быстрого преобразовани Фурье | |
SU868763A1 (ru) | Устройство дл контрол логических блоков |