SU824305A1 - Запоминающее устройство - Google Patents
Запоминающее устройство Download PDFInfo
- Publication number
- SU824305A1 SU824305A1 SU792785862A SU2785862A SU824305A1 SU 824305 A1 SU824305 A1 SU 824305A1 SU 792785862 A SU792785862 A SU 792785862A SU 2785862 A SU2785862 A SU 2785862A SU 824305 A1 SU824305 A1 SU 824305A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- control unit
- memory block
- address
- Prior art date
Links
Landscapes
- Processing Or Creating Images (AREA)
Description
Изобретение относитс к вьршслительной технике и Mowet быть использовано в устройствах отображени информации. Известны за поминающие устройства информации в телевизионных устройствах отображени , соцержашие блоки пам ти, в которых записываютс коаы отображаемых знаков ц. Нецостаток известного устройства заключаетс в том,, что информационна , емг кость равна максимальному количеству знакомест на экране электронно-лучевой трубки (ЭЛТ) и в ней нар ау с кодами аарессов символов И1 графической информа ции хран тс коды, соответствующие пробелам на экране. Количество пр.обелов достигает 50% и более ОТ общего количества энакомест. Таким образом, гфоисхооит нерациЪнальгное использование информационной емкоети . Наиболее близким к изобретению вл етс запоминающее устройство, содержащее блок управлени записью, вход которого подключен к входной шине и Первому входу первого блока пам ти, первый выход соединен через формирователь со вторым входом .первого блока памети, второй выход подключен к первому входу первого счетчика адреса, вьрсод котор го соединен с адресным входом первого блока пам ти, блок управлени считыванием вход которого подключен к ,шине синхронизации , первый выход - к первому входу регистра, выход которого соединен с выходкий шиной 2, Однако устройство имеет низкую надежность вследствие использовани большого количества оборудовани дл хране-: ни кодов символов, так как каждому знакоместу экрана соответствует полнбразр дна чейка пам ти. Цель изобретени - повышение нвдеж ности устрс йства за счет сокращени аппаратурных затрат на блоки пам ти. Поставленна цель достигаетс тем, что в устройство дл хранени информации введены второй блок пам ти, второй
счетчик адреса, формирователь коца пробела , причем первый вхоа второго счетчика адреса соеоинен с.третьим выходом блока управлени записью, второй вхоцсо вторым выходом блока управлени .считыванием, вьскод - с одним входом второго блока пам ти, другой вход кото-рого соединен с четвертым выходом блока управлени записью, а. выход - со вторым входом первого счетчика адреса и первым входом формировател кода пробела, второй вход которого подключен к выходу первого блока пам ти, а выхооко второму входу регистра.
На чертеже изображена блок-схема
предлагаемого устройства.
Устройство содержит первый блок 1, пам ти, второй блок 2 пам ти, входную шину 3, блок 4 управлени записью, формирователь 5, первый счетчик 6 адраса , втррой счетчик 7 адреса, регистр 8, блока управлени считьтани , шину 10 синхронизации, формирователь 11 прбелов , выходную шину 12.
Устройство работает следующим образом .
Информаци на экране ЭЛТ устройства отображени представл ет собой символы и гра |ическую информацию, расположеннью в. знакоместах, коды которых хран тс в первом блоке 1 пам ти в последовательности вывода их на экран ЭЛТ.
Расположением кодов, соответствующим символам и знакам, отображаемым на экране ЭЛТ, управл ет одноразр дный второй блок 2 пам ти в котором хран тс коды наличи информации соответствующие , например единичному сигналу, и сигналы отсутстви информации - нулевому сигналу. Информационна емкость адресной пам ти равна количеству знакомест на экране ЭЛТ.
Массив информации поступает по входной шине 3 на вход блока 4 управлени записью, в котором определ етс наличие или отсутствие пробелов.
Одновременно этот же массив посту пает на вход первого блока 1 пам ти.
Блок 4 управлени записью выдает
сигнал в формирователь 5 при поступлени по входной шине 3 кодов символов или графической информации. При этом с формировотел 5 поступает сигнал разрешающий запись этой информации в первый блок 1 пам ти. В этот же момент в первый счетчик 6 адреса и второй счетчик адреса с блока 4 управлени записью поступают сигналы, которые измен ют
состо ние счетчиков 6 и 7, сигналами с выходов которых подготавливаютс к записи слецуюшие чейки первого и,,второго блоков I и 2 пам ти соответственно .
При поступлении по входной шине 3 кода пробела блок 4 управлени записью выдает сигнал изменени адреса только во второй счетчик 7 адреса и в выбранную кодом, поступающим с выхода счетчика 7 адреса, чейку второго блока .2 пам ти, с блока 4 управлени записью заноситс нулевой сигнал. Состо ние первого счетчика 6 адреса не измен етс и в первый блок ,1 пам ти код пробела не заноситс .
В результате записи массива информации в первый блок 1 пам ти в последовательности их вывода на экран ЭЛТ записьюаютс коды символов и знаков без кодов пробелов между ними.
Формирование изображени на экране ЭЛТ производитс знаковыми строками. Знакова строка формируетс в регистре 8 следующим образом.
Блок 9 управлени считьшанием из сигналов, поступающих по шине 10 синхронизации , формирует пачку импульсов, которые поступают на второй счетчик 7 адреса. Количество импульсов в пачке, равно количеству знакомест в одной трке . Считываемые из второго блока 2 памти единичные и нулевые сигналы поступают на первый .счетчик 6 адреса и в формирователь 11 кода пробела.
Единичные .сигналы измен ют cocTosrние первого счётчика 6 адреса и блокируют пробелов из формировател 11 кода пробела. С выхода первого блока 1 пам ти коды символов и графической информации поступают в регистр 8 через формирователь 11 кода пробела.
Нулевые сигналы с выхода второго блока 2 пам ти не,измен ют состо ни первого счетчика б адреса. При этом на вход регистра 8 выдаетс код пробела .
Управление записью кодов символов графической информации и пробелов в регистр 8 производитс от блока 9 упралени считьшанием.
Информаци из регистра выводитс дл формировани сигналов подсвета ЭЛТ по шине 12 вывода.
Предлагаемое устройство отличаетс от других устройств, Ьлагоппр значительной меньшей требуемой ииформмциоиной емкости пам ти н, споцоиг)тельпо. сокращению аппаратлэных затрат на построение пам ти, повьш;ению ее нааежности и уменьшению стоимости. Формула и-зобретени Запоминающее устройство, содержащее блок управлени записью, вход которого подключен к входной шине и первому входу первого блока пам ти, первый выход соединен через формирователь со вторым входом первого блока пам ти, второй выход подключен к первому входу первого счетчика асфеса, выход которого соеганен с адресным входом первого блока пам ти, блок управлени считыванием, вход.которо го подключен к шине синхронизации, первЪ|й выход - к первому вхоцурегистра, выход которого соединен с выходной шиной , отличающеес тем, что, с целью повышени надежности устройст ва, оно содержит второй блок пам ти. 62 56 второй счетчик адреса, формирователь кода пробела, причем первый вход второго счетчика адреса соеоинен с третьим выходом блока управлени записью, второй вход - со вторым выходом блока управлени считьтанием, выхоц - ,с оаним входом второго блока пам ти, другой вход которого соединен с четвертым Bbfходом блока управлени записью, а выхоцсо вторым входом первого счетчика адреса и первым ; входом формировател кода пробела, второй вход которого подключен к выходу первого блока пам ти, а выход - ко второму входу регистра. Источники информации, прин тые во внимание при экспертизе 1., Авторское свидетельство СССР N 452022, кл. К Об К 15/ОО, 1974. 2. Станци индикации данных СиВ100О , Техническое описание и руковопство по эксплуатации. /Северо-Донецк, изд. НИИУВМ, 1973 (прототип).
Claims (2)
- Формула изобретенияЗапоминающее устройство, содержащее блок управления записью, вход которого подключен к входной шине и первому входу первого блока памяти, первый выход соединен через формирователь со вторым входом первого блока памяти, второй выход подключен к первому входу первого счетчика адреса, выход которого соединен с адресным входом первого блока памяти, блок управления считыванием, вход.которого подключен к шине синхронизации, первый выход - к первому входу регистра, выход которого соединен с выходной шиной, отличающееся тем, что, с целью повышения надежности устройств ва, оно содержит второй блок памяти, второй счртчик адреса, формирователь кода пробела, причем первый вход второго счетчика адреса соединен с третьим выходом блока управления записью, вто5 рой вход - со вторым выхрцом блока управления считыванием, выход - ,с одним входом второго блока памяти, другой вход которого соединен с четвертым выходом блока управления записью, а выход 10 со вторым входом первого счетчика адреса й первым · входом формирователя кода пробела, второй вход которого подключен к выходу первого блока памяти, а выход - ко второму входу регистра.5 Источники информации, принятые во внимание при экспертизе1., Авторское свидетельство СССР N1 452022, кл. G 06 К 15/00, 1974.
- 2. Станция индикации данных С иВ20 1000. Техническое описание и руковод- ство по эксплуатации. ^/Северо-Донецк, изд. НИИУВМ, 1973 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792785862A SU824305A1 (ru) | 1979-06-27 | 1979-06-27 | Запоминающее устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792785862A SU824305A1 (ru) | 1979-06-27 | 1979-06-27 | Запоминающее устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU824305A1 true SU824305A1 (ru) | 1981-04-23 |
Family
ID=20836173
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792785862A SU824305A1 (ru) | 1979-06-27 | 1979-06-27 | Запоминающее устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU824305A1 (ru) |
-
1979
- 1979-06-27 SU SU792785862A patent/SU824305A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4308532A (en) | Raster display apparatus | |
CA2058250C (en) | Method and apparatus for arranging access of vram to provide accelerated writing of vertical lines to an output display | |
JPS61102689A (ja) | 表示装置 | |
GB1311891A (en) | Video data diesplay system | |
SU824305A1 (ru) | Запоминающее устройство | |
EP0194404A2 (en) | Dual purpose screen/memory refresh counter | |
JPH0229691A (ja) | 液晶表示装置 | |
EP0196733A3 (en) | Method for displaying picture image data | |
US5012232A (en) | Bit mapped memory plane with character attributes for video display | |
GB1008389A (en) | Information storage system | |
SU1012330A1 (ru) | Устройство дл отображени информации на матричном индикаторном табло | |
JPH071425B2 (ja) | ラスタ走査表示システム | |
SU849195A1 (ru) | Устройство дл преобразовани информацииВ ВидЕОСигНАл | |
JPS5937821Y2 (ja) | リフレツシユ型crt表示装置 | |
JPH0223872B2 (ru) | ||
JPS632117B2 (ru) | ||
SU1015423A1 (ru) | Устройство дл отображени информации на экране электронно-лучевой трубки | |
SU739587A1 (ru) | Устройство дл отображени информации на экране электроннолучевой трубки | |
SU1424796A1 (ru) | Устройство дл психологических исследований | |
SU612264A2 (ru) | Устройство дл отображени информации | |
JPS6352179A (ja) | デイスプレイ用ramの配置方法 | |
SU1439671A1 (ru) | Устройство дл отображени информации на экране телевизионного индикатора | |
SU748504A1 (ru) | Запоминающее устройство | |
SU748459A1 (ru) | Устройство дл отображени информации | |
SU851491A1 (ru) | Запоминающее устройство |