SU824119A1 - Селекторный преобразователь врем - АМплиТудА - Google Patents

Селекторный преобразователь врем - АМплиТудА Download PDF

Info

Publication number
SU824119A1
SU824119A1 SU792795278A SU2795278A SU824119A1 SU 824119 A1 SU824119 A1 SU 824119A1 SU 792795278 A SU792795278 A SU 792795278A SU 2795278 A SU2795278 A SU 2795278A SU 824119 A1 SU824119 A1 SU 824119A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
analog
inputs
outputs
Prior art date
Application number
SU792795278A
Other languages
English (en)
Inventor
Валерий Алексеевич Гулякин
Всеволод Вавильевич Данилевич
Евгений Владимирович Новиков
Александр Федорович Чернявский
Original Assignee
Белорусский Ордена Трудовогокрасного Знамени Государственный Универси-Tet Им. B.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Белорусский Ордена Трудовогокрасного Знамени Государственный Универси-Tet Им. B.И.Ленина filed Critical Белорусский Ордена Трудовогокрасного Знамени Государственный Универси-Tet Им. B.И.Ленина
Priority to SU792795278A priority Critical patent/SU824119A1/ru
Application granted granted Critical
Publication of SU824119A1 publication Critical patent/SU824119A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

I
Изобретение относитс  к врем -измерительной технике и может быть использовано в качестве входного устройства многоканальных анализаторов распределений временных интервалов в  дерной экспериментальной физике и измерительной технике.
Известны преобразователи врем -амплитуда со стробированием, позвол ющие работать в селекторном режиме с регистрацией нескольких временных интервалов в рабочем диапазоне измерений 1.
Однако указанные преобразователи имеют значительное «мертвое врем  в стопканале регистрации.
Наиболее близким по технической сущности и достигаемому результату к предлагаемому  вл етс  врем -амплитудный преобразователь , содержащий входную клемму «старт, линию задержки, генератор линейно нарастающего -напр жени , входной дискриминатор стоп-канала, линейные ворота, блок управлени , три аналоговых запоминающих устройства, распределитель импульсов и мультиплексор 2.
Известное устройство также характеризуетс  большим «мертвым временем по стоп-каналу, величина которого определ етс  в основном параметрами линейных ворот . Так как линейные ворота имеют ограниченную скорость восстановлени  исходного состо ни  после предыдущего стробировани , то дл  получени  приемлемой точности период следовани  стробирующих импульсов в пачке должен быть достаточно велик и не может быть снижен без существенного ухудшени  точности работы устройства .
Цель изобретени  -г повышение быстродействи  устройства (путем снижени  «мертвого времени устройства по стоп-каналу с сохранением точности измерений).

Claims (2)

  1. Поставленна  цель достигаетс  тем, что в устройство, содержащее клемму «старт, соединенную через линию задержки с генератором линейно нарастающего напр жени , входную клемму «стоп, соединенную со входом дискриминатора, линейный блок стробировани , первый вход которого подключен к выходу упом нутого генератора, три аналоговых запоминающих устройства, входы которых через распределитель импульсов соединены с выходом линейного блока стробировани , мультиплексор и блок управлени , вход которого соединен с выходом дискриминатора , а выходы блока управлени  соединены с входами распределител  импульсов и мультиплексора, введены дополнительный распределитель импульсов, три дополнительные линии задержки, элемент ИЛИ, три аналоговых сумматора и источник комггенсирующих напр жений, причем первый вход дополнительного распределител  импульсов соединен с выходом дискриминатора, второй его вход подключен к выходу блока управлени , а его выходы через три дополнительные линии задержки и элемент ИЛИ подсоединены ко второму входу линейного блока стробировани , при этом выходы аналоговых запоминающих устройств подключены ко входам соответствующих аналоговых сумматоров, вторые входы каждого из которых соединены с соответствующими выходами источника компенсирующих напр жений , а выходы аналоговых сумматоров соединены со входамл мультиплексора. На чертеже представлена структурна  схема предлагаемого устройства. Предлагаемый селекторный преобразователь врем -амплитуда содержит входные клеммы 1 и 2, элемент ИЛИ 3, генератор 4 линейно нарастающего напр жени , линейный блок 5 стробировани , дискриминатор 6, распределители 7 и 8 импульсов, линии 9, 10, 11 и 12 задержки, аналоговые запоминающие устройства 13, 14 и 15, аналоговые сумматоры 16, 17 и 18, источник 19 компенсирующих напр жений, мультиплексор 20, блок 21 управлени , выходную клемму 22. Устройство работает следующим образом. Старт-импульс через линию задержки 12, компенсирующую временной сдвиг между каналами, запускает генератор 4 линейно нарастающего напр жени . Стоп-импульсы формируютс  дискриминатором 6 и поступают на распределитель 7 импульсов и блок 21 управлени , которые обеспечивают прохождение первого, второго и третьего импульсов через линии 9, 10 и 11 задержки соответственно. С выходов линий 9, 10 и 11 задержки импульсы через элемент ИЛИ 3 поступают на стробирующий вход блока 5, основной вход которого соединен с выходом генератора 4 линейно нарастающего напр жени . В результате на выходе блока 5 формируютс  импульсы, амплитуда которых пропорциональна измер емым временным интервалам. С помощью распределител  8 импульсов полученные импульсы в соответствии с их номером распредел ютс  на входы аналоговых запоминающих устройств 13, 14 и 15 и фиксируютс  в них, сигналы с выходов которых на аналоговых сумматорах 16, 17 и 18 суммируютс  с заданными источником 19 напр жений соответствующими компенсирующими напр жени ми, что обеспечивает устранение систематических погрещностей измерений, обусловленных лини ми 9, 10 и 11 задержки, и через мультиплексор 20 последовательно передаютс  на выходную клемму 22 устройства. Длина дополнительных линий 9, 10 и 11 задержки выбираетс  таким образом, что каждый последующий строб-импульс поступает на блок 5 лищь после завершени  переходного процесса от предыдущего. В отличие от известных устройств аналогичного типа и назначени  предлагаемый селекторный преобразователь врем -амплитуда обеспечивает резкое сокращение «мертвого времени устройства по стоп-каналу с сохранением точности измерений, так как введение линий 9, 10, 11 задержки позволило сн ть ограничени , налагаемые на скорость поступлени  стоп-импульсов блока 5. «Мертвое врем  регистрации по стоп-каналу разработанного устройства определ етс  в основном «мертвым временем дискриминатора 6, которое более чем на пор док ниже «мертвого времени блока 5, и дл  современной элементной базы достигает 10 - 20 НС. В разработанном устройстве практически устранена погрешность измерений из-за конечной скорости восстановлени  исходного состо ни  блока 5, что позвол ет полностью реализовать точностные характеристики используемого метода преобразовани  в случае больших входных нагрузок. Формула изобретени  Селекторный преобразователь врем амплитуда , содержащий входную клемму «старт, соединенную через линию задержки с генератором линейно нарастающего напр жени , входную клемму «стоп, соединенную со входом дискриминатора, линейный блок стробировани , первый вход которого подключен к выходу упом нутого генератора, три аналоговых запоминающих устройства, входы которых через распределитель импульсов соединены с выходом линейного блока стробировани , лгультиплексор и блок управлени , вход которого соединен с выходом дискриминатора, а выходы блока управлени  соединены с входами распределител  импульсов и мультиплексора, отличающийс  тем, что, с целью повышени  быстродействи  устройства, в него введены дополнительный распределитель импульсов, три дополнительные линии задержки, элемент ИЛИ, три аналоговых сумматора и источник компенсирующих напр жений, причем первый вход дополнительного распределител  импульсов соединен с выходом дискриминатора, второй его вход подключен к выходу блока управлени , а выходы через соответствующие три дополнительные линии задержки и элемент ИЛИ соединены со вторым входом линейного блока стробировани , при этом первые входы аналоговых сумматоров подключены к выходам соответствующих аналоговых запоминающих устройств, вторые входы аналоговых сумматоров подсоединены к соответствующим выходам источника компенсирующих напр жений, а выходы аналоговых сумматоров подключены ко входам мультиплексора.
    Источники информации, прин тые во внимание при экспертизе 1 Clatz J. Nuclear Instruments and Methods . 1970, V. 79, p. 277 - 282.
  2. 2. Kowalski E. Nuclear Instruments and Methods. 1967, v. 50, p. 357.
    /-«f
    ZZ
    IQ
    /7
    7 ч
    18
    /5
SU792795278A 1979-07-09 1979-07-09 Селекторный преобразователь врем - АМплиТудА SU824119A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792795278A SU824119A1 (ru) 1979-07-09 1979-07-09 Селекторный преобразователь врем - АМплиТудА

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792795278A SU824119A1 (ru) 1979-07-09 1979-07-09 Селекторный преобразователь врем - АМплиТудА

Publications (1)

Publication Number Publication Date
SU824119A1 true SU824119A1 (ru) 1981-04-23

Family

ID=20840209

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792795278A SU824119A1 (ru) 1979-07-09 1979-07-09 Селекторный преобразователь врем - АМплиТудА

Country Status (1)

Country Link
SU (1) SU824119A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005066851A1 (en) * 2004-01-12 2005-07-21 Harry James Whitlow Integrated circuit for radiation detectors

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005066851A1 (en) * 2004-01-12 2005-07-21 Harry James Whitlow Integrated circuit for radiation detectors

Similar Documents

Publication Publication Date Title
US3646586A (en) Analogue-to-digital converter system
US3427475A (en) High speed commutating system for low level analog signals
EP0212766B1 (en) High speed data acquisition utilizing multiplex charge transfer devices
SU824119A1 (ru) Селекторный преобразователь врем - АМплиТудА
SU1057891A2 (ru) Устройство дл измерени мощности потерь при коммутации тиристора
SU1478330A1 (ru) Аналого-цифровой преобразователь
SU915255A1 (ru) Устройство для преобразования аналоговой информации1
SU919080A1 (ru) Цифровой кодирующий преобразователь частоты следовани импульсов
SU1201780A1 (ru) Радиоимпульсный фазометр
JPS6444881A (en) Method and apparatus for analyzing peak value of wave
SU877562A1 (ru) Устройство дл измерени функции интенсивности
SU901949A1 (ru) Устройство дл контрол длительности импульсов
JPS6251317A (ja) A/d変換装置
SU1001078A1 (ru) Преобразователь числоимпульсного кода в двоичный
SU830644A1 (ru) Автокомпенсационный стробоскопическийпРЕОбРАзОВАТЕль
SU147112A1 (ru) Способ многоканального преобразовани напр жени в код
SU1633439A1 (ru) Информационно-измерительна система
SU1594690A2 (ru) След щий аналого-цифровой преобразователь
SU771869A1 (ru) Аналого-цифровой преобразователь
JPH0829500A (ja) 半導体試験装置
SU1571625A1 (ru) Линейный экстропол тор
SU401933A1 (ru) Способ измерения асимметрии импульсов управления вентильного преобразователя
SU1238271A1 (ru) Способ измерени параметров импульсной характеристики телевизионного канала
SU951146A1 (ru) Многоканальна система регистрации аналоговых процессов
JPS5812423A (ja) 多入力デジタル・アナログ変換方式