SU822320A1 - Pulse generator - Google Patents

Pulse generator Download PDF

Info

Publication number
SU822320A1
SU822320A1 SU792737391A SU2737391A SU822320A1 SU 822320 A1 SU822320 A1 SU 822320A1 SU 792737391 A SU792737391 A SU 792737391A SU 2737391 A SU2737391 A SU 2737391A SU 822320 A1 SU822320 A1 SU 822320A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
output
pulses
generator
input
Prior art date
Application number
SU792737391A
Other languages
Russian (ru)
Inventor
Владислав Григорьевич Демидов
Виталий Николаевич Масалков
Original Assignee
Ордена Октябрьской Революции И Орденатрудового Красного Знаменипредприятие П/Я B-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Октябрьской Революции И Орденатрудового Красного Знаменипредприятие П/Я B-2969 filed Critical Ордена Октябрьской Революции И Орденатрудового Красного Знаменипредприятие П/Я B-2969
Priority to SU792737391A priority Critical patent/SU822320A1/en
Application granted granted Critical
Publication of SU822320A1 publication Critical patent/SU822320A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относится к импульсной технике и может быть использовано для формирования импульсных сигналов, модулированных по частоте следования.The invention relates to a pulse technique and can be used to generate pulse signals modulated by the repetition rate.

Известен генератор импульсов изменяющейся длительности, содержащий два счетчика, вход одного из которых соединен с выходом задающего генератора, а выходы счетчике® подключены к блоку сравнения [1J.A known pulse generator of varying duration, containing two counters, the input of one of which is connected to the output of the master oscillator, and the outputs of the counter® are connected to the comparison unit [1J.

Недостаток заключается в том, что известный генератор не обеспечивает регулировку временного интервала между импульсами. 15The disadvantage is that the known generator does not provide adjustment of the time interval between pulses. fifteen

Наиболее близким по техническому решению к данному изобретению является генератор импульсов, содержащий два счетчика, выходы которых со- 20 единены с блоком поразрядного сравнения, а к входам счетчиков подключены импульсные генераторы [2 ].The closest technical solution to this invention is a pulse generator containing two counters, the outputs of which are connected to a bitwise comparison unit, and pulse generators are connected to the inputs of the counters [2].

Известный генератор имеет ограниченные функциональные возможности. ' 25The known generator has limited functionality. '25

Это выражается в том, что известный генератор не обеспечивает изменение временного интервала между импульсами выходной последовательности, что счжает функциональные возможности. 30This is expressed in the fact that the known generator does not provide a change in the time interval between the pulses of the output sequence, which reduces the functionality. thirty

Целью изобретения является расширение функциональных возможностей ' путем регулирования временного интервала между импульсами выходной импульсной последовательности.The aim of the invention is to expand the functionality by adjusting the time interval between pulses of the output pulse sequence.

Поставленная цель достигается тем, что в генератор импульсов, содержащий два счетчика, выходы которых подключены к блоку поразрядного сравнения, и тактовый генератор, введены инвертор . и два элемента И, выходы, которых соединены с входами счетчиков, первые входы соедине.ны с выходом тактовогогенератора, ’второй вход одного элемента И непосредственно, а другого элемента И через инвертор подключены к выходу блока поразрядного сравнения, при этом вход установки нуля первого счетчика соединен с входом второго счетчика.This goal is achieved by the fact that the inverter is introduced into the pulse generator containing two counters, the outputs of which are connected to the bitwise comparison unit, and the clock generator. and two AND elements, the outputs that are connected to the inputs of the counters, the first inputs are connected to the output of the clock generator, the second input of one AND element directly, and the other AND element through the inverter are connected to the output of the bitwise comparison unit, while the zero setting input of the first counter connected to the input of the second counter.

На фиг.1 приведена блок-схема генератора; на фиг.2 - диаграммы, поясняющие его работу.Figure 1 shows a block diagram of a generator; figure 2 - diagrams explaining his work.

Генератор импульсов содержит тактовый генератор 1, подключенный к ’входам элементов И 2 и 3, выход элемента 2 соединен с входом суммирующего счетчика 4, а выход элемента 3 соединен с входом вычитающего счетчика ,5. Выходы счетчиков 4,5 соединены с , через входами блока 6 поразрядного сравнения. Выход блока 6 непосредственно соединей с входом элемента 3 инвертор 7 соединен с входом элементаThe pulse generator contains a clock 1 connected to the inputs of the elements And 2 and 3, the output of the element 2 is connected to the input of the totalizing counter 4, and the output of the element 3 is connected to the input of the subtracting counter, 5. The outputs of the counters 4,5 are connected to, through the inputs of the block 6 bitwise comparison. The output of block 6 is directly connected to the input of the element 3; the inverter 7 is connected to the input of the element

2. Выходом генератора является шина 8 Работает генератор следующим образом.2. The output of the generator is bus 8. The generator operates as follows.

Перед включением тактового генератора 1 счетчик 4 устанавливают в ноль, а во все разряды вычитающего счетчика 5 записывают единицы.Before turning on the clock generator 1, the counter 4 is set to zero, and units are written to all the bits of the subtracting counter 5.

При включении генератора 1 тактовые импульсы фиг.2а через элемент И 2 поступают на вход счетчика 4. После прохождения (2м-1) импульсов все ^разряды счетчика 4 устанавливаются в единицу, где и - число разрядов счетчиков. При этом на выходе блока б устанавливается уровень логической единицы, которым открывается элемент И 3, а элемент И 2 закрывается, так как на его вход сигнал с выхода блока 6 поступает через инвертор 7.When the generator 1 is turned on, the clock pulses of FIG. 2a pass through the And 2 element to the input of the counter 4. After passing (2 m -1) pulses, all ^ bits of the counter 4 are set to unity, where and is the number of bits of the counters. At the same time, at the output of block b, the level of the logical unit is established, which opens the And 3 element, and the And 2 element closes, since the signal from the output of block 6 enters its input through the inverter 7.

Задним фронтом первого импульса, прошедшего через элемент И 3, счетчик 4 обнуляется, а число, записанное в счетчик 5, уменьшается на единицу. Вследствие этого на выходе блока 6 вновь устанавливается уровень логического нуля, а с шины 8 снимают импульс длительностью То (фиг.26), где То - период импульсов тактового генератора 1. Генератор устанавливается в первоначальное состояние, когда элемент И 2 открыт, а элемент И 3 закрыт, при этом в счетчике 5 записадНо число на единицу меньше, чем до формирования первого выходного импульса.The trailing edge of the first pulse passing through the And 3 element, the counter 4 is reset, and the number recorded in the counter 5 is reduced by one. As a result, at the output of block 6, a logic zero level is set again, and a pulse of duration T o is taken from bus 8 (FIG. 26), where T o is the pulse period of clock 1. The generator is set to its original state when AND 2 is open, and element And 3 is closed, while in the counter 5 is written, But the number is one less than before the formation of the first output pulse.

После прохождения через элемент И 2 (2h-2) импульсов числа, записанные в счетчиках 4,5, станут равными, в результате чего на выходе блока 6 вновь установится уровень логической единицы и формируется второй импульс, отстоящий от предыдущего на интервал (2и-2) То . Далее процессы повторяются аналогичным образом. При этом интервал междуAfter passing through the element And 2 (2 h -2) pulses, the numbers recorded in the counters 4,5 will become equal, as a result of which at the output of block 6 the level of the logical unit is set again and a second pulse is formed, spaced from the previous one by the interval (2 and -2) T about . Further, the processes are repeated in a similar way. In this case, the interval between

Claims (2)

(54) TEHEjjPATOP ИМПУЛЬСОВ входами блока 6 поразр дного сравнени . Выход блока б непосредственно соедине с входом элемента 3, через инвертор 7 соединен с входом элемент 2, Выходом генератора  вл етс  шина Работает генератор следующим образом . Перед включением тактового генера тора 1 счетчик 4 устанавливают в ноль, а во все разр ды вычитающего счетчика 5 записывают единицы. При включении генератора 1 тактовые импульсы фиг.2а через элемент И 2 поступают на вход счетч-ика 4. По ле прохождени  () импульсов все разр ды счетчика 4 устанавливаютс  в единицу, где и - число разр дов счетчиков. При этом на выходе блока б устанавливаетс  уровень логической единицы, которым открываетс  элемент И 3, а элемент И 2 закрываетс , так как на его вход сигнал с выхода бло ка 6 поступает через инвертор 7. Задним фронтом первого импульса, прошедшего через элемент И 3, счетчи 4 обнул етс , а чиГсло, записанное в счетчик 5, уменьшаетс  на единицу. Вследствие этого на выходе блока б вновь устанавливаетс  уровень логического нул , а с шины 8 снимают импульс длительностью Т (фиг.2б, где TQ - период импульсов тактового генератора 1. Генератор устанавлива етс  в первоначальное состо ние, ког да элемент И 2 открыт, а элемент И закрыт, при этом в счетчике 5 записа Ио число на единицу меньше, чем до формировани  первого выходного импульса . После прохождени  через элемент И 2 () импульсов числа, записанные в счетчиках 4,5, станут равными , в результате чего на выходе блока 6 вновь установитс  уровень логической единицы и формируетс  второй импульс, отсто щий от предыдущего на интервал () Т, . Далее процессы повтор ютс  аналогичным образом. При этом интервал между следующими импульсами будет на Т меньше предыдущего интервала (фиг.26). После прохождени  на вход счетчика 5 2 импульсов он вновь установитс  в положение, когда во всех разр дах записаны единицы, и начинаетс  новый цикл формировани  модулированных по частоте следовани  импульсов. Так как генератор обеспечивает формирование импульсов, модулированных по частоте следовани , его можно использовать дл  формировани  частотно-модулированных сигналов, необхдимых при контроле амплитудно-частотных характеристик систем автоматического регулировани . Формула изобретени  Генератор импульсов, содержащий два счетчика, выходы которых подключены к блоку поразр дного сравнени , и тактовый генератор, от.личающ и и с   тем,- что, с целью расширени  функциональных возможностей путем регулировани  временного интервала между импульсами выходной импульсной последовательности, в него введены инвертор и два элемента И, выходы которых соединены с входами счетчиков , первые входы соединены с выходом тактового генератора, второй вход одного элемента И непосредственно, а другого элемента И через инвертор подключены к выходу блока поразр дного сравнени , при этом вход установки нул  первого счетчика соединен с входом второго счетчика. Источники информации, прин тые во внимание при экспертизе . . 1.Авторское свидетельство СССР № 420097, кл. Н 03 К 1/18, 20.03.72. (54) TEHEjjPATOP PULSES by the inputs of block 6 of one bit comparison. The output of the block b is directly connected to the input of the element 3, through the inverter 7 the element 2 is connected to the input. The generator output is a bus. The generator works as follows. Before switching on the clock generator 1, the counter 4 is set to zero, and units are written to all bits of the subtracting counter 5. When the generator 1 is turned on, the clock pulses of fig. 2a through the element 2 are fed to the input of the counter 4. After the passage () of the pulses, all bits of counter 4 are set to one, where and is the number of counter bits. At the same time, at the output of the block b, the level of the logical unit is set, which opens the element 3 and the element 2 closes, since at its input the signal from the output of the block 6 is fed through the inverter 7. counts 4 are zeroed out, and the number recorded in counter 5 decreases by one. As a consequence, the output of block b again sets the level of logical zero, and a pulse of duration T is removed from bus 8 (Fig. 2b, where TQ is the period of pulses of the clock generator 1. The generator is set to the initial state when And 2 is open and the element And is closed, while in the counter 5 of the entry Io the number is one less than before the formation of the first output pulse. After passing through the element And 2 () of the pulses, the numbers recorded in the counters 4.5 will be equal, resulting in the output of the block 6 will re-establish the level l A second pulse is formed, which is separated from the previous one by the interval () T ,. Then the processes are repeated in the same way. The interval between the next pulses will be T less than the previous interval (Fig. 26). After passing to the counter input 5 2 of the pulses, it will again be set to the position when units are recorded in all bits, and a new cycle of formation of pulse-frequency modulated pulses begins. Since the generator provides for the formation of pulses modulated on the basis of the following frequency, it can be used to form the frequency-modulated signals necessary for controlling the amplitude-frequency characteristics of the automatic control systems. The invention includes a pulse generator comprising two counters, the outputs of which are connected to a one-bit comparison unit, and a clock generator, which differs from the fact that, in order to extend the functionality by adjusting the time interval between pulses of the output pulse sequence, an inverter and two elements And are entered, the outputs of which are connected to the inputs of counters, the first inputs are connected to the output of the clock generator, the second input of one element And directly, and the other element And through ertor connected to the output bit-wise comparison unit, wherein the zero setting input of the first counter is connected to the input of the second counter. Sources of information taken into account in the examination. . 1. USSR author's certificate number 420097, cl. H 03 K 1/18, 03.20.72. 2. Авторское свидетельство СССР № 451177, кл. Н 03 К 4/02, 15.01.73.2. USSR author's certificate No. 451177, cl. H 03 K 4/02, 15.01.73. а ПППППППППППППППППППППППППППППППППППППППП п п п п п m ., and ppppppppppppppppppppppppppppppppppppppn pn pn pn m.,
SU792737391A 1979-03-19 1979-03-19 Pulse generator SU822320A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792737391A SU822320A1 (en) 1979-03-19 1979-03-19 Pulse generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792737391A SU822320A1 (en) 1979-03-19 1979-03-19 Pulse generator

Publications (1)

Publication Number Publication Date
SU822320A1 true SU822320A1 (en) 1981-04-15

Family

ID=20815522

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792737391A SU822320A1 (en) 1979-03-19 1979-03-19 Pulse generator

Country Status (1)

Country Link
SU (1) SU822320A1 (en)

Similar Documents

Publication Publication Date Title
US4800295A (en) Retriggerable monostable multivibrator
US4774479A (en) Phase locked loop circuit
SU822320A1 (en) Pulse generator
US4149258A (en) Digital filter system having filters synchronized by the same clock signal
SU1205258A1 (en) Device for generating pulse bursts
JPS57180377A (en) Controller for inverter
SU1663760A1 (en) Pulse generator
SU1119175A1 (en) Frequency divider
SU1401458A1 (en) Generator of random pulse train
SU1270880A1 (en) Square-wave generator
US3804992A (en) Digital time sampling phase comparator with noise rejection
SU855964A2 (en) Pulse shaper
SU819980A1 (en) Synchronizing device
RU1809420C (en) Clock and gate generator for control program unit
RU2169988C1 (en) Pulse train shaper
SU1575297A1 (en) Device for checking pulse sequence
SU563712A1 (en) Threshold frequency comparator
SU684725A1 (en) Controllable pulse generator
SU1674115A1 (en) Generator of random stream of pulses
JPS5854419A (en) Regulating system for clock stop pulse
SU886238A1 (en) Time interval-to-digital code converter
SU720767A1 (en) Clock system
JPH0129091B2 (en)
SU746880A1 (en) Pulse train generator
SU1711324A1 (en) Device for controlled delaying of pulses