(54) ПРИЕМНИК ТЕЛЕГРАФНОГО АППАРАТА С АВТОКОНТРОЛЕМ блока, а выход подключен к элементу И, второй вход которого соединен с задающим генератором, а выход - с входом делител , подключенного к приемно-наборному блоку, формирователь стартстопного цикла, два дифференцирующих элемента, дополнительный триггер и два элемента И, линию задержки и элемент ИЛИ, причем вход формировател стартстопного цикла подключен к выходу интегрирующего блска, а выход через первый дифференцирующий элемент соединен с одним из входов элемента И, а через второй дифференцирующий элемент - с одним из входов триггера, один из выходов которого соединен с другим входом упом нутого элемента И, выход которого подключен к входу элемента ИЛИ, другой вход которого соединен с выходом элемента И, один вход которого через линию задержки подключен к выходу триггера, а другой объединен с входом триггера и с одним из выходов приемно-наборного блока, введены третий триггер, второй элемент ИЛИ и индикатор , вход которого соединен с выходом второго элемента ИЛИ, первый вход которого соединен с выходом третьего триггера, соответствующий вход которого соединен с выходом первого элемента ИЛИ, а второй вход второго элемента ИЛИ соединен с входом формировател и с выходом интегратора . На чертеже представлена структурна электрическа схема предлагаемого приемника . Приемник содержит входной блок 1, интегрирующий блок 2, приемно-наборный блок 3, стартстопный триггер 4, элемент И 5, задающий генератор б, делитель 7, формирователь 8 стартстопного цикла, два дифференцирующих элемента 9 и 10, дополнительный триггер 11, два элемента И 12 и 13, линию 14 задержки, первый элемент ИЛИ 15, триггер 16, второй элемент ИЛИ 17 и индикатор 18. Приемник телеграфного аппарата с автоконтролем работает следующим образом. Принимаема кодова комбинаци после электрического преобразовани входным блоком 1 поступает на вход интегрирующего блока 2, с помощью которого из вход щих импульсов исключаютс дроблени . С поступлением с выхода интегрирующего блока 2 стартстопного перехода стартстопный (управл ющий) триггер 4 устанавливаетс в положение, при котором его выходной сиг нал разрешает импульсам задающего генератора 6 поступать на вход делител 7, входные сигналы которого управл ют работой приемно-наборного блока 3. При поступлении первого и последующих элементов кодовой комбинации на вход приемно-наборного блока 3 сигнал «1, предварительно записанный во входной разр д приемно-наборного блока 3, продвигаетс от входа к выходу приемно-наборного блока 3. Ввиду чего при приеме стопового элемента кодовой комбинации на выходе приемно-наборного блока 3 формируетс сигнал конца стартстопного цикла. Этим сигналом стартстопный (управл ющий) триггер 4 устанавливаетс в исходное стогговое положение. Прин та комбинаци пос ле регистрации последнего информационного элемента параллельным кодом считываетс с ггриемно-наборного блока 3. С по влением стартстопного перехода на выходе интегрирующего блока 2 запускаетс формирователь 8 стартстопного цикла и формируетс сигнал длительностью, равной, длительности стартстопного цикла. По переднему фронту этого сигнала срабатывает дифференцирующий элемент 10. При этом триггер 11 устанавливаетс в состо ние, при котором на вход элемента И 13 подаетс сигнал разрешени , а на вход элемента И 12 через линию 14 задержки - сигнал запрета. Если в течение времени действи выходного сигнала формировател 8 стартстопного цикла приходит один сигнал конца цикла (при правильном функционировании приемника), то триггер 11 устанавливаетс этим сигналом в состо ние, запрещающее прохождение через элемент И 13 сигнала дифференцирующего элемента 9. Поэтому на выходе элемента ИЛИ 13 сигнал ошибки в этом случае отсутствует, а на выходе элемента ИЛИ 17 присутствует стартстопна последовательна комбинаци , при поступлении которой на индикатор 18 наблюдаетс мигание индикатора. При отсутствии сигнала конца цикла с выхода приемно-наборного блока 3 в течение времени действи выходного сигнала формировател 8 стартстопного цикла сигнал от заднего фронта этого сигнала (выходной сигнал дифференцирующего элемента 9) проходит через элемент И 13 и элемент ИЛИ 15 как сигнал «ошибка на вход триггера 16, с выхода которого запрещающий сигнал поступает на вход элемента И 13, запреща прохождени стартстопной последовательной комбинации через элемент ИЛИ 17, образу при этом на выходе элемента ИЛИ 17 единичный сигнал, который вызывает посто нное свечение индикатора 18. При по влении за врем действи выходного сигнала формировател 8,стартстопного цикла более одного сигнала конца цикла второй и последующие сигналы конца цикла проход т через элемент И 12 как сигнал «ошибка, так как триггер 11 от первого сигнала конца цикла переходит в разрещающее дл элемента И 12 состо ние (от сигнала , задержанного линией 14 задержки на врем действи первого сигнала конца цикла ). Сигнал («ошибка) поступает на вход триггера 16, с выхода которого запрещаюший сигнал поступает на вход элемента ИЛИ 17, запреша прохождение стартстопной последовательной комбинации через элемент ИЛИ 17, образу при этом на выходе элемента ИЛИ 17 единичный сигнал, который вызывает посто нное свечение индикатора 18.
В случае отказа интегрирующего блока 2, привод щего к пропаданию сигнала на его выходе, с выхода элемента ИЛИ 17 выходит нулевой сигнал, который выключает индикатор 18.
Таким образом, признаком исправности приемника вл етс мигание индикатора, а нахождение индикатора в посто нно включенном или выключенном состо нии свидетельствует об отказе приемника (при его работе).