SU815952A2 - Приемник телеграфного аппаратаС АВТОКОНТРОлЕМ - Google Patents

Приемник телеграфного аппаратаС АВТОКОНТРОлЕМ Download PDF

Info

Publication number
SU815952A2
SU815952A2 SU792771832A SU2771832A SU815952A2 SU 815952 A2 SU815952 A2 SU 815952A2 SU 792771832 A SU792771832 A SU 792771832A SU 2771832 A SU2771832 A SU 2771832A SU 815952 A2 SU815952 A2 SU 815952A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
signal
trigger
stop
Prior art date
Application number
SU792771832A
Other languages
English (en)
Inventor
Михаил Гаврилович Башманов
Original Assignee
Предприятие П/Я В-8835
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8835 filed Critical Предприятие П/Я В-8835
Priority to SU792771832A priority Critical patent/SU815952A2/ru
Application granted granted Critical
Publication of SU815952A2 publication Critical patent/SU815952A2/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Description

(54) ПРИЕМНИК ТЕЛЕГРАФНОГО АППАРАТА С АВТОКОНТРОЛЕМ блока, а выход подключен к элементу И, второй вход которого соединен с задающим генератором, а выход - с входом делител , подключенного к приемно-наборному блоку, формирователь стартстопного цикла, два дифференцирующих элемента, дополнительный триггер и два элемента И, линию задержки и элемент ИЛИ, причем вход формировател  стартстопного цикла подключен к выходу интегрирующего блска, а выход через первый дифференцирующий элемент соединен с одним из входов элемента И, а через второй дифференцирующий элемент - с одним из входов триггера, один из выходов которого соединен с другим входом упом нутого элемента И, выход которого подключен к входу элемента ИЛИ, другой вход которого соединен с выходом элемента И, один вход которого через линию задержки подключен к выходу триггера, а другой объединен с входом триггера и с одним из выходов приемно-наборного блока, введены третий триггер, второй элемент ИЛИ и индикатор , вход которого соединен с выходом второго элемента ИЛИ, первый вход которого соединен с выходом третьего триггера, соответствующий вход которого соединен с выходом первого элемента ИЛИ, а второй вход второго элемента ИЛИ соединен с входом формировател  и с выходом интегратора . На чертеже представлена структурна  электрическа  схема предлагаемого приемника . Приемник содержит входной блок 1, интегрирующий блок 2, приемно-наборный блок 3, стартстопный триггер 4, элемент И 5, задающий генератор б, делитель 7, формирователь 8 стартстопного цикла, два дифференцирующих элемента 9 и 10, дополнительный триггер 11, два элемента И 12 и 13, линию 14 задержки, первый элемент ИЛИ 15, триггер 16, второй элемент ИЛИ 17 и индикатор 18. Приемник телеграфного аппарата с автоконтролем работает следующим образом. Принимаема  кодова  комбинаци  после электрического преобразовани  входным блоком 1 поступает на вход интегрирующего блока 2, с помощью которого из вход щих импульсов исключаютс  дроблени . С поступлением с выхода интегрирующего блока 2 стартстопного перехода стартстопный (управл ющий) триггер 4 устанавливаетс  в положение, при котором его выходной сиг нал разрешает импульсам задающего генератора 6 поступать на вход делител  7, входные сигналы которого управл ют работой приемно-наборного блока 3. При поступлении первого и последующих элементов кодовой комбинации на вход приемно-наборного блока 3 сигнал «1, предварительно записанный во входной разр д приемно-наборного блока 3, продвигаетс  от входа к выходу приемно-наборного блока 3. Ввиду чего при приеме стопового элемента кодовой комбинации на выходе приемно-наборного блока 3 формируетс  сигнал конца стартстопного цикла. Этим сигналом стартстопный (управл ющий) триггер 4 устанавливаетс  в исходное стогговое положение. Прин та  комбинаци  пос ле регистрации последнего информационного элемента параллельным кодом считываетс  с ггриемно-наборного блока 3. С по влением стартстопного перехода на выходе интегрирующего блока 2 запускаетс  формирователь 8 стартстопного цикла и формируетс  сигнал длительностью, равной, длительности стартстопного цикла. По переднему фронту этого сигнала срабатывает дифференцирующий элемент 10. При этом триггер 11 устанавливаетс  в состо ние, при котором на вход элемента И 13 подаетс  сигнал разрешени , а на вход элемента И 12 через линию 14 задержки - сигнал запрета. Если в течение времени действи  выходного сигнала формировател  8 стартстопного цикла приходит один сигнал конца цикла (при правильном функционировании приемника), то триггер 11 устанавливаетс  этим сигналом в состо ние, запрещающее прохождение через элемент И 13 сигнала дифференцирующего элемента 9. Поэтому на выходе элемента ИЛИ 13 сигнал ошибки в этом случае отсутствует, а на выходе элемента ИЛИ 17 присутствует стартстопна  последовательна  комбинаци , при поступлении которой на индикатор 18 наблюдаетс  мигание индикатора. При отсутствии сигнала конца цикла с выхода приемно-наборного блока 3 в течение времени действи  выходного сигнала формировател  8 стартстопного цикла сигнал от заднего фронта этого сигнала (выходной сигнал дифференцирующего элемента 9) проходит через элемент И 13 и элемент ИЛИ 15 как сигнал «ошибка на вход триггера 16, с выхода которого запрещающий сигнал поступает на вход элемента И 13, запреща  прохождени  стартстопной последовательной комбинации через элемент ИЛИ 17, образу  при этом на выходе элемента ИЛИ 17 единичный сигнал, который вызывает посто нное свечение индикатора 18. При по влении за врем  действи  выходного сигнала формировател  8,стартстопного цикла более одного сигнала конца цикла второй и последующие сигналы конца цикла проход т через элемент И 12 как сигнал «ошибка, так как триггер 11 от первого сигнала конца цикла переходит в разрещающее дл  элемента И 12 состо ние (от сигнала , задержанного линией 14 задержки на врем  действи  первого сигнала конца цикла ). Сигнал («ошибка) поступает на вход триггера 16, с выхода которого запрещаюший сигнал поступает на вход элемента ИЛИ 17, запреша  прохождение стартстопной последовательной комбинации через элемент ИЛИ 17, образу  при этом на выходе элемента ИЛИ 17 единичный сигнал, который вызывает посто нное свечение индикатора 18.
В случае отказа интегрирующего блока 2, привод щего к пропаданию сигнала на его выходе, с выхода элемента ИЛИ 17 выходит нулевой сигнал, который выключает индикатор 18.
Таким образом, признаком исправности приемника  вл етс  мигание индикатора, а нахождение индикатора в посто нно включенном или выключенном состо нии свидетельствует об отказе приемника (при его работе).

Claims (1)

  1. Формула изобретени  Приемник телеграфного аппарата с автоконтролем по авт. св. № 585623, отличающийс  тем, что, с целью повыщени  точности контрол  приемника телеграфного аппарата , введены третий триггер, второй элемент ИЛИ и индикатор, вход которого соединен с выходом второго элемента. ИЛИ, первый вход которого соединен с выходом третьего триггера, соответствующий вход которого соединен с выходом первого элемента ИЛИ, а второй вход второго элемента ИЛИ соединен с входом формировател  и с выходом интегратора.
    Источники информации, прин тые во внимание при экспертизе ,1. Авторское свидетельство СССР № 585623, кл. Н 04 L 17/16, 1976 (прототип).
SU792771832A 1979-05-29 1979-05-29 Приемник телеграфного аппаратаС АВТОКОНТРОлЕМ SU815952A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792771832A SU815952A2 (ru) 1979-05-29 1979-05-29 Приемник телеграфного аппаратаС АВТОКОНТРОлЕМ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792771832A SU815952A2 (ru) 1979-05-29 1979-05-29 Приемник телеграфного аппаратаС АВТОКОНТРОлЕМ

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU585623 Addition

Publications (1)

Publication Number Publication Date
SU815952A2 true SU815952A2 (ru) 1981-03-23

Family

ID=20830115

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792771832A SU815952A2 (ru) 1979-05-29 1979-05-29 Приемник телеграфного аппаратаС АВТОКОНТРОлЕМ

Country Status (1)

Country Link
SU (1) SU815952A2 (ru)

Similar Documents

Publication Publication Date Title
SU815952A2 (ru) Приемник телеграфного аппаратаС АВТОКОНТРОлЕМ
SU585623A1 (ru) Приемник телеграфного аппарата с автоконтролем
SU807491A1 (ru) Устройство дл контрол счетчика
SU538484A1 (ru) Селектор информационных импульсов
SU807487A1 (ru) Селектор сигналов по длительности
SU741441A1 (ru) Устройство дл синхронизации импульсов
SU896790A1 (ru) Устройство дл автоматического выбора скорости приемного факсимильного аппарата
SU970669A1 (ru) Селектор импульсов по длительности
SU900465A2 (ru) Приемник телеграфного аппарата с автоконтролером
SU1451840A1 (ru) Устройство дл формировани импульсов
SU562934A1 (ru) Устройство дл фазового пуска приемопередатчика
SU530441A1 (ru) Аналого-цифровое устройство задержки пр моугольных импульсов
SU786031A1 (ru) Устройство дл определени параметров ошибок дискретного канала св зи
SU999072A1 (ru) Формирователь сигналов синхронизации дл устройства считывани информации
SU898601A1 (ru) Устройство тактовой синхронизации
SU892690A1 (ru) Селектор импульсов
SU1084980A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU590866A2 (ru) Устройство дл автоматического выбора скорости приемного приемного факсимильного аппарата
SU892678A1 (ru) Устройство дл генерации пачек импульсов
SU383218A1 (ru) Устройство определения длительности элементарной посылки телеграфных сообщений с различными скоростями телеграфирования
SU604176A1 (ru) Стартстопное приемное устройство
SU720764A1 (ru) Устройство приема сигналов фазового пуска
SU801308A1 (ru) Устройство дл регенерации синхроим-пульСОВ пОлЕй
SU1478337A1 (ru) Устройство дл контрол монотонно измен ющегос кода
SU1169159A1 (ru) Селектор импульсов заданной длительности