SU809602A1 - Приемник фазомодулированныхСигНАлОВ - Google Patents

Приемник фазомодулированныхСигНАлОВ Download PDF

Info

Publication number
SU809602A1
SU809602A1 SU792737713A SU2737713A SU809602A1 SU 809602 A1 SU809602 A1 SU 809602A1 SU 792737713 A SU792737713 A SU 792737713A SU 2737713 A SU2737713 A SU 2737713A SU 809602 A1 SU809602 A1 SU 809602A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
switch
synchronizer
output
decoder
Prior art date
Application number
SU792737713A
Other languages
English (en)
Inventor
Юрий Михайлович Брауде-Золотарев
Василий Тихонович Сальников
Станислав Евгеньевич Бусырев
Original Assignee
Предприятие П/Я А-7306
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7306 filed Critical Предприятие П/Я А-7306
Priority to SU792737713A priority Critical patent/SU809602A1/ru
Application granted granted Critical
Publication of SU809602A1 publication Critical patent/SU809602A1/ru

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Radio Transmission System (AREA)

Description

1
Изобретение относитс  к св зи и f может использоватьс  в технике передачи дискретных сигналов по спутниковым лини м св зи.
Известен приемник фазомодулированных сигналов, содержащий-объеди .ненные по информационному-входу первый синхронизатор и демодул тор, выход которого подключен к первому .входу декодера 1 .
Однако известный приемник имеет низкую помехоустойчивость, обусловленную пакетами ошибок при срывах фазы опорной несущей частоты и ее переходах иэ одного устойчивого состо ни  в другое, а также значительно4 врем  при установлении синхронизма в сет х с временным разделением сигналов.
Цель изобретени  - повышение помехоустойчивости и уменьшение времени синхронизации.
Поставленна  цель достигаетс  тем что в приемник фазомодулированных сигнсшов введены последовательно соединенные первый переключатель, второй синхронизатор, блок управлени  и . второй переключатель, выход которого подключен к второму входу демодул тора , при этом выход первого синхро|низатора подключен к первому входу первого переключател , второму входу второго переключател  и ,блоку.управлени , первый вход которого подключен к третьему входу второго переключател , а второй выход блока управлени  подключен к второму входу декодера ,.управл ющий выход которого подключен к второму входу первого пере0 ключател , причем третий вход первого переключател  объединен с информационным входом первого синхронизатора , а к четвертому входу первого переключател  подключен первый выход
5 блока управлени .
На чертеже приведена структурна  электрическа  схема предлагаемого приемника.
Приемник фазомодулированных сиг0 налов содержит первый синхронизатор 1, демодул тор 2, декодер 3, первый переключатель 4, второй синхронизатор 5, блок б управлени  и второй переключатель 7.
5
Предлагаемый приемник работает следующим образом.

Claims (1)

  1. Фазомодулированные сигналы поступают на входы первого синхронизатора 1, демодул тора 2 и первого пере0 ключател  4. Синхронизатор 1 имеет небольшое врем  вхождени  в синхронизм да широкую шумовую полосу. Напр жение опорной несущей поступает через второй переключатель 7 на синхронизирующий вход демодул тора 2, в котором формируетс  дискретный сигнал , который поступает в декодер 3. В этом сигнале имеетс  значительное количество пакетов ошибок и случайHfcjit ошибок вследствие широкой шумовой полосы синхронизатора 1. Количес тво ошибок в пакете по этой же причи не небольшое, что облегчает исправление пакетов ошибок в декодере 3. В декодере 3 осуществл етс  селекци  временных интервалов, кодова  синхро низаци  и индикаци  пакетов ошибок . Таким образом, заканчиваетс  первьзй этап вхождени  в работу. После выделени  в декодере 3 из потока данных нужного временного интервала на переключатель 4 подаетс  сигнал управлени , который отключает опорные несущие чужих интервалов от входа второго синхронизатора 5. При этом на его входе значительно уменьшаетс  уровень помех. По этой причине и вследствие очень малой шумовой полосы второго синхронизатора 5 на его выходе формируетс  напр жение опорной; несущей с очень малым уровнем фазовых флюктуации и с пренебрежимо малой веро тностью срыва опорной фазы, но с некоторой статической ошибкой, котора  определ етс  статической ошибкой первого синхронизатора 1. В блоке б управлени  на первом выходе формируетс  инерционный сигнал захвата - посто нное напр жение , которое поступает на входы управлени  первого и второго переклю чателей 4 и 7. На этом заканчиваетс второй этап вхождени  в работу, прие ник имеет значительную помехоустойчивость вследствие широкой шумовой полосы и малой статической ошибки первого синхронизатора 1, а также м лой шумовой полосы второго синхрони затора 5., После переключени  в первом пере ключателе 4 на его выход поступает сигнал от входа приемника в течение нужных временных интервалов. После переключени  во втором переключателе 7 на синхронизирующий вход демодул тора 2 поступает сигнал опорной несущей от второго синхронизатора 5 который отличаетс  от идеальной синхронизации в основном статической ошибкой второго этапа настройки. После окончани  переходного процесса во втором J инxpoнизaт ope 5 статическа  ошибка -практически, полностью устран етс , и на этом заканчиваетс  последний - третий этап вхождени  в работу. В процессе работы второй синхронизатор 5 через второй переключатель 7 подключен к синхронизирующему входу демодул тора 2 и подает опорное напр жение несущей, свободное от статической ошибки, флюктуации и срывов фазы. В таких услови х демодул тор 2 имеет наибольшуюiпомехоустойчивость, совершенно не имеет пакетированных ошибок, и поэтому -декодер 3 имеет наибольшую исправл ющую способность. Формула изобретени  Приемник фазомодулированных сигналов , содержащий объединенные по информационному входу первый синхронизатор и демодул тор, выход которого подключен к первому входу декодера , отличающийс  тем, что, с целью повышени  помехоустойчивости и уменьшени  времени синхронизации , в него введены последовательно соединенные первый переключатель , второй снихронизатор, блок управлени  и второй переключатель, выход которого подключен к второму входу демодул тора, при этом выход первого синхронизатора подключен к первому входу первого переключател , второму входу второго переключател  и блоку управлени , первый вход которого подключен к третьему входу второго переключател , а второй выход блока управлени  подключен к второму входу декодера, управл ющий выход которого подключен к второму входу первого переключател ,причем третий вход первого переключател  объединен с информационным входом первого синхронизатора, а к четвертому входу первого переключател  подключен первый выход блока управлени . Источники информации, прин тые во внимание при экспертизе 1. Система спутниковой св зи СПЭЙД. - Экспресс-информаци . Радиосв зь . 1971, 26 (прототип).
    tUX99
SU792737713A 1979-03-07 1979-03-07 Приемник фазомодулированныхСигНАлОВ SU809602A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792737713A SU809602A1 (ru) 1979-03-07 1979-03-07 Приемник фазомодулированныхСигНАлОВ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792737713A SU809602A1 (ru) 1979-03-07 1979-03-07 Приемник фазомодулированныхСигНАлОВ

Publications (1)

Publication Number Publication Date
SU809602A1 true SU809602A1 (ru) 1981-02-28

Family

ID=20815671

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792737713A SU809602A1 (ru) 1979-03-07 1979-03-07 Приемник фазомодулированныхСигНАлОВ

Country Status (1)

Country Link
SU (1) SU809602A1 (ru)

Similar Documents

Publication Publication Date Title
JP3305374B2 (ja) 移動無線電話のための同期化方法
US4862457A (en) Radio transmission system having simplified error coding circuitry and fast channel switching
US5708684A (en) Radio equipment
KR100434006B1 (ko) 디지탈방송수신기
JPS594900B2 (ja) クロック再生回路
JPH0693678B2 (ja) 移動通信用デ−タパケツト放送システム
KR20000039194A (ko) 비대칭형 멀티미디어 위성통신 시스템에서 망 동기장치 및 그방법
SU809602A1 (ru) Приемник фазомодулированныхСигНАлОВ
KR100384554B1 (ko) 무선수신방법및장치
AU768711B2 (en) Receiver for digital terrestrial broadcasting
CN100358259C (zh) 位置分集方法、数字卫星广播接收方法以及数字卫星广播接收机
US5285458A (en) System for suppressing spread of error generated in differential coding
EP0868019B1 (en) FM multiplex broadcasting receiver
TW370755B (en) Digital satellite broadcasting receiver in which loop bandwidth of PLL circuit is changed at the time of centering
US6868111B1 (en) Methods and systems for identifying transmitted codewords after loss of synchronization in spread spectrum communication systems
US5778010A (en) Method and device for correcting packet data error and packet receiver
JPH10271180A (ja) オフセット補正回路
JP2621769B2 (ja) Dpll回路
JP3657809B2 (ja) 移動無線端末装置
RU2109407C1 (ru) Устройство фазового пуска рекуррентной последовательностью
JPH08125630A (ja) 直交周波数分割多重信号受信装置のシンボル期間検出回路
KR0142312B1 (ko) 디지탈전송신호의 자동동기검출시스템
JP3268335B2 (ja) 付加情報多重化装置および方法
JP3767348B2 (ja) 再生中継型中継装置
CA1283726C (en) Switching arrangement with automatic data alignment over a + 3.5-bit range