SU809139A2 - Interface device - Google Patents

Interface device Download PDF

Info

Publication number
SU809139A2
SU809139A2 SU782721293A SU2721293A SU809139A2 SU 809139 A2 SU809139 A2 SU 809139A2 SU 782721293 A SU782721293 A SU 782721293A SU 2721293 A SU2721293 A SU 2721293A SU 809139 A2 SU809139 A2 SU 809139A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
control
subchannel
request
Prior art date
Application number
SU782721293A
Other languages
Russian (ru)
Inventor
Галина Ивановна Бутякова
Сергей Васильевич Иванов
Юрий Михайлович Корбашов
Анатолий Григорьевич Хлюпин
Original Assignee
Предприятие П/Я Г-4677
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4677 filed Critical Предприятие П/Я Г-4677
Priority to SU782721293A priority Critical patent/SU809139A2/en
Application granted granted Critical
Publication of SU809139A2 publication Critical patent/SU809139A2/en

Links

Landscapes

  • Exchange Systems With Centralized Control (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ(54) DEVICE FOR PAIRING

1one

Изобретение относитс  к вычислительной технике и может быть использовано в вычислительных системах с разветвленной сетью источников и потребителей информации .The invention relates to computing and can be used in computer systems with an extensive network of sources and consumers of information.

По основному авт. св. № 736086 известно устройство дл  сопр жени , содержащее подканалы абонента, блок приоритета, блок синхронизации, регистр готовности программы , коммутатор информации, блок контрол  по модулю, регистр обмена, первый вход и выход которого  вл ютс  соответственно первыми информационными входами и выходом устройства, блок управлени  обменом, первые вход и выход которого  вл ютс  соответственно первыми управл ющими входом и выходом устройства, а вторые вход и выход подключены соответственно к первым выходу и входу блока синхронизации , второй и третий выход.1 которого соответственно подключены к первому входу подканалов абонентов и управл ющему входу блока приоритета, входы запросов и выходы разрешени  которого соединены соответственно с первыми выходами и вторыми входами соответствующих подканалов абонентов , третьи входы которых подключеныAccording to the main author. St. No. 736086 known an interface device comprising a subscriber subchannels, a priority block, a synchronization block, a program readiness register, an information switch, a modulo control unit, an exchange register, the first input and output of which are respectively the first information inputs and output of the device, the control block exchange, the first input and output of which are respectively the first control input and output of the device, and the second input and output are connected respectively to the first output and input of the synchronization unit, the second the swarm and the third output.1 of which, respectively, are connected to the first input of the subscriber subchannels and the control input of the priority block, the request inputs and resolution outputs of which are connected respectively to the first outputs and the second inputs of the corresponding subscriber subscribers, the third inputs of which are connected

к управл ющим выходам регистра готовности программы, подключенного информационными входами и выходами соответственно ко вторым выходу и входу регистра обмена, а управл ющим входом- к четвертому выходу блока синхронизации, п тый вы.код которого соединен с третьим входом блока контрол  по модулю, подключенного первыми входом и выходом соответственно к третьим выходу и входу регистра обмена, а вторым.входом - к третьему выходу блока управлени , четвертый выход которого подключен к п тому входу регистра обмена, четвертые выход и вход которого соответственно соединены с информационными входом и выходом коммутатора информации, управл ющий вход которого подключен кto the control outputs of the program readiness register, connected by information inputs and outputs, respectively, to the second output and the exchange register input, and the control input to the fourth output of the synchronization unit, the fifth high code of which is connected to the third input of the control unit modulo, connected first input and output respectively to the third output and input of the exchange register, and the second input to the third output of the control unit, the fourth output of which is connected to the fifth input of the exchange register, the fourth output and input cat cerned respectively connected to data input and output information switch, the control input of which is connected to

5 шестому выходу блока синхронизации, а выходы и входы группы информационных входов и выходов и входы группы адресных входов соответственно соединены с четвертыми входами, вторыми и третьими выходами соотверструющих подканалов абонентов, информационные входы и управл ющие вхо ды и выходы которых  вл ютс  соответственно вторыми информационными входами (выходами) и вторыми управл ющими входами и выходами устройства, а каждый из подканалов абонентов содержит узел управлени , регистр служебных сигналов, первые вход и выход которого соединены соответственно с первыми выходом и входом узла управлени , а вторые выход и вход  вл ютс  соответственно управлиюндими выходом и входом подканала, коммутатор типа передачи , соединенный первыми входом и выходом соответственно с первыми выходом и входом регистра обмена подканала, вторые вход и выход которого  вл ютс  соответственно четвертым входом и вторым выходом подканала, элемент И, первый вход которого  вл етс  третьим входом подканала, а выход соединен со вторым входом узла управлени , третий и четвертый выходы, которого соединены соответственно со вторым входом коммутатора типа передачи и третьим входом регистра обмена подканала, а п тый выход - с третьим выходом подканала, триггер готовности, соединенный входом и выходом соответственно с шестым выходом узла управлени  и с первым выходом подканала, информационный вход (выход ) которого  вл етс  вторым входом (выходом ) коммутатора типа передачи, и элемент ИЛИ, входы которого  вл ютс  соответственно первым и вторым входами подканала , а выход соединен со вторым входом элемента И 1. Недостаток известного устройства заключаетс  в том, что оно не обеспечивает полноты предварительного контрол  правильности приема (выдачи) информации от абонентов . Цель изобретени  - обеспечение полноты предварительного контрол . Указанна  цель достигаетс  тем, что в устройство дл  сопр жени  по авт. св. № 736086 введен подканал запроса контрольных массивов, причем первый вход подканала запроса подключен ко второму выходу блока синхронизации, первый выход и второй вход - соответственно к дополнительным входу запроса и выходу разрешени  блока приоритета, третий вход - к дополнительному управл ющему выходу регистра готовности программы, четвертый вход и вто рой выход - соответственно к дополнительным выходу и входу группы информационных входов и выходов коммутатора информации , третий выход - соответственно к дополнительному адресному входу коммутатора информации, информационный выход под канала запроса подключен к управл ющим выходам подканалов абонентов. На чертеже показана блок-схема устройства , где показаны лищь два подканала абонентов . Устройство содержит регистр 1 обмена, блок 2 управлени  обменом, блок 3 синхронизации , блок 4 приоритета, подканалы 5 абонентов, блок 6 контрол  по модулю коммутатор 7 информации, регистр 8 готовности программы, подканал 9 запроса контрольных массивов. Каждый из подканалов состоит из узла 10 управлени , регистра 11 служебных сигналов , коммутатора 12 типа передачи, триггера 13 готовности, элемента 14 И и элемента 15 ИЛИ, регистра 16 обмена. Устройство сопр гаетс  с процессором 17 обмена и с абонентами 18. Номер разр да регистра 16 обмена подканала 9 запроса контрольных массивов соответствует номеру абонента 18| -18, к которому обрашен запрос контрольного массива . Устройство обеспечивает запрос контрольных массивов от абонентов 18 посредством приема из процессора 17 обмена «1 в соответствуюш,ий разр д регистра 16 обмена подканала 9 запроса контрольных массивов и последующей выдачи управл ющих сигналов запроса с выходов разр дов регистра 16 обмена подканала запроса контрольных массивов к соответствующим абонентам 18 через управл ющие выходы соответствующих подканалов абонентов. Обмен контрольными массивами осуществл етс  в пословном мультиплексном режиме. В каждом цикле мультиплексного обмена заказ подканалов 5 абонентов и подканала 9 запроса контрольных массивов определ етс  «1 в разр дах регистра 8 готовности программы , соответствующих номерам подканалов 5 абонентов и номеру подканала 9 запроса контрольных массивов. Состав «единиц в регистре 8 готовности программы и состав «единиц в слове информации, выдаваемом в регистр 16 обмена подканала 9 запроса контрольных массивов, должны совпадать дл  обеспечени  запросов контрольных массивов от абонентов, которые заказаны к обмену в этом режиме. Процессор 17 обмена в начале работы выдает на регистр 1 обмена команду рабочего режима, котора  расщифровываетс  блоком 2 управлени , запускающим блок 3 синхронизации и подготавливающим его к автономной работе по приему и выдаче информации . Затем процессор 17 обмена выдает значение регистра готовности программы, которое транслируетс  через регистр 1 обмена на регистр 8 готовности программы, где хранитс  в течение времени обмена вплоть ДО смены показаний регистра 8 готовности программы. После записи в регистр 8 готовности программы блок 3 синхронизации производит пуск подканалов подачей сигнала на входы элементов 15 ИЛИ. Выходной сигнал с элемента 15 ИЛИ подканала 9 запроса контрольных массивов проходит через его элемент 14 И на узел 10 управлени , иницииру  начало автономной работы подканала только при наличии «1 в разр де регистра5 to the sixth output of the synchronization unit, and the outputs and inputs of the group of information inputs and outputs and the inputs of the group of address inputs, respectively, are connected to the fourth inputs, second and third outputs of the corresponding subscriber subchannels, the information inputs and control inputs and outputs are respectively the second information inputs (outputs) and the second control inputs and outputs of the device, and each of the subscriber subchannels contains a control node, an overhead signal register, the first inputs and outputs of which are are connected respectively with the first output and input of the control node, and the second output and input are respectively the control output and subchannel input, the transfer type switch connected by the first input and output respectively to the first output and input of the exchange subchannel register, the second input and output of which are respectively the fourth input and the second output of the subchannel, the element I, the first input of which is the third input of the subchannel, and the output connected to the second input of the control unit, the third and fourth outputs, which connected to the second input of the transfer type switch and the third input of the subchannel exchange register, respectively, and the fifth output to the third output of the subchannel, a ready trigger triggered by the input and output respectively to the sixth output of the control node and the first output of the subchannel, information input (output) of which is the second input (output) of the transfer type switch, and the OR element whose inputs are the first and second inputs of the subchannel, respectively, and the output is connected to the second input of the AND 1 element. The disadvantage is known The device consists in the fact that it does not ensure the completeness of preliminary control over the correctness of receiving (issuing) information from subscribers. The purpose of the invention is to ensure the completeness of the preliminary control. This goal is achieved by the fact that the device for interfacing with auth. St. No. 736086 introduced a subchannel for requesting control arrays, with the first input of the request subchannel connected to the second output of the synchronization unit, the first output and the second input respectively to the additional request input and the output output of the priority block, the third input to the additional control output of the program readiness register, the fourth the input and the second output - respectively to the additional output and input of the group of information inputs and outputs of the information switch; the third output - respectively to the additional address the information switch input, the information output for the request channel is connected to the control outputs of the subscribers' subchannels. The drawing shows a block diagram of the device, which shows only two subchannel subscribers. The device contains the exchange register 1, the exchange control block 2, the synchronization block 3, the priority block 4, the subchannels 5 subscribers, the control unit 6 modulo the information switch 7, the program readiness register 8, the subchannel 9 request control arrays. Each of the subchannels consists of a control node 10, an overhead register 11, a transfer type switch 12, a ready trigger 13, an AND element 14 and an OR element 15, an exchange register 16. The device is interfaced with the exchange processor 17 and with the subscribers 18. The bit number of the register 16 of the exchange of the subchannel 9 request of the control arrays corresponds to the number of the subscriber 18 | -18, to which the request of the control array is addressed. The device provides a request for control arrays from subscribers 18 by receiving from the processor 17 the exchange "1 to the corresponding bit of the register 16 of the subchannel 9 exchange request of the control arrays and the subsequent issuance of control signals from the outputs of the bits of the register 16 of the exchange subchannel request of the control arrays to the corresponding subscribers 18 through the control outputs of the respective subscribers subchannels. The control arrays are exchanged in word-by-word multiplex mode. In each cycle of multiplex exchange, the order of subchannels 5 subscribers and subchannel 9 of the request of control arrays is determined by "1" in the register 8 of the program readiness corresponding to the numbers of the subchannels of 5 subscribers and the number of subchannel 9 of the request of control arrays. The composition of the units in the program readiness register 8 and the composition of the units in the information word issued to the register 16 of the subchannel 9 exchange of the request of the control arrays must match to provide the requests of the control arrays from subscribers who are ordered to exchange in this mode. The exchange processor 17 at the beginning of operation issues an operating mode command to the exchange register 1, which is deciphered by the control unit 2, which starts the synchronization unit 3 and prepares it for autonomous work on receiving and issuing information. Then the exchange processor 17 outputs the value of the program readiness register, which is transmitted through the exchange register 1 to the program readiness register 8, where it is stored for the duration of the exchange until the program readings register 8 is changed. After recording in the register 8 readiness of the program unit 3 synchronization starts the subchannels by applying a signal to the inputs of the elements 15 OR. The output signal from the element 15 OR subchannel 9 of the request of the control arrays passes through its element 14 and to the control node 10, initiating the beginning of the autonomous operation of the subchannel only if there is "1 in de register

8 готовности программы, соответствующем приоритетному номеру подканала 9 запроса контрольных массивов.8 readiness of the program corresponding to the priority number of the subchannel 9 request of control arrays.

Далее подканал 9 запроса контрольных массивов работает одновременно с другими запущенными подканалами и независиМО от них по своей временной диаграмме. Он устанавливает в единичное состо ние триггер 13 готовности и переходит в режим ожидани  св зи с регистром 1 обмена дл  получени  информации о составе сигналов запроса в регистр 16 обмена подканала.Further, the subchannel 9 of the request of the control arrays operates simultaneously with other running subchannels and independently of them in its timing diagram. It establishes the readiness trigger 13 in one state and goes into the communication standby mode with the exchange register 1 to obtain information about the composition of the request signals in the subchannel exchange register 16.

Обмен информацией подканалов 5 и 9 с процессором 17 обмена происходит в два этапа идентично дл - всех подканалов 5.The exchange of information of subchannels 5 and 9 with exchange processor 17 occurs in two stages identical for all subchannels 5.

На первом этапе блок 3 синхронизации, подава  сигнал на блок 4 приоритета, выдел ет номер старшего подканала из числа выставивших свои готовности.At the first stage, the synchronization unit 3, by signaling to the priority unit 4, selects the number of the senior subchannel from among those that have set their readiness.

Блок 4 приоритета разрешает работу подканала 9 запроса контрольных массивов, выдава  сигнал через элемент 15 ИЛИ и элемент 14 И на узел 10 управлени , который через соответствующий вход коммутатора 7 информации записывает номер подканала 9 запроса контрольных массивов в регистр 1 обмена с контрольными разр дами по модулю «3, выработанными блоком контрол  по модулю «6, в позиционном коде, т.е. с «1 в разр де, соответствующем номеру подканала 9 запроса контрольных массивов , и запускает блок 2 управлени , который управл ет выдачей номера подканала 9 из регистра 1 обмена по информационным щинам в параллельном коде в процессор 17 обмена.The priority block 4 enables the subchannel 9 to request the control arrays, issuing a signal through element 15 OR and element 14 I to the control unit 10, which via the corresponding input of the information switch 7 writes the number of the subchannel 9 request of the control arrays to the exchange register 1 with modulo control bits "3, produced by the control unit modulo" 6, in the positional code, i.e. with "1 in the bit corresponding to the number of the subchannel 9 of the request of the control arrays, and starts the control unit 2, which controls the output of the number of the subchannel 9 from the information register 1 of the exchange in the parallel code to the exchange processor 17.

Процессор 17 обмена по этому номеру готовит адрес буферной зоны пам ти, из которой выдаетс  слово информации в подканал 9 запроса контрольных массивов. The exchange processor 17 of this number prepares the address of the buffer zone of the memory, from which the information word is sent to subchannel 9 of the request for control arrays.

Содержание информационного слова - «единицы в разр дах, соответствующих номерам абонентов 18, к которым обращен запрос контрольных массивов.The content of the information word is “units in the bits corresponding to the numbers of subscribers 18, to which the request of control arrays is addressed.

На втором этапе происходит собственно передача слова информации из регистра 1 обмена в подканал 9 через коммутатор 7 информации.At the second stage, the transfer of the information word from the exchange register 1 to subchannel 9 via the information switch 7 occurs.

Обмен словом информации при этом происходит в параллельном коде, причем обменом слова информации с процессором 17 обмена управл ет узел 10 управлени  и блок 3 синхронизации, который подачей импульсного сигнала на коммутатор 7 информацииThe exchange of the information word in this case occurs in a parallel code, and the exchange of the information word with the exchange processor 17 is controlled by the control unit 10 and the synchronization unit 3, which feeds a pulse signal to the information switch 7

производит передачу слова между регистром 1 обмена и регистром 16 обмена подканала .performs the transfer of the word between the exchange register 1 and the subchannel exchange register 16.

Далее подканал запроса контрольных массивов по своей временной диаграмме передает абонентам 18i - 18асигналы запроса контрольных массивов со своих информационных выходов через управл ющие выходы соответствующих подканалов 5 абонентов .Further, the sub-channel of the request of the control arrays, in its time diagram, transmits to the subscribers 18i-18 the signals of the request of the control arrays from its information outputs through the control outputs of the corresponding subchannels of the 5 subscribers.

Таким образом, введение в устройство подканала запроса контрольных массивов обеспечивает полноту предварительного контрол  правильности приема (выдачи) информации от абонентов. Благодар  набору контрольных слов разнообразной структуры осуществл етс  детальна  проверка аппаратуры всего канала обмена, учитывающа  ее особенности.Thus, the introduction of the request of the control arrays into the subchannel of the device ensures the completeness of the preliminary control of the correctness of receiving (issuing) information from subscribers. Thanks to a set of control words of various structure, a detailed check of the equipment of the entire exchange channel is carried out, taking into account its features.

Кроме того, при соответствующем содержании слов контрольных массивов может быть произведено решение контрольных задач и проверена работа системы при известных заранее входных и выходных данных.In addition, with the appropriate content of the words of the control arrays, the solution of the control problems can be produced and the operation of the system tested with the input and output data known in advance.

Claims (1)

Формула изобретени Invention Formula Устройство дл  сопр жени  по авт. св. № 736086, отличающеес  тем, что, с целью обеспечени  полноты предварительного контрол , в него введен подканал запроса контрольных массивов, причем первый вход подканала запроса подключен ко второму выходу блока синхронизации, первый выход и второй вход - соответственно к дополнительным входу запроса и выходу разрешени  блока приоритета, третий вход - к дополнительному управл ющему выходу регистра готовности программы, четвертый вход и второй выход - соответственно к дополнительным выходу и входу группы информационных входов и выходов коммутатора информации , третий выход - соответственно к дополнительному адресному входу коммутатора информации, информационный выход подканала запроса подключен к управл ющим выходам подканалов абонентов.Device for coupling by aut. St. No. 736086, characterized in that, in order to ensure the completeness of the preliminary control, a subchannel of the request of control arrays is entered into it, with the first input of the request subchannel connected to the second output of the synchronization unit, the first output and the second input respectively to the additional input of the request and output of the block enable priority, the third input to the additional control output of the program readiness register, the fourth input and the second output respectively to the additional output and input of the group of information inputs and outputs the information switch, the third output is respectively to the additional address input of the information switch; the information output of the request subchannel is connected to the control outputs of the subscribers' subchannels. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 736086, кл. G 06 F 3/04, 03.01.78 (прототип ).Sources of information taken into account during the examination 1. USSR author's certificate No. 736086, cl. G 06 F 3/04, 03/01/78 (prototype).
SU782721293A 1978-12-29 1978-12-29 Interface device SU809139A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782721293A SU809139A2 (en) 1978-12-29 1978-12-29 Interface device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782721293A SU809139A2 (en) 1978-12-29 1978-12-29 Interface device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU736086 Addition

Publications (1)

Publication Number Publication Date
SU809139A2 true SU809139A2 (en) 1981-02-28

Family

ID=20808770

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782721293A SU809139A2 (en) 1978-12-29 1978-12-29 Interface device

Country Status (1)

Country Link
SU (1) SU809139A2 (en)

Similar Documents

Publication Publication Date Title
KR920006858A (en) Method and device for optimizing bus arbitration during direct memory access data transmission
GB1177588A (en) Data Communication System.
SU809139A2 (en) Interface device
EP0064074B1 (en) Data transmitting link
JPH02226419A (en) Data array conversion control system
SU947849A1 (en) Interface
SU813401A2 (en) Interface
SU911501A2 (en) Exchange control device
SU736086A1 (en) Interface
JPH0472262B2 (en)
SU911499A1 (en) Exchange device
SU750474A1 (en) Interface
SU962905A1 (en) Device for interfacing electronic computers
SU773613A1 (en) Information input arrangement
SU911498A2 (en) Microprogramme interface
SU769522A1 (en) Multiplexor channel
SU896613A2 (en) Interface
RU2006928C1 (en) System for commutation between computer devices
SU693362A1 (en) Device for interfacing processor with input/output arrangement
SU570056A1 (en) Device for test control of digital computor input out-put channels
SU545981A1 (en) Selector channel
SU1727126A1 (en) Device for interface of computer with communication channels
SU1543412A1 (en) Device for control of information exchange between computer and subscribers through common bar
SU1160422A1 (en) Interface for linking input-output channels with subsribers
SU847316A1 (en) Interface