SU799012A1 - Analogue storage - Google Patents

Analogue storage Download PDF

Info

Publication number
SU799012A1
SU799012A1 SU792736225A SU2736225A SU799012A1 SU 799012 A1 SU799012 A1 SU 799012A1 SU 792736225 A SU792736225 A SU 792736225A SU 2736225 A SU2736225 A SU 2736225A SU 799012 A1 SU799012 A1 SU 799012A1
Authority
SU
USSR - Soviet Union
Prior art keywords
key
output
input
voltage
storage
Prior art date
Application number
SU792736225A
Other languages
Russian (ru)
Inventor
Сергей Всеволодович Матвеев
Борис Сергеевич Самсонов
Original Assignee
Предприятие П/Я А-3469
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3469 filed Critical Предприятие П/Я А-3469
Priority to SU792736225A priority Critical patent/SU799012A1/en
Application granted granted Critical
Publication of SU799012A1 publication Critical patent/SU799012A1/en

Links

Landscapes

  • Read Only Memory (AREA)

Description

(54) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО(54) ANALOG STORAGE DEVICE

Claims (2)

Изобретение относитс  к аналоговым устройствам и может быть использовано в информационно-измерительной технике и автоматике. Известно ансшоговое запомингиощее устройство, содержащее входной усилитель , к выходу которого через ключевой элемент подсоединен накопитель ный конденсатор и вход буферного пов торител  . Дл  обеспечени  точности вс  система охвачена отрицательной обратной св зью 1. Недостаток устройства - нгшиЧие напр женна  большой величины на входе ключа в режиме хранени , что приводит к повышенным токам утечки ключ и снижает точность устройства. Наиболее близким по технической сущности к предлагаемому изобретению  вл етс  аналоговое запоминающее устройство , содержащее соединенные через первый ключ регул тор уровн  напр жени  и первую  чейку пё1м ти,включающую входной усилитель,второй ключ,накопительный конденсатор и выходной повторитель напр жени ,причем первый, вход входного усилител  подключен к входу устройства,второй вход - к выходу устройства и к выходу выходного повторител  напр жени , третий и четвертый входы - к шинам питани , вход выходного повторител  напр жени , подключен к выходу второго ключа и к одной из обкладок накопительного конденсатора, друга  обкладка которого соединена с общей шиной 2, Недостаток устройства - возможность предварительной настройки выходного напр жени  регул тора до величины, равной напр жению на конденсаторе, лишь при определенном напр жении на входе устройства, а также увеличение тока утечки ключа из-за по влени  разности потенциалов, приложенных к нему, вледствие неточного отслеживани  регул тором напр жени  входной характеристики транзистора буферного повторител , а также его температурного и временного дрейфа. Цель изобретени  - увеличение времени хранени  и уменьшение времени настройки Поставленна  цель достигаетс  тем, что в аналоговое запоминающее устройство , содержащее регул тор уровн  напр жени , подключенный ко входу первого ключа и  чейку пам ти, состо щую из входного усилител , второго ключа, накопительного элемента и выходного повторител  напр жени , причем первый вход входного усилител  подключен ко входу устройства, второй вход - к выходу устройства и к выходу выходного повторител  напр жени , третий и четвертый входы - к шинам пи тани , вход выходного-повторител  нап р жени  подключен к выходу второго ключа и к одному из выводов накопител ного элемента, другой вывод которого падключен к шине нулевого потенциала выход первого ключа подключен ко входу второго ключа, введен четвертый ключ, вход которого подключен, к выходу регул тора уровн  напр жени , вы ход - ко входу первого ключа, а в  чейку пам ти устройства введен третий ключ, вход которого подключен к выходу входного усилител , а выход ко входу второго ключа, На чертеже представлена функциональна  схема предлагаемого устройст ва. Аналоговоезапоминающее устройство содержит первую  чейку Г пам ти и регул тор уровн  напр жени , выполненный в виде дополнительной  чейки .2 пам ти, первый ключ 3, входной уси литель 4,.второй ключ 5, накопительн элемент б, выходной повторитель 7 на р жени  j третий ключ 8, четвертый ключ 9. Устройство работает следующим образом . В режиме выборки, когда ключи 5, 8 и 9 замкнуты, а ключ 3 разомкнут, на вход дополнительной  чейки:2 пам  ти с точки соединени  ключей 5 и 8 через ключ 9 поступает напр жение/ равное .напр жению на накопительном элементе 6, которое с высокой точностью воспроизводитс  на ее выходе В режиме хранени  ключи 5, 8 и 9 разомкнуты , ключ 3 замкнут, а выходное напр жение дополнительной  чейки 2 через замкнутый ключ 3 подаетс  в то ку соединени  5 и 8. В результате, разность потенциалов на ключе 5 становитс  близкой к нулю, следовательно , ток утечки ключа отсутствует, чт увеличивает врем . Таким образом, использование в аналоговом запоминающем устройстве регул тора уровн  напр жени , выполненного в виде дополнительной аналоговой  чейки и двух введенных ключей, позвол ет автоматически с высокой точностью подавать компенсирующее напр жение и тем самым увеличивать врем  хранени  и уменьшать врем  настройки . Формула изобретени  Аналоговое запоминающее устройство, содержащее регул тор уровн  напр жени , подключенный ко входу первого ключа и  чейку пам ти, состо щую из входного усилител , второго ключа, накопительного элемента и выходного повторител  напр жени , причем первый входвходного усилител  подключен ко входу устройства, второй вход - к выходу устройства и к выходу выходного повторител  напр жени , третий и четвертый входы - к шинам питани , вход выходного повторител  напр жени  подключен KL.выходу второго ключа и к одному из выводов накопительного элемента, другой вывод которого подключен к шине нулевого потенциала, выход первого ключа подключен к шине нулевого потенци&ла , выход первого ключа подключен ко входу второго ключа, отличающеес  тем, что, с целью увеличени  времени хранени  и уменьшени  времени настройки, в него введен четвертый, ключ, вход которого под лючен к выходу регул тора уровн  напр жени , выход- ко входу первого ключа, а в  чейку пам ти устройства введен третий ключ, вход которого подключен к, выходу входного усилител , а выход - ко входу второго ключа . Источники информации, прин тые во внимание при экспертизе 1.Патент Великобритании 1213457, кл. G 11 С 27/00, 1976. The invention relates to analog devices and can be used in information-measuring equipment and automation. A known memory storage device is known, which contains an input amplifier, to the output of which a storage capacitor and an input of a buffer repeater are connected via a key element. In order to ensure accuracy, the entire system is covered by negative feedback 1. The drawback of the device is that it is heavy with a large value at the input of the key in the storage mode, which leads to increased leakage currents of the key and reduces the accuracy of the device. The closest to the technical essence of the present invention is an analog storage device comprising connected via a first key a voltage level regulator and a first cell of the first, including an input amplifier, a second key, a storage capacitor and an output voltage follower the amplifier is connected to the input of the device, the second input to the output of the device and to the output of the output voltage repeater, the third and fourth inputs to the power buses, the input of the output voltage repeater connected to the output of the second key and to one of the plates of the storage capacitor, the other facing of which is connected to the common bus 2, Device flaw - the ability to preset the output voltage of the regulator to a value equal to the voltage on the capacitor only at a certain input voltage devices, as well as an increase in the leakage current of the key due to the occurrence of a potential difference applied to it, due to inaccurate monitoring by the voltage regulator of the input characteristic of the buffer transistor, repeat bodies, as well as its temperature and time drift. The purpose of the invention is to increase the storage time and decrease the tuning time. The goal is achieved in that an analog memory device containing a voltage level regulator connected to the input of the first key and a memory cell consisting of an input amplifier, a second key, a storage element and output voltage repeater, the first input of the input amplifier is connected to the input of the device, the second input to the output of the device and to the output of the output voltage repeater, the third and fourth inputs to the bus power supply, the output of the output-follower voltage is connected to the output of the second key and to one of the terminals of the storage element, the other output of which is connected to the zero potential bus, the output of the first key is connected to the input of the second key, the fourth key whose input is connected to the output of the voltage level regulator, output to the input of the first key, and the third key, the input of which is connected to the output of the input amplifier, and the output to the input of the second key, are entered into the device memory cell. The drawing shows the functional diagram edlagaemogo ustroyst Islands. The analog memory device contains the first memory cell G and the voltage level regulator, made in the form of an additional memory cell .2, the first key 3, the input amplifier 4, the second key 5, accumulator element b, the output repeater 7 at j the third key 8, the fourth key 9. The device operates as follows. In the sampling mode, when the keys 5, 8 and 9 are closed, and the key 3 is open, the input of the additional cell: 2 memory from the connection point of the keys 5 and 8 through the key 9 receives a voltage / equal to the voltage on the cumulative element 6, which It is reproduced with high accuracy at its output. In the storage mode, the keys 5, 8 and 9 are open, the key 3 is closed, and the output voltage of the additional cell 2 is fed through the closed key 3 to junction 5 and 8. As a result, the potential difference on the key 5 becomes close to zero, therefore, there is no key leakage current t, time Th increases. Thus, the use in the analog memory of a voltage level regulator, made in the form of an additional analog cell and two entered keys, makes it possible to automatically supply a compensating voltage with high accuracy and thereby increase the storage time and reduce the tuning time. Analog memory device comprising a voltage level regulator connected to the input of the first key and a memory cell consisting of an input amplifier, a second key, a storage element and an output voltage repeater, the first input amplifier being connected to the input of the device, the second the input is connected to the output of the device and to the output of the output voltage follower, the third and fourth inputs are connected to the power buses, the input of the output voltage repeater is connected to the KL output of the second key and to one of the output In the storage element whose other output is connected to the zero potential bus, the output of the first key is connected to the zero potential bus & la, the output of the first key is connected to the input of the second key, characterized in that A fourth key is entered, the input of which is connected to the output of the voltage level regulator, the output of the input of the first key, and the third key entered in the memory cell of the device, the input of which is connected to the output of the input amplifier, and the output to the input of the second th key. Sources of information taken into account in the examination 1. UK Patent 1213457, cl. G 11 C 27/00, 1976. 2.Авторское свидетельство СССР № 662639, кл. G 11 с 27/00, 1975 (прототип ) .2. USSR author's certificate number 662639, cl. G 11 from 27/00, 1975 (prototype).
SU792736225A 1979-03-12 1979-03-12 Analogue storage SU799012A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792736225A SU799012A1 (en) 1979-03-12 1979-03-12 Analogue storage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792736225A SU799012A1 (en) 1979-03-12 1979-03-12 Analogue storage

Publications (1)

Publication Number Publication Date
SU799012A1 true SU799012A1 (en) 1981-01-23

Family

ID=20815015

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792736225A SU799012A1 (en) 1979-03-12 1979-03-12 Analogue storage

Country Status (1)

Country Link
SU (1) SU799012A1 (en)

Similar Documents

Publication Publication Date Title
GB1341833A (en) Digital voltmeter
SU799012A1 (en) Analogue storage
JPS56141617A (en) Comparator circuit
SU860140A2 (en) Analog memory device
GB1123485A (en) Superregenerative null detector
SU853623A1 (en) Controlled current generator
SU686037A1 (en) Integrator
SU826316A1 (en) Dc voltage stabilizer
SU729643A1 (en) Analogue storage cell
SU734812A1 (en) Analogue storage device
EP0076139A3 (en) Double lambda diode memory cell
SU590830A1 (en) Analogue storage
SU666631A1 (en) Dc amplifier
SU842972A1 (en) Analogue storage device
SU942154A1 (en) Analogue storage device
SU736173A1 (en) Analogue memory
SU621067A1 (en) Dc amplifier
US2890334A (en) Electronic integrators
SU966676A1 (en) Reference voltage source
SU590831A1 (en) Analogue storage
SU648991A1 (en) Voltage divider
SU656108A1 (en) Analogue storage
SU678641A1 (en) Differential amplifier
SU146897A1 (en) Linear Voltage Self-stabilizing Generator
SU721834A1 (en) Diode function generator