SU790205A1 - Устройство задержки импульсов - Google Patents

Устройство задержки импульсов Download PDF

Info

Publication number
SU790205A1
SU790205A1 SU782623182A SU2623182A SU790205A1 SU 790205 A1 SU790205 A1 SU 790205A1 SU 782623182 A SU782623182 A SU 782623182A SU 2623182 A SU2623182 A SU 2623182A SU 790205 A1 SU790205 A1 SU 790205A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
elements
inputs
control
Prior art date
Application number
SU782623182A
Other languages
English (en)
Inventor
Юрий Алексеевич Плужников
Евгений Александрович Евсеев
Владимир Анатольевич Ойкин
Александр Сергеевич Чередниченко
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU782623182A priority Critical patent/SU790205A1/ru
Application granted granted Critical
Publication of SU790205A1 publication Critical patent/SU790205A1/ru

Links

Description

(54) УСТРОЙСТВО ЗАДЕРЖКИ ИМПУЛЬСОВ
1
Устройство задержки импульсов относитс  к импульсной технике и может быть использовано в устройствах вычислительной и измерительной техники.
Известны устройства задержки импульсов , которые осуществл ют задержку импульсов с сохранением длительности импульсов 1.
Недостатком таких устройств  вл етс  невозможность осуществл ть задержку на величину, превышающую период следовани  импульсов.
Известны также устройства, содержащие задержку импульсов на величину , превышающую длительность серии входных импульсов 2.
Недостатком таких устройств  вл етс  невозможность осуществлени  задержки на величину меньшую длительности серии входных импульсов. Кроме того,такие устройства имеют недостаточно высокую точность формировани  задержки и длительности импульсов, которые определ ютс  точностью цепочки последовательно срабатывающих аналоговых элементов задержки.
Наиболее близкими к предлагаемому  вл ютс  устройства задержки, содержащие генератор импульсов, первый
элемент И, элемент задержки переднего фронта импульса, формирователь импульсов , первый N-разр дный счетчик импульсов, элементы И перезаписи,
5 второй N-разр дный счетчик импульсов, суммирующий триггер, триггер управлени . Это устройство обеспечивает сдвиг импульсного сигнала со скважностью , равной двум. Дл  скважности
10 произвольно варьируемой в процессе работы (но посто нной в пределах пачки), удваиваетс  число счетчиков З.
Недостатком известного устройства
15 регулируемой задержки импульсов  вл етс  то, что оно обеспечивает временной сдвиг (задержку) только таких пачек импульсов, у которых скважность равна двум. При удвоении числа
20 счетчиков известное устройство сможет осуществл ть задержку пачки импульсов с произвольной скважностью, но посто нной в пределах пачки. Таким образом, известное устройство мо2S жет осуществл ть задержку таких пачек импульсов, в которых импульсы имеют одинаковую длительность и следуют с посто нным периодом. Задержку пачек, в которых импульсы имеют разную длительность и следуют с переменным периодом, известное устройство не обеспечивает.
Цель изобретени  - расширение функциональных возможностей.
Указанна  цель достигаетс  тем, что в устройство задержки импульсов , содержащее генератор импульсов, подключенный к первому элементу И и к первому входу формировател  импульсов , первый N-разр дный счетчик импульсов , неразр дные -выходы которого соединены через соответствующие элементы И перезаписи с установочными входами второго М-разр дного счетчика импульсов, суммирующий триггер и триггер управлени , выход которого соединен со вторым входом первого эле мента И, введены по N входных элементов И первой группы, входных элементов И второй группы, входных элементов И контрол  нул , выходных элементов И контрол  нул , установочних элементов И, М-1 элементов ИЛИ, N+1 выходной элемент И, N+1 дифференцирующа  цепь, дополнительный элемент ИЛИ и дифференцирующа  цепь, инвертор , формирователь сброса, (М+1)-разр дный регистр управлени  вычитанием и N-разр дный регистр управлени  сложением , поразр дные выходы которого подключены через соответствующие входные элементы И первой группы к поразр дным входам первого счетчика, нулевые входы триггеров регистра управлени  сложением подключены к первому выходу формировател  импульсов и ко BTopHBvj входам элементов И перезаписи , единичные входы триггеров со второго по Н-регистра управлени  сложением соединены с выходами установочных элементов И с первого по N-1 соответственно и с единичными вхо дами соответствующих разр дов со второго по М регистра управлени  вычитанием , единичный вход N+1 триггера регистра управлени  вычитанием соединен с выходом N-ro установочного элемента И, первые входы установочных зле.ментов И подключены к пр мым выходам второго счетчика, инверсные выходы которого подключены к первым входам выходных элементов И контрол  нул  н первым,входам входных элементов И контрол  нул , вторые входы которых с первого по N-1 соединены с выходами последу ощих элементов И контрол  нул  и со вторыми входами соответствующих установочных элементов И, выход первого входного элемента И контрол  нул  подключен к единичным входам первых разр дов регистров управлени  сложением и вычитанием ,, второй вход N-ro входного элемента К контрол  нул  соединен с вторым входом N-ro установочного элемента И, со входом установки в нуль первого счетчика, с единичным входом триггера упрвлёни  и со вторым выходом формировател  импульсов, второй
вход которого подключен к выходу генератора , поразр дные входы второго счетчика подключены к выходам соответствующих входных элементов И второй группы, первые входы которых соединены с выходами регистра управлен вычитанием и с первыми входами выходных элементов И, вторые входы входных элементов И второй группы подключены к выходу первого элемента И и ко вторым входам входных элементов И первой группы, причем третьи входы входных элементов И второй группы подключены ко вторым входам выходньис элементов И и ко вторым входам выходных элементов И контрол  нул , кроме того, вышеупом нутые входы входных элементов И второй группы со второго по М подключены к выходам элементов И контрол  нул  предыдудего разр да, а первого - к выходу элемента задержки переднего фронта импульса, выход Н-го выходного элемента И контрол  нул  подключе к первому входу (N+l)-ro выходного элемента И и через дополнительную дифференцирующую цепь - к первому входу формировател  сброса и к нулевому входу триггера управлени , при этом второй вход (N-fl)-ro выходного элемента И подключен к выходу (М4-1)-го триггера регистра управлени  вычитанием, единичный вход которого соединен с выходом N-ro установочного элемента И, выходы выходных элементов И через дифференцирующие цепи подключеныКО входам дополнительного элемента ИЛИ, кроме того, выходы дифференцирующих цепей со второго по N соединены с первыми входам элементов ИЛИ с первого по N-1 соответственно , вторые входы которых соединены с нулевыми входами триггеров со второго по N-регистра управлени  вычитанием, кроме того вторые входы элементов ИЛИ с первого по N-2 соединены с выходами элементов ИЛИ предьщщих разр дов, а второй вход N-1 элемента ИЛИ соединен с выходом N+l дифференцирующей цепи, при этом выход первого элемента ИЛИ соединен с нулевым входом первого разр да регистра управлени  вычитанием, выход дополнительного элемента ИЛИ подключен ко входу суммирующего триггера, инверсный выход которого соединен со вторш входом формировател  сброса, третий вход которого подключен через инвертор ко входу устройства.
На фиг. 1 изображена функциональна  схема предлагаемого устройства; на фиг. 2 - диаграмма работы устройства .
Устройство задержки импульсов содержит генератор 1 импульсов, элемент 2 задержки переднего фронта импульса , элемент И 3, триггер 4 управлени , N-разр дные счетчики 5 и 6, триггеры 7-1 - 7-N регистра управлени  сложением, триггеры 8-1 - 8-{N+l) регистра управлени  вычитанием, вход ые элементы И 9-1 - 9-N первой груп) пы, входные элементы И 10-1 - 10-N второй группы, входные элементы И 11-1 - 11-N контрол  нул , выходные элементы И 12-1 -12-N контрол  нул , .установочные элементы И 13-1 - 13-N, элементы И 14-1 -14-N перезаписи, элементы ИЛИ 15-1 -15-N, выходные элементы И 16-1 - 16-(N+1), дифференцируэщие цепи 17-1 - 17-(N-f-l), формирователь 18 импульсов, дополнительную дифференциальную цепь 19, формирователь 20 импульсов сброса, дополнительный элемент ИЛИ 21, суммирующий триггер 22, инвертор 23. Выходы триггеров 7-1 - 7-N регистра управлени  сложением подключены через соответствующие входные элементы И 9-1 - 9-N первой группы к поразр дным входам первого счетчика 5, нулевые входы триггеров 7-1 - 7-N регистра управлени  сложением подключены к первому выходу формировател  18 импульсов и ко вторым входам элементов И 14-1 -14-N перезаписи. Единичные входы триггеров 7-2 - 7-к регистра управлени  сложением соединены с выходами установочных элементов И 13-1 - 13-(N-1) соответственно и с единичными входами триггеров 8-2 -8регистра управлени  вычитанием. Единичный вход триггера 8-() регистра управлени  вычитанием соединен с выходом установочного элемента И 13Первые входы установочных элементов И 13-1 13-N подключены к пр мым вых6дс1М триггеров 6 счетчика, инверсные выходы которых подключены к первым входам выходных элементов И 12-1 12-N контрол  нул  и к первым входам входных элементов И 11-1 - 11-N контрол  нул . Вторые входы элементов И 11-1 - ll-(N-l) соединены с выходами последующих элементов И 11-2 11-N и со вторыми входами соответствующих установочных элементов И 13-1 - 13-(N-1). Выход элемента И 11-1 подключен к единичным входам триггеров 7-1 и 8-1 регистров управле ни  сложением и вычитанием. Второй вход N-ro входного элемента И 11-N соединен с вторым входом Н-го установочного элемента И 13-М, со входом установки в нуль первого счетчика 5, с единичным входом триггера 4 управлени  и со вторым выходом формировател  18 импульсов, второй вход которого подключен к выходу генератора 1 Поразр дные входы второго счетчика 6 подключены к выходам соответствующих входных элементов И 10-1 - 10-N, первые входы которых соединены с выходами триггеров 8-1 - 8-N регистра управлени  вычитанием и с первыми входа ми выходных элементов И 16-1 - 16-М, бторые входы входных элементов И И 10-1 - 10-Н подключены к выходу
элемента И 3 и ко вторым входам входных элементов И 9-1 9-N. Третьи входы входных элементов И 10-1 - 10-N подключены ко вторым входам выходных элементов И 16-1 - 16-Ми ко вторым входам выходных элементов И 12-1 -12-N контрол  нул , кроме того, вышеупом нутые входы входных элементов И 10-2 - 10-N подключены к выходам элементов И 12-1 - 12-К-1 предыдущего разр да, а первого входного
0 элемента И 10-1 к выходу элемента 2 задержки переднего фронта импульса. Выход N-ro выходного элемента. И 12 контрол  нул  подключен к первому входу (N+l)-ro выходного элемента
S И 16-(N+1) и через дополнительную диффеоенциальную цепь 19 - к первому входу формировател  20 импульсов сброса и к нулевому входу триггера 4 управлени . Второй иход (N+1)-го выходного элемента И 16-(Nfl) подключен
0 к выходу триггера 8-(bi-i-11 регистра управлени  вычитанном, единичный вход которого соединен с выходом установочного элемента И I.l-N. Выходы выходных элементов И 16-1 - 16-fM+-lJ
5 через диффсренцирукхцие цепи 17-1 -17-{М+1 ) подключены ко входам дополнительного элемента ИЛИ 21. Кроме того, выходы дифференцирующих цепей 17-2 - 17- соединены с первы0 ми входами элементов ИЛИ 15-1 15- (N-I) соответственно, вторые входы которых соединены с нулевыми входами триггеров 8-2 - 8-N регистра управлени  вычитанием. Кроме того вто5 рые входы элементов ИЛИ 15-1 15- (м-2) соединены с вь/ходами элементов ИЛИ 15-2 15-(N-1) соответственно, а второй вход элемента ИЛИ 15-(N-l) соединен с выходом дифференцирующей цепи 17-(Н+1). Выход первого элемента ИЛИ 15-1 соединен с нулевым входом триггера 8-1 регистра управлени  вычитанием.
Выход дополнительного элемента ИЛ 21 подключен ко входу суммирую5 щего триггера 22, инверсный выход которого соединен со вторым входом формировател  20 импульсов сброса, третий вход которого подк.пючен через инвертор 23 ко входу устройства и к
0 Первому входу элемента 2 задержки переднего Фронта импульса. Второй вход элемента задержки переднего фронта импульса 2 подключен к выходу генератора 1 и к первому входу
5 элемента И 3, второй вхол которого соединен с выходом триггера 4 управлени . Пр мые выходы триггеров 5 перГвого счетчика чераз элементы И 14-1 - 14-N перезаписи соединены с установочными входами второго
0 счетчика б соответственно.
Примем состо ние триггеров, при котором на пр мом выходе разрешающий (высокий) потенциал, за единичное - 1, а состо ние триггеров, при
s
котором на инверсном выходе разрешающий 3 высокий:} потенциал, за нулевое - О.
Устройство работает следующим образом .
В исходном состо нии счетчики 5 и б, триггеры 7-1 - 7-N и 8-1-8-(N+1 регистров управлени  сложением и вычитанием , а также триггер 4 управлени  и суммирующий триггер 22 наход тс  в нулевом состо нии. Элемент И 3 закрыт по второму входу низким потенциалом пр мого выхода триггера 4 управлени . Входные элементы И 9-1 -9первой группы закрыт низкими потенциалами выходов триггеров 7-1 - 7-N pervscTpa управлени  сложением. Входные элементы И 10-1 - 10-N второй группы и выходные элементы И 16-1 -16закрыт низкими потенциалами выходов триггеров 8-1 8-N регистра управлени  вычитанием, аэлемент И 1б-(ц+1) закрыт низким потенциалом выхода триггера 8-(М+1). Входные элементы И 11-1 - 11-N и выходные элементы И 12-1-- 12-N контрол  нул  открыты по первым входам высокими потенциалами инверсных выходов разр дов счетчика 6, а по вторым входам закрыты низким потенциалом выхода элемента И контрол  нул  преды,цущего разр да . Элемент И 12-1 закрыт низким потенциалом выкода элемента 2 задержки переднего фронта импульса. Установочные элементы И 13-1 - 13-N закрыты низким потенциалом пр мых выходов триггеров соответствующих разр дов счетчика б. ЭлелДекты И 14-1 - 14-N перезаписи закрыты по первым входам низкими потенциалами пр мых выходов счетчика 5.
По приколу серии импульсов, состо щей , напр1№дар из четырех импульсов , первым импульсом запускаетс  элемент 2 задержки переднего фронта г2мпульса. По переднему фронту импульса на выходах формируютс  два коротких следующих друг за другом импульса {фиг. 2). При этом импульс с первого выхода формировател  18 поступает на объединеннь входы элементов И 14-1 - 14-N перезаписи, закрытых по другим входам низкими потенциалами пр мых вьаходов триггеров счетчика 5, и на нулевые входы триггеров 7-1 7-N регистра управлени  сложением , подтвержда  нулевое состо ние триггеров. Импульс со второго выхода формировател  18 поступает на .установочные нулевые входы счетчика 5, подтвержда  нулевое состо ние, на единичный вход триггера 4 управлени , устанавлива  его в единичное состо ние , и на входной элемент И 11-N контрол  нул , открыва  последовательно элементы И 11 от М-го до первого. Кш1упъс с выхода элемента И 11-N устанавливает триггеры 7-1 и 8-1 в единичное состо ние.При этом установочные элементы И 13 остаютс  эакрыты1 1И
по первым входам низкими потенциалами пр мых выходов триггеров счетчика 6. Импульсы генератора 1 ПРОХОДЯТ через бткрытый высоким потенциалом пр мого выхода триггера 4 управлени  элемент И 3 и черев открытый высоким потенциалом пр мого выхода триггера 7-1 входной элемент и , на первый разр д счетчика 5, работающего в режиме сложени . Счетчик 5 заполн етс  импульсами генератора 1.
Спуст  нео6ходк7«юе врем  сдвига, т.е. в момент времени t (фиг. 2) на выходе элемента 2 задержки по вл етс  высокий потенциал, который проходит последовательно через открытые выходные элементы И 12-1 - 12-N контрол  нул  на вход дифференцирующей цепи 19, с выхода которой короткий импульс поступает на нулевой вход триггера 4 управлени , возвраща  его в исходное состо ние, при этом закрываетс  элемент И 3 и прекращаетс  поступление импульсов генератора 1 на вход счетчика 5. Кроме того высокий потенциал выхода элемента задержки 2 открывает выходной элемент И 16-1, дифференцируетс  дифференцирующей цепью 17-1 и короткий импульс через дополнительный элемент ИЛИ 21 поступает на вход суммирующего триггера 22. Суммирующий триггер 22 уси на его пр мом
танавливаетс  в
выходе на выходе устройства) формируетс  передний фронт первого задер анного импульса серии. В таком со1::то нии устройство находитс  до окончани  первого входного импульса серии (момент времени t по диаграмме на фиг. 2).
По концу первого входного импульса серии на выходах формировател  18 снова формируютс  два коротких импульса . При этом импульс с первого выхода формировател  18, гюступа  на нулевые входы триггеров 7-1 - 7-N регистра управлени  сложением, возвращает в исходное состо ние триггер 7-1; и, поступа  на вторые входы элементов И 14-1 - 14-Нперезаписи, переносит содержимое счетчика 5 в счетчик 6, Допустим, что старшим разр дом числа, записанного в счетчике 6 (наход щимс  в состо нии 1), будет i-ый разр д. Тогда высоким потенциалом пр мого выхода i-го разр да счетчика 6 откроетс  по первому входу установочный элемент И 13i i+1 разр да , а низким потенциалом инверсного выхода триггера закроетс  входной Элемент И 11 контрол  нул  i-го разр да . В результате этого закроютс  элементу И 11 всех предыдущих разр дов . Импульс со второго выхода формировател  18 обнул ет счетчик 5, устанавливает в 1 триггер 4 и, проход  последовательно через элементы И 11-N, И ll-(N-l) и т.д., открывает элемент И ll-(i-«-l) выходной сигнал которого через установочный элемент .И 13 устанавливаетс  в 1 триггеры 7-(i+l), 8-(i-H) регистров. При установке в 1 триггера 8-(i+l) открываютс  по первым входа 4 элементы И 10-{i+l) и И 16-(i+l), при установ ке в 1 триггера управлени  4 откры ваетс  элемент И 3, при установке в 1 триггера 7 открываетс  элемент И 9-{i+l) и и 1пульсы эталонной частоты с его выхода начинают поступать через соответствующий элемент ИЛИ счетчика 5 на вход триггера i+jL разр да счетчика 5. После открывани  элемента И 3 импульсы эталонной частоты начинают поступать также через элемент И 10-1, открытый высоким потенциалом выхода триггера 8-1 и вы соким потенциалом выхода элемента 2 задержки, на вход счетчика 6, работающего в режиме вычитани . К приходу второго входного импульса серии в счетчике 5 записываетс  число с j+i по f разр д, соответствующее длительности паузы между первым и вторым импульсами серии . С приходом второго входного импульса (по переднему фронту импульса ) формирователь 18 снова формирует два коротких импульса. Импульс с первого выхода формировател  18, поступа  на нулевые входы триггеров 7-1 - 7-N возвращает в исходное состо ние триггер 7-(i+1), кроме того поступа  на вторые входы элементов И 14-1 - 14-N перезаписи, переносит содержимое счетчика 5 (число, соответствующее паузе и наход щеес  с i+1 поj разр д счетчика 5) в счетчик 6. При этом число, соответствующее паузе, запишетс  соответственно с J+1 по разр д в счетчик 6. Тогда высоким потенциалом пр мого выхода 1-го разр да счетчика 6 откроетс  по переднему входу установочный элемент И 13 J+1 разр да, а низким потенциалом инверсного выхода триггера закроетс  входной элемент И 11 j контрол  нул  j-ro разр да. В резуль . тате этого закроютс  элементы И 11 всех предьшущих разр дов. Импульсы со второго выхода формировател  18 обнул ет счетчик 5, подтверждает .единичное состо ние триггера управлени  4 и через элементы И ll-(j+l) и И 13-J устанавливает в 1 триггеры 7-(j-H), 8-(j+l), j+1 разр да. При этом открываиотс  по первым входа рходной элемент И 10-(j+l) и выходно элемент И 16-(j+l) входной элемент и 9-(j+l) и импульсы опорной частот с его выходг ми начинают поступать че рез соответствующий элемент ИЛИ сче чика 5 на вход триггера j+1 разр да счетчика 5. в момент времени t(cM. диагрг1М му), что соответствует окончанию пе вого выходного импульса серии, все разр ды с первого по i счетчика 6, работающего на вычитание, переход т в нулевое состо ние и открывают инверсными выходами выходные элементы И 12-1 - 12-J контрол  нул . При этом открываютс  входной элемент И 10-(-(+1) выходной элемент И 16-(i+l) и на его выходе по вл етс  высокий потенциал, который дифференцируетс  дифференцирующей цепью 17-(-)1). с выхода диф1 еренцирующей цепи 17- (I-fl) короткий импульс через дополнительный элемент ИЛИ 21 возвргцдает суммирующий триггер 22 в исходное состо ние, формиру  на его выходе задний фронт первого задержанного импульса, а через элементы ИЛИ 15 с J+1 по I первый поступает на нулевой вход триггера 8-1 регистра управлени  вычитанием и возвращает его в исходное состо ние. Кмпульсы .опорной частоты с выхода элемента И 3 через открытый входной элемент И 10-(j4-l) начинает поступать через соответствующий элемент ИЛИ счетчика 6 на вход триг:гера j+1 разр да счетчика 6. Начинаетс  вычитание числа, соответствующего паузе. К концу второго входного импульса серии (момент времени t на диаграмме ) в счетчике 5 с j+1 по I разр д записываетс  число, соответствующее длительности второго входного импульса . По окончании второго входного импульса (по заднему фронту импульса) формирователь 18 вновь формирует два коротких импульса. Импульс с первого выхода формировател  18, поступа  на нулевые входы триггеров 7-1 - 7-N возвращает в исходное состо ние триггер 7-(j+l), кроме того, поступа  на вторые входы элементов И 14-1 - 14-N перезаписи, переносит содержимое счетчика 5 (число соответствующее длительности второго импульса и наход щеес  с j+l по t разр д в счетчике 5) в счетчик 6. При этом число в счетчик б запишетс  соответственно с J+1 по Е разр д. Тогда высоким потенциалом пр мого выхода триггера 1-го разр да счетчика 6 откроетс  по первому входу установочный элемент И 13-1 1-4-1 разр да, а низким потенциалом инверсного выхода триггера закроетс  входной элемент И 11 С контрол  нул  1-го разр да. В результате этого ракроютс  элементы И 11 всех предьду щих разр дов. Импульс со второго выхода формировател  18 обнул ет счетчик 5, подтверждает единичное состо ние триггера управлени  4 и через элементы И 11-(1+1) и И 13-Е устанавливает в 1 триггеры 7-( Е-ь) ,8-( f-H) . При этом открываютс  по первым входам входной элемент И lO-(f-H) и выходной элемент И 16-(В-И) входной элемент И 9-() и импульсы опорной частоты с его выхода начинают поступать через соответствующий элемент ИЛИ счетчика 5 на вход триггера 1+1 разр да счетчика 5.
В гломент времени t, что соответствует началу второго вьрсодного импульса серии, все разр ды с i+1 по j счетчика б переход т в нулевое состо ние и открывают инверсными выходаими соответствующие вьгходные элементы И 12 контрол  нул  с i+1 по J, при этом открываютс  входной элемент И 10-(j4- 1), выходной элемент И ) И на его выходе по вл етс  высокий потенциал, который дифференцируетс  дифференцирующей цепью 17-(J+1), С выхода лифференцирукйдей цепи 17-{J+1) короткий импульс через дополнительный элемент ИЛИ 21 устанавливает в 1 суммирующий триггер 22, формиру  на его з йходе передний фронт второго задержаниогс импульса , а через элементы. ИЛИ 15 c(i + l): по j первый поступает на нулевые вхо ды соогаетствующих триггеров 8 и возвращает триггер 8- (i+1) в исходное состо ние. Импульсы опорной частоты с выхода элемента И 3 через открытый вхолной элемент И 10-(j+l) начинаютпоступат{з через соответствующий элемент ИЛИ счетчика б на вход триггера J+1 разр да счетчика 6 Начинаетс  вычитание числа, соответствующего длительности второго импульса .
В момент времени, t, что соответствует окончанию второго выходного импульса серии, все разр ды с j 4-1 по & счетчика 6 переход т в нулевое состо ние и открывают икверсныз ш выходами соответствующие выходные, элементы И 12 контрол  нул  с j-t-1 по I При этом открываютс  входной элемент И 10-(С+1/, выходной элемент И 16- (f+1 ) и на его выходе по вл етс  высокий потенциал, который дифференцируетс  дифференцирующей цепью 17(S -f-1). С выхода дифференцирующей цепи 17() короткий импульс через дополнительный элемент ИЛИ 21 возвращает суммирующий триггер 22 в исходное состо ние, формиру  задний фронт второго задержанного импульса, а через элементы ИЛИ 15 с j-fl по t перэый поступает на нулевые входы соответствующих триггеров 8 и возвращает риггер 8-(j+l) в исходное состо ние Кроме того, так как счетчик б полностью обнул етс , то инверсные выходы его открывают соответствующие выходные элементы И 12 контрол  нул  с первого по W. На выходе элемента И 12-N контрол  нул  по вл етс  высокий потенциал, который дифференцирует дифференцирующей цепью 19. Импульс с выхода дифференцирующей цепи 19 поступает на вход формировател  импульсов сбрюса 20, открытого по другим входам высоким потенциалом инверюного выхода суммирующего триггера 22 и высоким потенциалом выхода инвертора 23. Выходной импульс формировател  20 устанавливает все элементы схемы в исходное состо ние (момент времени t7 на диаграмме, фиг.2). С момента времени t по tg устройство находитс  в исходном состо нии.
В момент времени tg происходит третий импульс серии, по которому вновь запускаетс  элемент 2 задержки переднего фронта импульса. По переднему фронту третьего импульса на выходах формировател  18 снова формируетс  два коротких следующих друг за другом импульса. Импульсом со второго выхода взводитс  триггер 4 управлени  и в триггеры 7-1 и 8-1 через элементы 11-N - 11-1 записываетс  1 при этом в счетчике 5 с момента времени tg по t записываетс  число, с первого по in разр ц счетчика 5, соответствунйцее длительности третьего импульса. По концу третьего импульса число из счетчика 5 переписываетс  в счётчик 6, обнул ютс  триггер 7-1 и счетчик 5 и записываетс  1 в триггера 7-(п4-1) и 8-(т+1) и т.д.
Таким образом, после окончани  четвертого импульса в счетчик 6 с первого по m разр д записываетс  число , соответствуккдее длительности третьего импульса, с т+1 по разр д Записываетс  число соответствующее паузе между третьим и четвертым импульсами , с Р+1 по г разр д записываетс  число, соответствуклцее длительности четвертого импульса. Соответственно записываетс  1 в

Claims (3)

  1. 96-(р+1), 7-(г+1) , 8-{r-t-l) триггеры. Спуст  необходимое врем  сдвига Т, т.е. в момент t,j на выходе элемента 2 задержки по вл етс  высокий потенциал, который открывает входной элемент И 10-1 и выходной элемент И 16-1 дифференцируетс  дифференцирующей цепью 17-1 и через дополнительный элемент ИЛИ 21 поступает на счетный вход суммирующего триггера 22, на выходе которого по вл етс  высокий потенциал задержанного третьего импУльса. Кроме того, через Открытый входной элемент И 10-1 на Ьход-счетчика 6 поступают импульсы счета. После вычета из счетчика б числа импульсов, соответствующего дл тельности третьего импульса открываютс  выходные элементы И 12 с первого по m разр д. При этом открываютс  входной элемент И 10-{m-fl) и выходно элемент И 16-(т-И), на выходе которого по вл етс  высокий потенциал,поступающий на вход дифференцирующей цепи 17-(т+1). Короткий импульс РЫХОда дифференцирующей цепи 17-(тч-1) через дополнительный элемент ИЛИ 21 поступает на счетный вход суммирующего триггера 22 и возвращает его в исходное состо ние, кроме того коре; кий импульс выхода дифференцирующей цепи 17-() через элементы ИЛИ 15 с п по первый поступают на нулевые входы соответствующих триггеров 8 регистра .управлени  вычитанием и об- нул ет триггер-8-1 тем самым закрыва входной элемент И 10-1 и вьаходной эл мент И 16-1. Аналогичным образом фор мируетс  и четвертый задержанный импульс . После окончани  четвертого импульса выполн ютс  услови  запуска формировател  сброса 20 и на его выходе по вл етс  импульс сброса, привод щий устройство в исходное состо ние . конструктивные особенности предла гаемого технического решени  позвол ют расширить функциональные .возможности устройства -задержки импульсов . Устройство позвол ет осуществл ть задержку серии импульсов, состо щей из импульсов имеющих разную длительность и следующих с переменным периодом. Формула изобретени  Устройство задержки импульсов, содерж 1щее генератор импульсов, подключенный к первому элементу И и к первому входу элемента задержки переднего фронта импульса, второй вход которого подключен ко входу устройства и ко входу формировател  импульсов , первый М-разр дный счетчкк импульсов, поразр дные выходы которого соединены через соответствующие элементы И перезаписи с установочными входами второго N-разр дного счет чика импульсов, суг мирующий триггер и триггер управлени , выход которого соединен со вторым входом первого элемента И, отличающеес  тем, что, с целью расширени  функцио нальных возможностей, в него введены по N-входных элементов И первой груп пы, входных элементов И второй группы , входных элементов И контрол  нул , выходных элементов И контрол  нул , установочных элементов И, N-1 ёлементов ИЛИ, N+1 выходной элемент N+1 дифференцирующа  цепь, дополнительный элемент ИЛИ и дифференцирую цепь, инвертор, формирователь сброса, (N4-1)-разр дный рбгистр управлени  вычитанием и N-разр дный регистр управлени  сложением, пораз р дные выходы которого подключены через соответствующие входные элеме ты И первой группы к поразр дным вх дам первого счетчика, нулевые входы триггеров регистра управлени  сложе нием подключены к первому выходу .формировател  импульсов и ко вторым входам элементов И перезаписи, единичные входы триггеров со второго по N-регистра управлени  сложением соединены с выходами установочных элементов И с первого по N-1 соответственно и с единичными входами соответствующих разр дов со второго по N-регистра управлени  вычитанием единичный вход триггера регистра управлени  вычнтанкем соединен с выходом Н-го установочного элемента И, первые входы установочных элементов И подключены к пр ь-адм выходам второго счетчика, инверсны выходы которого подключены .к первь -; входам выходных элементов И контрол  нул  и первьаи входам элементов И контрол  нул , вторые входы которых с первого по Н-1 соединены с выходами пос едьпощих элементов И КОНТРОЛЕ нул.  и со вторыми входами соответствующих установочных элементов И, выход первого входного элемента И контрол  нул  подключен к единичным входам первых разр дов регистров управлени  ело желием и вычитанием, второй вход N-ro входного элемента И контрол  нул  соединен с вторым входом N-ro установочного элемента И, со входом установки в нуль первого счетчика, с единичным входом триггера управлени  и со вторым выходом формировател  импульсов, второй вход которой подключен к выходу генератора, поразр дные входы второго счетчика подключены к выходам соответствующих входных элементов И второй группы, первые входы которых соединены с выходами регистра управлени  вычитанием и с первыми входами выходных элементов К, вторьте входы входных элементов И второй группы подключены к выходу первого элемента И и ко вторым входам входных элементов И первой группы, причем третьи входы входных элементов И второй группы подключены ко вторым входс м выходных элементов И и ко вторым входам выходных элементов И контрол  нул , кроме того, вышеупом нутые входы входных элементов И второй группы со второго по N подключены к выходам элементов И контрол  нул  предыдущего разр да, а первого - к выходу элемента задержки переднего фронта импульса, выход N-ro выходного э.пемента И контрол  нул  подключен к первому входу {N+1)го выходного элемента И и через .дополнительную дифференцирующую цепьк первому входу формировател  сброса и к нулевому входу триггера управлени , при этом второй вход (N-M)-ro выходного элемента К подключен к выходу {N-fl)-rp триггера регистра управлени  вычитанием, единичный вход которого соединен с выходом N-ro установочного элемента И, выходы выходных элементов И через дифференцирующие , цепи подключены ко входам дополнительного элемента ИЛИ, кроме того, выходы дифференцирующих цепей со второго по N соединены с первыми входами элементов ИЛИ с первого по N-1 соответственно , вторые входы которых соединены с нулевыми входами триггеров со второго по N-регистра управлени  вычитанием, кроме того вторые входы .. . , элементов ИЛИ с первого по- N-2 соединены с выходами элементов ИЛИ предьадущих разр дов, а второй эход N-1 элемента ИЛИ соединен с выходом N+1 диФФеренцирукхцей цепи, при этом выход первого элемента ИЛИ соединен с нулевым входом первого разр да регистра управлени  вычитанием, выход дополнительного элемента ИЛИ подключен ко входу суммирующего триггера, инверсный , выход которого соединен со 79 орым входом -формировател  сброса, етий вход которого подключен через вертор ко входу устройства. Источники информации, ин тые во внимание при экспертизе 1.Авторское свидетельство СССР 479234, кл. Н 03 К 5/153, 30.07.75.
  2. 2.Авторское свидетельство СССР 465726, кл. Н 03 К 5/13, 30,03.75.
  3. 3.Авторское свидетельство СССР 402652, кл. G 04 11/08, 19.10.73.
SU782623182A 1978-06-02 1978-06-02 Устройство задержки импульсов SU790205A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782623182A SU790205A1 (ru) 1978-06-02 1978-06-02 Устройство задержки импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782623182A SU790205A1 (ru) 1978-06-02 1978-06-02 Устройство задержки импульсов

Publications (1)

Publication Number Publication Date
SU790205A1 true SU790205A1 (ru) 1980-12-23

Family

ID=20767851

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782623182A SU790205A1 (ru) 1978-06-02 1978-06-02 Устройство задержки импульсов

Country Status (1)

Country Link
SU (1) SU790205A1 (ru)

Similar Documents

Publication Publication Date Title
SU678434A1 (ru) Устройство дл измерени одиночных и многократных ударных импульсов
SU790205A1 (ru) Устройство задержки импульсов
SU1406735A1 (ru) Генератор импульсов
SU1677852A2 (ru) Генератор импульсов
SU961125A1 (ru) Устройство дл синхронизации импульсов
SU824415A1 (ru) Генератор пачек импульсов
SU725209A1 (ru) Формирователь импульсов
SU855973A1 (ru) Формирователь одиночного импульса
SU974593A1 (ru) Пересчетное устройство
SU603109A1 (ru) Расширитель импульсов
SU1374414A1 (ru) Генератор импульсов с управл емой частотой
SU945971A1 (ru) Формирователь импульсов
SU1626350A1 (ru) Устройство дл задержки импульсов
SU658724A1 (ru) Устройство задержки
SU737915A1 (ru) Измеритель временных интервалов
SU1103352A1 (ru) Устройство дл формировани серий импульсов
SU1725151A1 (ru) Устройство дл измерени расхождени периодов у двух импульсных генераторов с близкими частотами
SU660290A1 (ru) Устройство дл синхронихации импульсных последовательснотей
SU875608A1 (ru) Устройство программируемой задержки импульсов
SU549804A1 (ru) Устройство дл преобразовани параллельного кода в последовательный
SU1167730A1 (ru) Счетчик-умножитель импульсов
SU999166A1 (ru) Управл емый делитель частоты следовани импульсов
SU999072A1 (ru) Формирователь сигналов синхронизации дл устройства считывани информации
SU1411946A1 (ru) Устройство дл выделени последнего импульса в серии
SU970632A1 (ru) Умножитель частоты следовани импульсов