SU780216A1 - Synchronization method - Google Patents

Synchronization method Download PDF

Info

Publication number
SU780216A1
SU780216A1 SU782640428A SU2640428A SU780216A1 SU 780216 A1 SU780216 A1 SU 780216A1 SU 782640428 A SU782640428 A SU 782640428A SU 2640428 A SU2640428 A SU 2640428A SU 780216 A1 SU780216 A1 SU 780216A1
Authority
SU
USSR - Soviet Union
Prior art keywords
functions
weight
result
signal
received signal
Prior art date
Application number
SU782640428A
Other languages
Russian (ru)
Inventor
Григорий Львович Рубинштейн
Юрий Владимирович Альвинский
Олег Васильевич Гелимбатовский
Original Assignee
Предприятие П/Я В-8117
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8117 filed Critical Предприятие П/Я В-8117
Priority to SU782640428A priority Critical patent/SU780216A1/en
Application granted granted Critical
Publication of SU780216A1 publication Critical patent/SU780216A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

(54) СПОСОБ СИНХРбНИЗАЦИИ(54) SYNCHRBNIZATION METHOD

Claims (2)

Изобретение относитс  к радиотехнике и может использоватьс  в техник передачи данных дл  синхронизации в лини х синхронной св зи. Известен способ синхронизации, заключающийс  в перемножении принима емого сигнала с сигналами весовых функций , сдвинутыми один относитель но другого во времени, сравнении результатов перемножени ,интегрировани результата сравнени  и,в зависимости Ьт занака и величины результата интегрировани , коррекции фазы весовых функций fll« Однако при известном способе помехоустойчивость синхронизации недостаточна . Цель изобретени  - повышение помехоустойчивости синхронизации. Дл  этого в способе синхронизации заключающемс  в перемножении принимаемого сигнала с сигналами весовых функций, сдвинутыми один относительно другого во времени, сравнении результатов перемножени , интегрироваНИИ результата сравнени  и, в зависи мости от знака и величины результата интегрировани , коррекции фазы весовых функций, перемножение принимаемого сигнала осуществл ют с сигналами весовых функций, сдвинутыми один относительно другого на длительность тактового интервала, результат перемножени  принимаемого сигнала с сигналом первой весовой функции задерживают на врем , равное разности тактового интервала и половины длительности сигнала весовой функции. На чертеже приведена структурна  электрическа  схема устройства дл  реализации предложенного способа. 3/стройство дл  реализации предложенного способа содержит перемножитеЛ .И 1,2, линию задержки 3, блок 4 сравнени / интегратор 5, генератор 6 ве-, совых .функций. Сущность способазаключаетс  в следующем. При временном сдвиге между весо.выми функци ми, равном длительности ;Т тактового интервала, введение дополнительной операции задержки результата первого перемножени  на врем  -f-, равное-Ьз позвол ет варьировать длительность весовых функций Гц и таким образом воздействовать . .на эффективную полосу пропускани  устройства синхронизации. При этом Обеспечиваетс  возможность повышени  помехоустойчивости за счет укорочени  длительности весовых функций. Устройство, реализующее предлагаемый способ, работае следующим образом . В перемножител х 1 и 2 Принимаемый сигнал перемножаетс  с двум  сигналами весовых функций, длительность fg каждого из которых не превышает длительности Т тактового интервала и вре менный сдвиг между которыми равен Т. Результат перемножени , полученный в пёремножителе 1, задерживаетс  в лини 3 задержки на врем  i,,, , что дает возможность совместитьего во времени с результатом перемножени  , полученным в перемножителе The invention relates to radio engineering and can be used by data transmission technicians for synchronization in synchronous communication lines. The known synchronization method consists in multiplying the received signal with the weight function signals shifted one relative to the other in time, comparing the multiplication results, integrating the comparison result and, depending on the conversion factor and magnitude of the integration result, correcting the phase of the fll weight functions. The method of synchronization noise immunity is insufficient. The purpose of the invention is to improve the synchronization noise immunity. For this, the synchronization method consisting in multiplying the received signal with the weight function signals shifted relative to each other in time, comparing the multiplication results, integrating the comparison result and, depending on the sign and magnitude of the integration result, correcting the phase of the weight functions, multiplying the received signal with signals of weight functions shifted one relative to the other by the duration of the clock interval, the result of multiplying the received signal with the signal The scar of the first weight function is delayed by a time equal to the difference in the clock interval and half the signal duration of the weight function. The drawing shows a structural electrical circuit of the device for implementing the proposed method. 3 / device for the implementation of the proposed method contains a multiplier. And 1.2, the delay line 3, block 4 comparison / integrator 5, the generator 6 of the main functions. The essence of the method is as follows. With a time shift between the weight functions equal to the duration; T of the clock interval, the introduction of an additional operation to delay the result of the first multiplication by the time -f-, equal to L3, allows the duration of the weight functions of Hz to be varied and thus affected. .a effective synchronization device bandwidth. At the same time, it is possible to increase the noise immunity by shortening the duration of the weight functions. A device that implements the proposed method, work as follows. In multipliers 1 and 2, the received signal is multiplied with two signals of weight functions, the duration fg of each of which does not exceed the duration T of the clock interval and the time offset between them is T. The result of the multiplication obtained in the multiplier 1 is delayed in the delay line 3 by time i ,,, which makes it possible to combine it in time with the result of multiplication obtained in the multiplier 2. В блоке 4 сравнени  производитс  опера ци  вычитани  указанных результатов перемножени . Если задержанный результат перемножени , полученный в пёрё ййбжитёлё 1, превышает результат перемножени , полученный в перемножителе 2, результат сравнени  вы-даетс  с положительным знаком, в противоположном случае - с отрицательным Интегратор 5 производит суммирование результатов сравнени  с учетом знака. Выходным сигналом интегратора 5 формируемые в генераторе 6 сигналы весовых функций сдвигаютс  влево, ее ли знак интегральной суммы положителен , или вправо, если знак отрицателе Величина сдвига пропорциональна аб солютному значению интегральной суммы . При таком способе фазировани  сигналы весовых функций устанавливаютс  в определенное временное положе ние относительно принимаемого сигнала . В этом положении.сигнал весовой фу нкции, поступающий не перемножител 1, находитс  слева от энергетическог центра т жести входного сигнала, а сигнал весовой функции, поступающий на перемножитель 2, - справа. Это состо ние  вл етс  устойчивым, так как при смещении весовых функций впр во или влево управл ющее воздействие направлено в сторону, противополож-/ ную смещению, как было описано выше , напротив, состо ние, при котором сйг нал весовой функШй, постуиаюиЯ й Йа перемножитель 1, находитс  справа, а сигнал .весовой функций, поступающий на перемножитель 2, находитс  . слева от принимаемого сигнала,  вл етс  неустойчивым,. Например, при смещении весовых функций вправо увеличиваетс  выходной сигнал перемножител  2, при этом результат сравнени  и интегрирова.ни  , имеет отрицательный и весовые функции движутс  вправо до устойчивого равновеси . То же происходит и при смещении весовых функций влево. Таким образом, обеспечиваетс  опред;еленное взаимное рЪсположение сигнала и весовьгх функций. При укорочении весовых функций дл  синхрониг/ации используютс  только те участки принимаемого сигнала, которые прш:1егают к моментам перекл чени  и несут информацию о его фазе. Эффектив:на  полоса пропускани  устройства синхр.онизации при .этом сужаетс , л ; Предложенный способ о,беспечивает возмож:ность повышени  помехоустойчивости синхронизации, а следовательно , повьЛи.ение точностных характеристик в убЛОви х воздействи  флуктуациовных Помех. Формула изобретени  Способ синхронизации, заключающийс  В перемножении принимаемого сигнал .а с сигналами весовых функций, сдви-, нуТыми один относительно другого во времени, сравнении результатов перемножени , интегрировании результата сравнени  и, в зависимости от знака и величины результата инте;рировани , коррекции фазы весовых функций, отличающийс  тем, что, с целью повышени  помехоустойчивости синхронизации , перемножение принимаемого сигнала осуществл ют с сигналами весовых функций, сдвинутыми один относительно другого на длительность тактового интервала, результат перемножени  принимаемого сигнала с сигналом первой весовой функции задерживают на врем , равное разности тактового интервала и половины длительности сигнала весовой функции. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 540393, кл. Н 04 L 7/02, 1974 (прототип).2. In unit 4 of the comparison, the operation of subtracting the indicated multiplication results is performed. If the delayed multiplication result obtained in transient yibjitol 1 exceeds the multiplication result obtained in multiplier 2, the comparison result is obtained with a positive sign, in the opposite case with a negative integrator 5 produces a comparison of the results taking into account the sign. By the output signal of the integrator 5, the signals of the weight functions generated in the generator 6 are shifted to the left, whether its sign of the integral sum is positive, or to the right if the sign is negative. The amount of shift is proportional to the absolute value of the integral sum. With this method of phasing, the signals of the weighting functions are set to a certain temporary position relative to the received signal. In this position, the signal of the weight function, not coming from multiplier 1, is to the left of the energy center of the body of the input signal, but the signal of the weight function, coming to multiplier 2, is to the right. This state is stable, since when the weight functions are shifted right or left, the control action is directed in the opposite direction to the displacement, as described above, on the contrary, the state in which the weight function is shifted. multiplier 1 is on the right, and the signal of the weight functions arriving at multiplier 2 is. to the left of the received signal, is unstable. For example, when the weight functions are shifted to the right, the output signal of the multiplier 2 increases, while the result of the comparison and the integration is negative, and the weight functions move to the right until stable equilibrium is reached. The same happens with the shift of the weight functions to the left. In this way, a certain mutual relative position of the signal and the weighted functions is provided. When shortening the weight functions for synchronization / ation, only those portions of the received signal are used that are directed to the switching points and carry information about its phase. Efficiency: on the pass-band of the sync-on-ion device when it is narrowed, l; The proposed method provides an opportunity to increase the noise immunity of synchronization and, consequently, improve the accuracy characteristics in the distortions of fluctuating interference. The invention includes a synchronization method consisting in multiplying the received signal. With signals of weight functions shifted one after the other in time, comparing the results of multiplication, integrating the comparison result and, depending on the sign and magnitude of the result of integration; functions, characterized in that, in order to improve the noise immunity of synchronization, the multiplication of the received signal is carried out with the signals of the weighting functions shifted from one another by The duration of the clock interval, the result of multiplying the received signal with the signal of the first weight function, is delayed by a time equal to the difference in the clock interval and half the signal duration of the weight function. Sources of information taken into account during the examination 1. USSR Author's Certificate No. 540393, cl. H 04 L 7/02, 1974 (prototype).
SU782640428A 1978-07-07 1978-07-07 Synchronization method SU780216A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782640428A SU780216A1 (en) 1978-07-07 1978-07-07 Synchronization method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782640428A SU780216A1 (en) 1978-07-07 1978-07-07 Synchronization method

Publications (1)

Publication Number Publication Date
SU780216A1 true SU780216A1 (en) 1980-11-15

Family

ID=20775225

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782640428A SU780216A1 (en) 1978-07-07 1978-07-07 Synchronization method

Country Status (1)

Country Link
SU (1) SU780216A1 (en)

Similar Documents

Publication Publication Date Title
US3899666A (en) Integral correlation and transverse equalization method and apparatus
SU780216A1 (en) Synchronization method
EP0698971A2 (en) Synchronization for DSSS transmission system using jittered pilot code
SU634472A2 (en) Noise-like signal synchronizing arrangement
RU2019026C1 (en) Ripple filter
SU777845A1 (en) Device for synchronising noise-like signals
SU773943A1 (en) Device for synchronizing d-code sequencies
SU1003372A2 (en) Device for synchronizing noise-like signals
SU809619A2 (en) Device for synchronising noise-like signals
SU677093A1 (en) Signal delay time- to-dc voltage converter
GB2298110A (en) Apparatus for providing code tracking in a direct sequence spread spectrum receiver
SU879802A2 (en) Device for synchronizing noise-like signals
SU613512A1 (en) Noise-like signal synchronization device
SU836810A2 (en) Correlation discriminator for synchronizing pseudorandom sequence by time delay
SU1589414A2 (en) Device for clock synchronization
SU886303A1 (en) Device for multichannel reception of discrete signals
SU771897A2 (en) Timing device
JP2773082B2 (en) Baseband delay lock loop device
SU1022326A1 (en) Device for synchronization of noise-like signals
SU637952A1 (en) Synchronous filter
SU862367A1 (en) Automatic corrector of band non-synchronized channels
SU995364A1 (en) Device for multi-position conversion of telegraphic signals
SU1107325A1 (en) Demodulator of digital signals with differential phase shift modulation
SU675494A1 (en) Phase shifter
SU1479985A1 (en) Adaptive aerial system