SU777881A1 - Method of synchronization of communication system with shapewise separation of signals - Google Patents
Method of synchronization of communication system with shapewise separation of signals Download PDFInfo
- Publication number
- SU777881A1 SU777881A1 SU782680031A SU2680031A SU777881A1 SU 777881 A1 SU777881 A1 SU 777881A1 SU 782680031 A SU782680031 A SU 782680031A SU 2680031 A SU2680031 A SU 2680031A SU 777881 A1 SU777881 A1 SU 777881A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- signals
- synchronization
- separation
- communication system
- shapewise
- Prior art date
Links
Description
1one
Изобретение относитс к технике св зи и может использоватьс при передаче непрерывных и дискретных сообщений с помощью ортогональных сигналов.The invention relates to a communication technique and can be used in the transmission of continuous and discrete messages using orthogonal signals.
Известен способ синхронизации системы св зи с разделением сигналов по форме, заключающийс в формировании опорного сигнала, задержке опорного сигнала и определении временного рассогласовани между принимаемым сигналом и задержанным опорным сигналом 1.A known method of synchronization of a communication system with the separation of signals according to the form, comprising forming a reference signal, delaying the reference signal and determining the time difference between the received signal and the delayed reference signal 1.
Однако известный способ синхронизации системы св зи с разделением сигналов по форме обладает большим временем вхождени в синхронизм.However, the known method of synchronization of a communication system with the separation of signals according to their form has a large time to synchronization.
Целью изобретени вл етс уменьшение времени вхождени в синхронизм.The aim of the invention is to reduce the time taken to synchronize.
Дл достижени поставленной цели при формировании опорного сигнала, задержке опорного сигнала и определении временного рассогласовани между принимаемым сигналом и задержанным опорным сигналом , величину задержки опорного сигнала определ ют путем интегрировани принимаемого сигнала в пределах временного интервала, равного периоду ортогональности опорных сигналов.In order to achieve this goal when generating a reference signal, delaying the reference signal and determining the time difference between the received signal and the delayed reference signal, the delay of the reference signal is determined by integrating the received signal within a time interval equal to the orthogonality period of the reference signals.
На чертеже приведена структурна электрическа схема устройства, реализующего предложенный способ.The drawing shows a structural electrical circuit of the device that implements the proposed method.
Устройство содержит последовательно соединенные интегратор 1, нуль-орган 2, элемент задержки 3 и блок разделени сигналов 4, первый вход которого соединен со 5 входом интегратора 1 и вл етс входом устройства, генератор опорных сигналов 5, выходы которого соединены с соответствующими входами элемента задержки 3, при этом выходы блока разделени сигналов 4The device contains a serially connected integrator 1, a null organ 2, a delay element 3, and a signal separation unit 4, the first input of which is connected to the 5th input of the integrator 1 and is the device input, a generator of reference signals 5, the outputs of which are connected to the corresponding inputs of the delay element 3 , while the outputs of the block separation signals 4
10 вл ютс соответствующими выходами устройства.10 are the corresponding outputs of the device.
Устройство работает следующим образом.The device works as follows.
Принимаемый сигнал поступает на входReceived signal arrives at the input
иитегратора 1 и на первый вход блока разделени сигналов 4, с выхода интегратора 1 результат интегрировани поступает на вход нуль-органа 2, если результат интегрировани отличен от нул , нуль-орган 2 вырабатывает сигнал наличи рассогласовани , который поступаетна вход элемента задержки 3, на другие входы которого поступают сигналы с генератора опорных сигналов 5, с выхода элемента задержки 3 опорные сигналы поступают на вторые вхо25 ДЫ блока разделени сигналов 4. Таким образом, использование предложенного способа синхронизации системы св зи с разделением сигналов по форме обеспечивает сокращение времени вхождени в синхро3Q низм вследствие исключени операцииThe integrator 1 and the first input of the signal separation unit 4, from the output of the integrator 1, the integration result is fed to the input of the zero-organ 2, if the integration result is different from zero, the zero-organ 2 generates a signal of the presence of an error, which is input to the delay element 3, to others the inputs of which receive signals from the reference signal generator 5, from the output of the delay element 3, the reference signals are fed to the second inputs of the signal separation unit 4. Thus, the use of the proposed system synchronization method in connection with the division signal in shape provides a reduction time of a sinhro3Q nism operation due to eliminate
усреднени и возможность амплитудной модул ции разнопол рньщн ёи нйламн всех канальных сигналов, fSfo, пёзйб ёт более рационально использовать динамический диапазон каналов свйзй, что выгодно отличает его от прототипа.averaging and the possibility of amplitude modulation of different fields of all channel signals, fSfo, will make more rational use of the dynamic range of the channels, which favorably distinguishes it from the prototype.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782680031A SU777881A1 (en) | 1978-10-31 | 1978-10-31 | Method of synchronization of communication system with shapewise separation of signals |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782680031A SU777881A1 (en) | 1978-10-31 | 1978-10-31 | Method of synchronization of communication system with shapewise separation of signals |
Publications (1)
Publication Number | Publication Date |
---|---|
SU777881A1 true SU777881A1 (en) | 1980-11-07 |
Family
ID=20791718
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782680031A SU777881A1 (en) | 1978-10-31 | 1978-10-31 | Method of synchronization of communication system with shapewise separation of signals |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU777881A1 (en) |
-
1978
- 1978-10-31 SU SU782680031A patent/SU777881A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5479384A (en) | System of synchronously leading in phase locked loop | |
GB1497859A (en) | Data transmission systems | |
GB1073568A (en) | Multiplex pulse communication system | |
US2530957A (en) | Time division system for modulated pulse transmission | |
US3789148A (en) | Multiplex transmission method | |
SU777881A1 (en) | Method of synchronization of communication system with shapewise separation of signals | |
US2935604A (en) | Long range communication system | |
GB1519937A (en) | Multistage selective differential pulse code modulation system | |
JPS5710554A (en) | Modulation and demodulation device for frequency spread multiplex communication | |
SU1091360A1 (en) | Method of synchronizing using marking signals | |
GB1257319A (en) | ||
GB1246142A (en) | Means and method to obtain an impulse autocorrelation function | |
GB1519972A (en) | Data transmission system | |
GB1518006A (en) | Frequency-selective signal receiver | |
SU1748160A1 (en) | Device for simulating multichannel communication system | |
SU944132A1 (en) | Device for synchronizing multifrequency signals | |
JPS573447A (en) | Time division multidimension connecting device | |
SU692100A1 (en) | Data transmission system for electric networks | |
JPS5621440A (en) | Stuff synchronizing system | |
SU451166A1 (en) | COMMUNICATION SYSTEM WITH PHASE FUNCTIONAL FIRST ORDER | |
JPS5558644A (en) | Data transmission system | |
SU938417A1 (en) | Device for transmitting data along two paralel channels | |
SU566406A1 (en) | Video signal masking circuit | |
SU801285A1 (en) | Device for monitoring time delay | |
GB1353017A (en) | Data-transmission systems |