SU777870A1 - Device for receiving address signals in asynchronous pulse communication systems - Google Patents

Device for receiving address signals in asynchronous pulse communication systems Download PDF

Info

Publication number
SU777870A1
SU777870A1 SU782675770A SU2675770A SU777870A1 SU 777870 A1 SU777870 A1 SU 777870A1 SU 782675770 A SU782675770 A SU 782675770A SU 2675770 A SU2675770 A SU 2675770A SU 777870 A1 SU777870 A1 SU 777870A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
address
communication systems
pulse
Prior art date
Application number
SU782675770A
Other languages
Russian (ru)
Inventor
Игорь Францевич Хомич
Original Assignee
Пензенский Завод-Втуз При Заводе Вэм Филиал Пензенского Политехнического Института
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пензенский Завод-Втуз При Заводе Вэм Филиал Пензенского Политехнического Института filed Critical Пензенский Завод-Втуз При Заводе Вэм Филиал Пензенского Политехнического Института
Priority to SU782675770A priority Critical patent/SU777870A1/en
Application granted granted Critical
Publication of SU777870A1 publication Critical patent/SU777870A1/en

Links

Landscapes

  • Selective Calling Equipment (AREA)
  • Arrangements For Transmission Of Measured Signals (AREA)

Description

1one

Изобретение относитс  к электросв зи и может примен тьс  в радиотелеметрических системах с кодовым разделением каналов (сообщений).The invention relates to telecommunications and can be applied in radio telemetry systems with code division channels (messages).

Известно устройство дл  приема сигналов в асинхронно-импульсных системах св зи, содержащее блок приема импульсных сигналов, выход которого подключен к входу регистра сдвига, выходы которого через дешифратор соединены с первыми входами ключей, вторые входы и выходы которых соединены соответственно с выходом блока приема импульсных сигналов и входами приемников информации 1.A device for receiving signals in asynchronous-pulse communication systems is known, comprising a pulse reception unit whose output is connected to the input of the shift register, whose outputs are connected to the first key inputs through the decoder, the second inputs and outputs of which are connected respectively to the output of the pulse receiving unit. and receiver information inputs 1.

Однако известное устройство обладает повышенной веро тностью выделени  ложного сигнала, вызванного сочетанием кода адресов других сообщений (каналов).However, the known device has an increased likelihood of detecting a spurious signal caused by a combination of the address code of other messages (channels).

Цель изобретени  - повышение помехозащищенности .The purpose of the invention is to improve the noise immunity.

Дл  этого в устройство дл  приема адресных сигналов в асинхронно-импульсных системах св зи, содержащее блок приема импульсных сигналов, выход которого подключен к входу регистра сдвига, выходы которого через дешифратор соединены с первыми входами ключей, вторые входы и выходы которых соединены соответственно с выходом блока приема импульсных сиг налов и входами приемников информации.For this, the device for receiving address signals in asynchronous-pulse communication systems contains a pulse reception unit whose output is connected to the input of the shift register, the outputs of which are connected to the first key inputs through the decoder, the second inputs and outputs of which are connected respectively to the output of the block reception of pulse signals and inputs of receivers of information.

введены последовательно соединенные пороговый блок и логический блок, выходы которого подключены к дополнительным входам регистра сдвига, при этом выходыintroduced in series connected threshold block and logic block, the outputs of which are connected to the additional inputs of the shift register, while the outputs

5 дешифратора соединены с входами порогового блока и соответствующими входами логического блока.5 decoder connected to the inputs of the threshold unit and the corresponding inputs of the logic unit.

Иа чертеже приведена структурна  электрическа  схема предложенного устройства.The drawing shows a structural electrical circuit of the proposed device.

10 Устройство дл  приема адресных сигналов содержит блок 1 приема импульсных сигналов, регистр сдвига 2, дешифратор 3, ключи 4, приемники 5 информации, логический , блок 6, пороговый блок 7.10 A device for receiving address signals comprises a block 1 for receiving pulse signals, a shift register 2, a decoder 3, keys 4, information receivers 5, a logic block 6, a threshold block 7.

15 Устройство работает следующим образом .15 The device operates as follows.

С блока 1 приемника импульсных сигналов коды адресов передаваемых сообщений поступают в регистр сдвига 2, имеющий отводы, соответствующие кодам адресов с пассивной паузой.From block 1 of the receiver of pulse signals, the codes of the addresses of the transmitted messages go to shift register 2, having taps corresponding to the address codes with a passive pause.

Дешифратор 3 осуществл ет выделение адресов при полном или частичном совпадении импульсных сигналов на определен25 ных отводах регистра сдвига 2 и открываетThe decoder 3 performs the allocation of addresses with the full or partial coincidence of the pulse signals at certain taps of the shift register 2 and opens

соответствующий ключ 4 дл  поступлени corresponding key 4 for entry

кода измерени  в приемник 5 информации.measurement code in the receiver 5 information.

Одновременно селектируемый адрес сSimultaneously selectable address with

выхода дешифратора 3 поступает на логи30 ческий блок 6 кодов адресов, который вырабатывает сигналы, предназначенные дл  стирани  импульсов, соответствующих коду выделенного адреса, в регистре сдвига 2 с помощью элементов НЕТ.the output of the decoder 3 is supplied to a logical block 6 of address codes, which generates signals intended to erase the pulses corresponding to the code of the selected address in shift register 2 using the elements NO.

В результате этого импульсы кода выделенного адреса в сочетании с принимаемыми импульсами последующего кода адреса не смогут образовать ложный адрес сообщени , что выгодно отличает предложенное устройство от прототипа.As a result, the pulses of the code of the selected address in combination with the received pulses of the subsequent address code cannot form a false address of the message, which distinguishes the proposed device from the prototype.

Необходимо отметить, что хот  на передаче коды адресов различных сообщений выбираютс  так, чтобы они имели определенные , свойственные только им интервалы между импульсами, тем не менее, возможно образование ложного кода адреса и при одновременном приеме кодов адресов нескольких сообщений. При этом выделение ложного адреса может привести к невыделению последующих передаваемых адресов. Поэтому дл  защиты устройства от ложного выделени  адресов при одновременном приеме кодов адресов к выходам дешифратора 3 подключен пороговый блок 7, срабатывающий при одновременном выделении (К+1) или больще адресов и блокирующий логический блок 6, а при необходимости и приемник 5 информации.It should be noted that although the transmission of the address codes of different messages is chosen so that they have certain intervals in between pulses that are peculiar only to them, however, a false address code can be formed while simultaneously receiving the address codes of several messages. In this case, the allocation of a false address may lead to the non-allocation of subsequent transmitted addresses. Therefore, to protect the device from spurious address allocation while simultaneously receiving address codes, a threshold unit 7 is connected to the outputs of the decoder 3, which is triggered by simultaneous allocation (K + 1) or more addresses and a blocking logic unit 6, and, if necessary, also a receiver 5 of information.

Если при этом ансамбль кодов адресов выбран таким образом, что одновременна  передача К или меньше адресов в сумме не образует кода другого адреса или на передаче ограничено число одновременно передаваемых адресов величиной К, то на приеме пороговый блок 7 при срабатываНИИ обнаружит ситуацию ложного выделени  адреса.If at the same time the ensemble of address codes is chosen so that the simultaneous transmission of K or fewer addresses does not constitute a different address code or the number of simultaneously transmitted addresses is limited to the transmission of K, then at reception the threshold unit 7 will detect a false address allocation situation when the NIR is triggered.

Таким образом, предложенное устройство позвол ет существенно снизить веро тность выделени  ложного адреса, вызванного сочетанием кодов адресов других сообщений , как в случае одновременного приема кодов адресов нескольких сообщений, так и при приеме последующих кодов адресов сообщений.Thus, the proposed device can significantly reduce the likelihood of allocating a false address caused by a combination of address codes of other messages, both in the case of the simultaneous reception of address codes of several messages, and when receiving subsequent message address codes.

Claims (1)

Формула изобретени Invention Formula Устройство дл  приема адресных сигналов в асинхронно-импульсных системах св зи, содержащее блок приема импульсных сигналов, выход которого подключен к входу регистра сдвига, выходы которого через дешифратор соединены с первыми входами ключей, вторые входы и выходы которых соединены соответственно с выходом блока приема импульсных сигналов и входами приемников информации, отличающеес  тем, что, с целью повышени  помехозащищенности, введены последовательно соединенные пороговый блок и логический блок, выходы которого подключены к дополнительным входам регистра сдвига, при этом выходы дешифратора соединены с входами порогового блока и соответствующими входами логического блока.An apparatus for receiving address signals in asynchronous-pulse communication systems comprising a pulse reception unit whose output is connected to the input of the shift register, whose outputs are connected to the first key inputs through the decoder, the second inputs and outputs of which are connected respectively to the output of the pulse receiving unit and inputs of information receivers, characterized in that, in order to increase the noise immunity, a series-connected threshold block and a logic block are introduced, the outputs of which are connected to g Additional inputs of the shift register, while the outputs of the decoder are connected to the inputs of the threshold unit and the corresponding inputs of the logic unit. Источники информации, прин тые во внимание при экспертизе 1. Агадл анов И. А. и др. «Основы радиотелеметрии , М., Министерство обороны СССР, 1971, с. 148-151 (прототип).Sources of information taken into account in the examination 1. I. Agadlanov and others. “Fundamentals of radio telemetry, Moscow, USSR Ministry of Defense, 1971, p. 148-151 (prototype).
SU782675770A 1978-10-13 1978-10-13 Device for receiving address signals in asynchronous pulse communication systems SU777870A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782675770A SU777870A1 (en) 1978-10-13 1978-10-13 Device for receiving address signals in asynchronous pulse communication systems

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782675770A SU777870A1 (en) 1978-10-13 1978-10-13 Device for receiving address signals in asynchronous pulse communication systems

Publications (1)

Publication Number Publication Date
SU777870A1 true SU777870A1 (en) 1980-11-07

Family

ID=20790011

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782675770A SU777870A1 (en) 1978-10-13 1978-10-13 Device for receiving address signals in asynchronous pulse communication systems

Country Status (1)

Country Link
SU (1) SU777870A1 (en)

Similar Documents

Publication Publication Date Title
US4114099A (en) Ultrasonic television remote control system
GB1364609A (en) Speech detector for a communication system
SU777870A1 (en) Device for receiving address signals in asynchronous pulse communication systems
JPS5761362A (en) Transmitter/receiver unit
SU580656A1 (en) Device for interlocking telegraphic receiver output in the presence of noise in communication channel
SU1116547A1 (en) Device for selecting recurrent synchronizing signal
KR850003266A (en) Infrared boundary device
SU873442A2 (en) Device for synchronization of m-sequence
US3986112A (en) Novel technique for frequency detection utilizing switching filters
SU756660A1 (en) Device for receiving information with noise suppression
SU690646A1 (en) Device for transmitting and receiving discrete information
SU907817A1 (en) Device for evaluating signal
SU1062757A1 (en) Device for transmitting and checking signals
SU579648A1 (en) Telemechanical frequency information receiver
SU853810A1 (en) Discrete signal receiving device
SU445172A1 (en) Data reception and transmission
SU1084854A1 (en) Device for receiving and processing noise-type signals
SU1012449A1 (en) Device for reception of bio-pulse signal
SU928668A1 (en) Bipulse signal receiver
SU851392A1 (en) Device for connecting subsribbers to trunk line
RU2223606C1 (en) Broadband signal searching device
SU369723A1 (en) DEVICE DIFFERENT SIGNALS AND INTERFERENCE
SU1062884A1 (en) Device for transmitting and receiving digital information
SU543183A1 (en) Synchronous triggering device
SU1487090A1 (en) Data receiver