SU771871A1 - Switching apparatus - Google Patents
Switching apparatus Download PDFInfo
- Publication number
- SU771871A1 SU771871A1 SU792713161A SU2713161A SU771871A1 SU 771871 A1 SU771871 A1 SU 771871A1 SU 792713161 A SU792713161 A SU 792713161A SU 2713161 A SU2713161 A SU 2713161A SU 771871 A1 SU771871 A1 SU 771871A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- switching
- input
- threshold element
- block
- channel
- Prior art date
Links
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
Description
1one
Изобретение относитс к импульсной технике. Устройство может быть использовано в многоканальных измерительных и вычислительных устройствах дл коммутации как аналоговых, 5 ТсШ и дискретных сигналов.The invention relates to a pulse technique. The device can be used in multichannel measuring and computing devices for switching both analog, 5 TSS and discrete signals.
Известны коммутаторы каналов с пбременным циклом работы, состо щие и;; триггеров и элементов И, И-НЕ и задержек 1 .10Known channel switches with a temporary cycle of operation, consisting of and ;; triggers and elements AND, AND-NOT and delays 1 .10
Кроме того, известны коммутирующие устройства дл опроса линий св зи, содержащие блоки пам ти на триггерах, переключающие блоки и элементы И и ИЛИ 2 .15In addition, switching devices for interrogating communication lines are known, which contain memory blocks on flip-flops, switching blocks and AND and OR elements 2 .15
Недостатком известных устройств вл етс невысока надежность работы.A disadvantage of the known devices is the low reliability of operation.
С целью повьппени надежности в коммутирующее устройство, содержащее п каналов, каждый из которых состоит 20 из блока пам ти, соединенного с переключающим блоком, выход которого подключен к пороговому элементу, введены дополнительный пороговый элемент, блок распределени приоритета ив 25 каждый канал шифратор, причем входна шина соединена с входом переключающего блока каждого канала и через дополнительный пороговый элемент с первым входом блока пам ти каждого зОIn order to increase reliability, a switching device containing n channels, each of which consists of 20 of a memory block connected to a switching block whose output is connected to a threshold element, is added an additional threshold element, a priority distribution block, and in 25 each channel is an encoder, and the input the bus is connected to the input of the switching block of each channel and through an additional threshold element with the first input of the memory block of each ZO
канала, второй вход которого подключен к соответствующему выходу блока распределени приоритета, при этом выход блока пам ти через шифратор соединен с шиной кода канала, выход переключающего блока каждого канала подключен к соответствующей выходной шине и через пороговый элемент соединен с другим входом шифратора и соответствующим входом блока распре делени приоритета.the channel, the second input of which is connected to the corresponding output of the priority distribution block, the output of the memory block is connected via the encoder to the channel code bus, the output of the switching block of each channel is connected to the corresponding output bus, and through the threshold element is connected to another encoder input and the corresponding input of the block priority distribution.
На чертеже представлена функциональна схема устройства, содержащего в каждом из каналов блок пам ти 2, переключающий блок 3, пороговый элемент 4 и шифратор 5, а также блок распределени приоритета 6 и дополнительный пороговый , элемент 7.The drawing shows a functional diagram of a device comprising, in each of the channels, a memory block 2, a switching unit 3, a threshold element 4 and an encoder 5, as well as a priority distribution unit 6 and an additional threshold element 7.
Входные сигналы по шине 8 поступают на вход порогового элемента 7 и после формировани записываютс в том блоке пам ти 2, на который поступает разрешение от блока распределени приоритета 6. Одновременно открываетс соответствующий переключающий блок 3. Входной аналоговый (дискретный ) сигнал поступает через переключающий блок на обработку, одновременно через пороговый элемент 4The input signals on bus 8 are fed to the input of the threshold element 7 and after being formed are recorded in that memory block 2, which receives the resolution from the priority distribution unit 6. At the same time, the corresponding switching unit 3 is opened. The input analog (discrete) signal is fed through the switching unit processing simultaneously through threshold element 4
информаци о зан тости выхода поступает в блок распределени приоритета 6, который запирает уже зан тый блок пам ти и отпирает любой свободный . Таким образом, по выходным шинам выдаетс информационный сигнал в течение его времени существовани . Одновременно при поступлении команды от порогового элемента 4 шифраторы 5 определ ют пор дковый номер коммутируемого канала и вьщают код обрабатываемого канала по шинам .information about the output's output enters the priority distribution block 6, which locks the already occupied memory block and unlocks any empty one. Thus, an information signal is issued on the output buses during its lifetime. At the same time, when a command is received from threshold element 4, the encoders 5 determine the sequence number of the switched channel and pass the code of the channel being processed through the buses.
В устройстве врем обработки информации совпадает со временем существовани обрабатываемых сигналов, что исключает потерю информации, повыша , тем самым, надежность его работы .In the device, the time of information processing coincides with the time of the existence of the processed signals, which eliminates the loss of information, thus increasing the reliability of its operation.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792713161A SU771871A1 (en) | 1979-01-15 | 1979-01-15 | Switching apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792713161A SU771871A1 (en) | 1979-01-15 | 1979-01-15 | Switching apparatus |
Publications (1)
Publication Number | Publication Date |
---|---|
SU771871A1 true SU771871A1 (en) | 1980-10-15 |
Family
ID=20805350
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792713161A SU771871A1 (en) | 1979-01-15 | 1979-01-15 | Switching apparatus |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU771871A1 (en) |
-
1979
- 1979-01-15 SU SU792713161A patent/SU771871A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE3750329D1 (en) | Signal reading circuit. | |
FR2668007B1 (en) | SIGNAL PROCESSING UNIT. | |
DE3677553D1 (en) | ACUSTO-OPTICAL SYSTEM FOR TESTING CIRCUITS VERY HIGH SWITCHING SPEED. | |
DE3776178D1 (en) | SLIDE REGISTER SIGNAL MEMORY ARRANGEMENT FOR INCREASED TESTABILITY IN DIFFERENTIAL CASCADE VOLTAGE SWITCHING. | |
FR2345858A1 (en) | BUFFER CIRCUIT FOR MEMORY INPUT SIGNALS | |
FR2617621B1 (en) | TRANSPOSITION MEMORY FOR DATA PROCESSING CIRCUIT | |
FR2608808B1 (en) | INTEGRATED CIRCUIT FOR DIGITAL SIGNAL PROCESSING | |
DE3784769D1 (en) | VIDEO SIGNAL PROCESSING CIRCUITS. | |
SU771871A1 (en) | Switching apparatus | |
DE3751262D1 (en) | Processing circuit for video signals. | |
DE69031786D1 (en) | Digital signal processing system | |
US5557800A (en) | Data compression device allowing detection of signals of diverse wave forms | |
SU1495778A1 (en) | Multichannel device for input of analog data | |
SU978342A1 (en) | Switching device | |
SU792248A1 (en) | Number sorting apparatus | |
SU1297069A1 (en) | Interface for linking peripheral equipment with common memory | |
SU1062753A1 (en) | Device for transmitting measured data | |
SU1309029A1 (en) | Device for determining number of ones in binary code | |
SU1238054A1 (en) | Multichannel device for entering analog data and buffer storage | |
SU649167A1 (en) | Switching apparatus for conference communication | |
SU744987A1 (en) | Pulse distributor | |
SU773979A1 (en) | Redundancy trigger device | |
SU1527635A1 (en) | Dual feed priority device | |
RU2058603C1 (en) | Memory unit | |
SU1403069A1 (en) | Computer to peripherals interface |