г Изобретение относитс к области .электрических вычислительных устройств и может быть использовано в аналоговых вычислительных машинах. Однако из известных устройств дл делени содержит блок сравнени , регистр пам ти, блок управлени 1. , Это устройство обладает сравни тельно низким быстродействием. Из известных устройств аналогично го назначени наиболее близким к пред ложенному вл етс аналоговое делительное устройство,содержащее.соединенные последовательно основной генератор экспоненциального напр жени , б.ток сравнени , триггер, вход основного генератора экспоненциального напр жени подключен к источнику напрЯ1 жени -делител , второй вход блока сравнени присоединен к источнику на пр жени -делимого, дополнительный генератор экспоненциального напр жени ко входу которого подключен источник опорного напр жени , ключевой элемено регистр пг1м ти 2 . Это устройство характеризуетс низким быстродействием вследствие получени результатов делени с частотой , определ емой внешним запуском Целью изобретени вл етс повышение быстродействи . Дл достижени указанной цели в предлагаемое делительное устройство введены дифференциатор импульсов, первый и второй блоки задержки, входы которых соединены с выходом дифференциатора импульсов и управл ющим входом ключевого элемента, выход первого блока задержки подключен к входам запуска основного и дополнительного генераторов экспоненциального напр жени и второму входу триггера, выход которого соединен со входом дифференциатора импульсов, выход второго блока задержки присоединен к входам установки в исходное состойние основного и дополнительного генераторов экспоненциального напр жени ,. На чертеже показана функциональна схема предложенного устройства. Оно содержит первый блок задержки 1, основной и,дополнительный генераторы экспоненциального напр жени 2 и 3, блок сравнени 4, второй блок задержки 5, триггер 6, дифференциатор импульсов 7, ключевой элемент 8, регистр пам ти 9, источник напр жени -делимого 10, источник напр же ни -дзлител 11 и источник опорного напр жени 12. Устройство работает следующим об разом, Импульсном с выхода первого блока задержки 1 запускаютс основной и дополнительный генераторы экспоненциального напр жени 2 и 3,и переключаетс в исходное состо ние триг гер б. Сигнал источника напр жени -дели мого JO подаетс на блок сравнени сигнал источника напр жени -делител 11 подаетс на основной генератор экспоненциального напр жени 2, сиг нал источника опорного напр жени 1 поступает на дополнительный генератор экспоненциального напр жени 3. В момент равенства выходного напр жени основного генератора экспонен циального напр жени 2 и сигнала ис точника напр жени -делимого 10 блок сравнени 4 формирует импульс, пере ключающий триггер б. Длительность импульса на выходе триггера б пропорциональна логарифм отношени сигналов источника напр жени -делимого 10 и источника напр жени -делител 11. Одновременно выходное напр жение дополнительного ге нератора экспоненциального напр жени 3 через ключевой элемент 8 посту пает в регистр пам ти 9. Ключевой элемент 8 управл етс выходным сигналом дифференциатора импульсов 7, В свою очередь выходной сигнал дифференциатора импульсов 7 формируетс в момент переключени триггера б (в момент срабатывани блока сравнени 4) . . При срабатывании ключевого элемен та 8 в регистр пам ти 9 поступает вы ходное напр жение дополнительного ге нератора экспоненциального напр жени 3, пропорциональное произведению величины напр жени источника опорного напр жени 12 на отношение величин напр жений источника напр жени -делимого 10 и источника напр жени -делител 11. Выходной сигнал дифференциатора импульсов 7 через первый и второй блоки задержки 1 и 5 поступает-на входы запуска основного и дополнительного генераторов экспоненциального напр жени 2 и 3. Врем задержки первого, блока задержки 1 выбираетс больше времени задержки второго блока задержки 5, Выходной сигнал второго блока задегэжки 5 устанавливает в исходное состо ние основной и дополнительный генераторы экспоненциального напр жени 2 и 3. В последующий момент времени выходной сигнал первого блока задержки 1 вновь запускает основной и дополнительный генераторы экспоненциального напр жени 2 и 3 и переключает в исходное состо ние триггер 6.. Таким образом,- описанный цикл работы устройства повтор етс . Информаци в регистре пам ти 9 измен етс только после срабатывани ключевого элемента 8. Указанные вьпие конструктивные отличи позволили повысить быстродейctBHe устройства, так как частота получени информации на выходе (в регистре пам ти 9) определ етс только значени ми напр жений делимого и делител . Формула изобретени Аналоговое делительное устройство, содержащее соединенные последовательно основной генератор экспоненциального напр жени , блок сравнени , триггер , вход основного генератора экспоненциального напр жени подключен к источнику напр жени -делител , ко входу блока сравнени присоединен источник напр жени -делимого, дополнительный генератор экспоненциального напр жени , ко входу которого подключен источник опорного напр жени , ключевой элемент, регистр пам ти, о т - л и чающеес тем, что, с целью повышени быстродействи , в него введены дифференциатор импульсов, первый и второй блоки задержки, входы которых соединены соответственно с выходом дифференциатора импульсов и управл ющим входом ключевого элемента , выход первого блока задержки подключен к входам запуска основного и дополнительного генераторов экспоненциального напр жени и первому входу триггера, выход которого соединен со входом дифференциатора импульсов , выход второго блока задержки присоединен к входам установки в исходное состо ние основного и дополнительного генераторов, экспоненциального напр жени . Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 608170, кл. G Об G 7/16, 1977. 2,Авторское свидетельство СССР № 547780,. кл. G Об G 7/16, 1975 ( прототип).