SU734722A1 - Electric wiring testing device - Google Patents

Electric wiring testing device Download PDF

Info

Publication number
SU734722A1
SU734722A1 SU762437081A SU2437081A SU734722A1 SU 734722 A1 SU734722 A1 SU 734722A1 SU 762437081 A SU762437081 A SU 762437081A SU 2437081 A SU2437081 A SU 2437081A SU 734722 A1 SU734722 A1 SU 734722A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
node
inputs
Prior art date
Application number
SU762437081A
Other languages
Russian (ru)
Inventor
Виктор Михайлович Амельченко
Эдуард Сергеевич Вердиш
Анатолий Иванович Мошко
Георгий Афанасьевич Сауриди
Original Assignee
Предприятие П/Я А-3890
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3890 filed Critical Предприятие П/Я А-3890
Priority to SU762437081A priority Critical patent/SU734722A1/en
Application granted granted Critical
Publication of SU734722A1 publication Critical patent/SU734722A1/en

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

Изобретение относитс  к области автоматики и вычис ительной техники и мо жет быть использовано дл  проверки, монтажа радиоэлектронного оборудовани  Известны устройства дл  обнару- жени  неисправностей в электрическом монтаже, содержащие оперативно запоминающее устройство, блок ввода, блок. управлени , блок вывода на печать, блок поиска сопр женных массивов, блок регистров минимальных рассто ний, регист ры адреса, схему сравнени , регистратор гальванических св зей. Недостатки этих устройств состо т в сложности конструкции и низком быстродействии . Наиболее близким техническим решением к предложенному  вл етс  устройство 2. дл  проверки электрического монтажа, содержащее регистратор гальванических св зей, схему сравнени  и узел вывода, первый и второй входы которых соединены.срответственно с выходами регистра задани  и регистра поиска узел ввода программы, подключенный соответствующими выходами к первым входам регистра задани  и узла управлени . Второй вход и первый выход узла управлени  соединены соответственно с выходом и третьим входом узла вывода, подключенного четвертым входом к первому выходу схемы сравнени . Второй выход и третий вход схемы сравнени  соединены соответственно с третьим входом и вторым выходом узла управлени , соединенного четвертым входом с регистратором гальванических св зей, причем узел управлени  включает элементы И и ИЛИ. Недостатком этого устройства, реализующего проверку монтажа методом пр мого перебора,  вл етс  большое врем  проведени  проверки. Цель, изобретени  - сокращение времени проверки монтажа. Поставленна  цель достигаетс  тем, что третий и четвертый выходы узла уп- равле и  подключены соответственно ко входу регистра поиска и входу узла въода программы, причем в узел управлени  введены два регистра, регистр адреса микрокоманд, пам ть микрокоманд, соединенна  первым входом с выходом регистр адреса микрокоманд, дешифратор, первым и вторым выходом соединенный соответственно с первым и вторым выходами узла управлени , и генератор тактовых импульсов , соединенный выходом с первым входом первого элемента И. Второй вход и выход элемента И подключены соответственно к первому входу узла управлени  и второму входу пам ти микрокоманд . Первый и второй В1ходы пам ти микрокоманд соединены соответственно через первый и второй регистры с первыми входами второго и третьего элементов И, выходами соединенных с соответствующими входами элемента ИЛИ, подключенного выходом ко входу регистра адреса микрокоманд. Третий вы ход пам ти микрокоманд соединен со входом дешифратора, третий выход которого и и третий входы узла управле ни  подключены к соответствующим входам четвертого элемента И, соединенного вы ходом с четвертым выходом узла управлени , четвертый вход и третий выход которого соединены соответственно со вторыми входами второго и третьего элементов И и четвертым выходом пам ти микрокоманд. На фиг. 1 показана структурна  схем предложенного устройства; на фиг. 2 проворачиваема  электрическа  цепь; на фиг. 3 «- пример реализации метода половинного разбиени . Устройство содержит регистратор 1 гальванических св зей, регистр 2 задани , регистр 3 поиска, скему 4 сравнени , узел 5 вывода, узел 6 ввода программы , узел 7 управлени , включающий пам ть 8 микрокоманд, регистры 9 и 10, элементы И 11 и 12, элемент ИЛИ 13, деши(}чэатор 14, элементы И 15 и 16, генератор 17 тактовых импульсов и регистр 18 адреса микрокоманды. Выходы регистров 2 и 3 подключены ко входам регистратора 1, назначением которого  вл етс  выборка массивов то чек и самих точек, в соответствии с программой поиска, хран щейс  в пам ти 8, и установление при каждой операции делени  массива наличи  электричес кой св зи между одной точкой и подмас сивами точек (реакци  Да или Нет) Регистры 9 и 10 служат дл  запоминан кода адреса микрокоманд, считываемог з пам ти 8 с послед тощей передачей на егистр 18. Передача кода адреса через элементы 11 и 12 осуществл етс  в зависимоси от сигнала Да или Нет, поступаю- его с регистратора 1. Дещифратор 14 предназначен дл  деифрации кода операции и формировани  , игналов управлени  работой всех узлов стройства. Текуща  микрокоманда, считываема  з пам ти 8, имеет следующий формат: Здесь КТ(КМТ) - код точки (код массива точек), в соответствии с которым в блоке 1 выбираетс  одна точка или массив точек. КОП - код операций, определ ющий сигналы управлени  узлами устройства} КА1 - код адреса, переписываемого в регистр 18 по сигналу Да и выбирающего следующую микрокоманду; КА2 - код адреса, переписываемого в регистр 18 по сигналу Нет и выбирающего следующую микрокоманду . Пор док выбора микрокоманд в зависимости от вида сигнала реакции показан на фиг, 3, где А. - А у - коды массива точек в формате микрокоманды; А - А - коды точек в формате микрокоманды; Р + (-) - сигнал наличи  (отсутстви ) св зи, поступающей с регистратора 1 и N - уровн  делени  массива точек. Дл  правильной работы устройства все точки провер емого монтажа разбивают на группы, в каждую из которых вход т точки, гальванически св занные между собой (образующие электрическую цепь). Все провер емые точки условно нумеруютс  сквозной нумерацией. Программу проверки, представл ющую собой последовательность номеров провер емых точек, записывают на программоноситель . Номера точек, принадлежащих одной цепи, записывают последовательно один за другим в пор дке их возрастани . Номер последней точки каждой цепи записывают вместе с кодом, обозначающим конец цепи. Например, программу дл  проверки цепн, изображенной на фиг. 2, записывают в такой последовательности: A,j, Aj, А, А конец цепи.The invention relates to the field of automation and computing technology and can be used to test and install electronic equipment. There are known devices for detecting electrical installation faults, which contain a random access memory, an input unit, a unit. controls, a printout unit, a matching array search unit, a minimum distance register unit, an address register, a comparison circuit, a galvanic coupler. The drawbacks of these devices are the complexity of the design and low speed. The closest technical solution to the proposed device is 2. for checking the electrical installation, containing a galvanic communications recorder, a comparison circuit and an output node, the first and second inputs of which are connected respectively to the outputs of the job register and the search register the program input node connected to the corresponding outputs to the first inputs of the job register and control node. The second input and the first output of the control unit are connected respectively to the output and the third input of the output unit connected by the fourth input to the first output of the comparison circuit. The second output and the third input of the comparison circuit are connected respectively to the third input and the second output of the control unit connected by the fourth input to the galvanic communications recorder, and the control unit includes AND and OR elements. A disadvantage of this device that implements a direct iteration of the installation check is a large test time. The purpose of the invention is to reduce the time of installation verification. The goal is achieved by the third and fourth outputs of the control node and connected respectively to the input of the search register and the input of the program input node, where two control registers are entered in the control node, the microinstruction address register, the microinstruction memory connected to the first input and the output register microinstructions, a decoder, the first and second output connected respectively to the first and second outputs of the control unit, and a clock generator connected to the first input of the first element I. The second input and output are ementa and connected respectively to the first input of the control unit and the second input of the microinstruction memory. The first and second V1 microcommand memory inputs are connected via the first and second registers, respectively, to the first inputs of the second and third AND elements, the outputs connected to the corresponding inputs of the OR element, connected by an output to the input of the microinstruction address register. The third output of the microinstructions memory is connected to the input of the decoder, the third output of which and the third inputs of the control node are connected to the corresponding inputs of the fourth And element connected to the fourth output of the control node, the fourth input and the third output of which are connected respectively to the second inputs of the second and the third element AND and the fourth output of the memory of microinstructions. FIG. 1 shows the flow diagrams of the proposed device; in fig. 2 turned electric circuit; in fig. 3 "is an example of the implementation of the half partition method. The device contains a galvanic communications recorder 1, a job register 2, a search register 3, a skim 4 comparisons, an output node 5, a program input node 6, a control node 7 including memory 8 micro-instructions, registers 9 and 10, elements 11 and 12, element OR 13, deshi (} chaeator 14, elements 15 and 16, clock generator 17 and microcommand address register 18. The outputs of registers 2 and 3 are connected to the inputs of recorder 1, the purpose of which is to select arrays of points and points themselves, according to the search program stored in memory 8, and set as each operation of dividing the array of electric connection between one point and subdivision of points (reaction Yes or No) Registers 9 and 10 are used to remember the address code of microinstructions readable by memory 8 and then transferred to the register 18. Transferring the address code via elements 11 and 12 are carried out depending on the signal Yes or No, coming from registrar 1. Defender 14 is designed to de-differentiate the operation code and the formation, the signals, controlling the operation of all the nodes of the device. The current microinstruction readable from memory 8 has the following format: Here CT (KMT) is a point code (point array code), according to which in block 1 one point or an array of points is selected. COP - operation code defining the device node control signals} КА1 - address code rewritten to register 18 by the Yes signal and selecting the next micro-command; KA2 is the code of the address rewritten to register 18 by the No signal and selecting the next micro-command. The order of the choice of microinstructions depending on the type of reaction signal is shown in FIG. 3, where A. —Ay - the codes of the array of points in the format of the microcommand; A - A - codes of points in the format of microcommands; P + (-) is the signal of the presence (absence) of a connection coming from the recorder 1 and N is the division level of the array of points. For proper operation of the device, all points of the monitored installation are divided into groups, each of which includes points galvanically connected to each other (forming an electrical circuit). All checked points are conventionally numbered continuously. A verification program, which is a sequence of numbers of checked points, is recorded on a program carrier. The numbers of points belonging to one circuit are recorded sequentially one after the other in order of their increase. The number of the last point of each circuit is recorded along with a code indicating the end of the circuit. For example, the program for testing the chain shown in FIG. 2, write in this sequence: A, j, Aj, A, A end of the chain.

Устройство работает следующим образом .The device works as follows.

Выбрав точку цепи, номер которой расположен на носителе первым, прове р ют наличие сигнала реакции Да этой точки с остальными точками монтажа, представл ющими единый замкнутый массив. При наличии такого сигнала массив делитс  пополам и затем провер етс  наличие св зи с каждым из образова шихс  подмассивов. Первый же подмассив , с которым устанавливаетс  св зь, снова делитс  пополам, и провер етс  наличие св зи с каждым из вновь образовавшихс  подмассивов. Таким образом, деление массивов продолжаетс  до тех пор, пока в качест ве подмассива не выбираетс  одна точка . Код точки при этом запоминаетс  в регистре 3. Дл  определени  правильности данной св зи запомненный номер точки сравниваетс  с точкой, заданной в регистре 2. Если номера оказываютс  одинаковыми , то перва  точка , найденна  из массива точек, будет точка А.. Сигнал об окончании сравнени  поступает на узел 6 в котором осуществл етс  ввод следующей точки Ai, код которой запоминаетс  в регистре 2. Между точками А. и А л регистратор 1 провер ет наличие электрической св зи. Если между точками А, и А св зи нет, то сигнал Отсутствие соединени  с дешифратора 14 поступает в узел 5 дл  вывода на печать кодов точек А и А- и вида неисправности -, После окончани  печати устройство переходит к вводу новой цепи. При наличии такой св зи отыскиваетс следующа  точка в монтаже, имеюща  электрическую св зь с заданной точкой После нахождени  следующей точки код ее запоминаетс  в регистре 3 н сравниваетс  с кодом точки, запомненны в регистре 2. Если коды не совпали, то сигнал со схемы 4, соответствующий виду неисправности ложное соединение. Поступает в узел 5 дл  вывода на печать кодов точек А «j и В и вида неисправности + (фиг. 2,6). После окончани  печати устройство переходит к вводу новой цепи. При наличии сигнала сравне-By selecting the first point of the chain, the number of which is located on the carrier, check the presence of the Yes reaction signal of this point with the remaining mounting points representing a single closed array. With such a signal, the array is split in half, and then the presence of a link with each of the sub-arrays formed is checked. The first subarray with which communication is established is divided in half again, and the presence of communication with each of the newly formed subarrays is checked. Thus, the division of the arrays continues until one point is selected as the subarray. The point code is then stored in register 3. To determine the correctness of the given connection, the memorized point number is compared with the point specified in register 2. If the numbers are the same, then the first point found from the point array will be point A. arrives at node 6 in which the next point Ai is entered, the code of which is stored in register 2. Between points A. and Al, registrar 1 checks the presence of electrical communication. If there is no connection between points A and A, then the signal No connection with decoder 14 goes to node 5 to print the codes of points A and A and type of malfunction -, After printing is finished, the device proceeds to input a new circuit. With such a connection, the next point in the installation, which is electrically connected to a given point, is found. After finding the next point, its code is stored in register 3 and compared with the point code stored in register 2. If the codes do not match, the signal from circuit 4, a false connection corresponding to the type of fault. It enters the node 5 for printing the codes of the points А «j and В and the type of malfunction + (Fig. 2.6). After printing is finished, the device proceeds to input a new circuit. In the presence of a signal,

ни  следующей найденной точкой будет точка А уnor the next point found will be point A y

Далее этап контрол  повтор етс , пока не будет проверена вс  цепь. Нова  цепь провер етс  после того, как возможные св зи провер емой цепи со всеми точками монтажа проверены и ошибок нет, т. е. в регистре 2 задани  находитс  последн   точка цепи . о чем свидетельствует нрличне признака Конец цепи, а с дешифратора 14 поступает сигнал Конец поиска в узел 6 через элемент И 15.Next, the monitoring step is repeated until the entire circuit is tested. The new circuit is checked after possible connections of the circuit under test with all mounting points are checked and there are no errors, i.e. in register 2 of the task there is the last point of the circuit. as evidenced by the sign of the end of the circuit, and from the decoder 14 a signal comes End of the search in node 6 through the element 15.

Claims (2)

В конце программы на программоно- сителе записываетс  код окончани  программы проверки, по которому узел 6 формирует команду Конец проверки и подает соответствующий сигнал индика- Таким образом, устройство позвол ет обнаруживать неисправности электрического монтажа с установлением вида каждой неисправности при сокращенном времени контрол  монтажа. Формула изобретени  Устройство дл  проверки электрического монтажа, содержащее регистратор гальванических св зей, схему сравнени  и узел вывода, первый и второй входы ; . которых сое и11ены соответственно с выходами регистра задани  и регистра поиска , узел ввода программы, подключенный соогветств тошими выходами к первым входам регистра задани  и узла управлени , второй вход II первый выход которого соединены соответственно с выходом и третьим входом узла вывода, подключенного четвертым входом к первому выходу схемы сравнени , второй выход и третий вкод которой соединены соответственно с третьим входом и вторым выходом узла упразлени , соединенного четвертым входом с регистратором гальванических св зей, причем узел управлени  включает элементы И и ИЛИ, отличающеес  тем, что, с целью сокращени  времени проверки монтажа, третий и четвертый выводы узла управлени  подключены соответственно ко входу регистра поиска и входу узла ввода программы, причем в узел управлени  введены два регистра, регистр адреса микрокоманд, пам ть микрокоманд, соединенна  первым входом с выходом регистра адреса микрокоманд, дешифра-At the end of the program, the end program of the test program is recorded by the programmer, according to which the node 6 forms the End Test command and issues the corresponding indication signal. Thus, the device allows detecting electrical installation faults with establishing the type of each fault with a reduced installation monitoring time. Claims An apparatus for checking electrical installation, comprising an electroplating recorder, a comparison circuit and an output node, first and second inputs; . which are connected to the outputs of the register of the search and the register, the input unit of the program connected to the first inputs of the reference register and the control node, the second input II the first output of which is connected respectively to the output and the third input of the output node connected by the fourth input to the first the output of the comparison circuit, the second output and the third code of which are connected respectively to the third input and the second output of the control unit connected by the fourth input to the recorder of electroplating Here, the control unit includes AND and OR elements, characterized in that, in order to reduce the installation verification time, the third and fourth terminals of the control unit are connected respectively to the input of the search register and the input of the program input node, and two registers are entered into the control node addresses of microinstructions, memory of microinstructions, connected by the first input with the output of the register of addresses of microinstructions, decrypted тор, первым и вторым выкодом соединенный соответственно с первым и вторым выходами узла управлени , и генератор тактовых импульсов, соединенный выходом с первым входом первого элемента И второй вход и выход которого подключены соответственно к первому вкоду „ узла управлени  и второму входу пам ти, микрокоманд, первый и второй выходы которой соединены соотвественно через пер-гвый и второй регистры с первыми входами второго и третьего элементов И, вы- ходами соединенных с соответствующими входами элемента ИЛИ, подключенного выходом ко входу регистра адреса микрокоманд , третий выход пам ти микрокоманд соединен со входом дешифратора,. третийa torus, the first and second outputs connected respectively to the first and second outputs of the control unit, and a clock pulse generator connected to the first input of the first element And the second input and output of which are connected respectively to the first code of the control node and the second memory input, microinstructions, the first and second outputs of which are connected respectively through the first and second registers with the first inputs of the second and third elements AND, the outputs connected to the corresponding inputs of the OR element connected by the output Valid addresses of microinstruction register, the third output memory connected to the input of microinstruction decoder ,. third выход которого и второй и третий входы узла управлени  подключены к соответствующим входам четвертого элемента И, соединенного выходом с четвертым выходом узла управлени , четвертый вход и третий выход которого соединены соответственно со вторыми входами второго и третьего элементов И и четвертым выходом пам ти микрокомад.the output of which and the second and third inputs of the control unit are connected to the corresponding inputs of the fourth And element connected to the fourth output of the control node, the fourth input and the third output of which are connected respectively to the second inputs of the second and third And elements and the fourth memory output of microoads. Источники информации, прин тые во внимание при экспертизе 1-; Авторское с видетельство СССР № 521572, кл. С 06 15/46, 1974.Sources of information taken into account in the examination of 1-; Copyright with the USSR USSR number 521572, cl. From 06/15/46, 1974. 2. Авторское свидетельство СССР № 288420, кл. Q 06 F 15/46, 1969 (прототип).2. USSR author's certificate No. 288420, cl. Q 06 F 15/46, 1969 (prototype). S i.S i. б Ab a
SU762437081A 1976-12-28 1976-12-28 Electric wiring testing device SU734722A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762437081A SU734722A1 (en) 1976-12-28 1976-12-28 Electric wiring testing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762437081A SU734722A1 (en) 1976-12-28 1976-12-28 Electric wiring testing device

Publications (1)

Publication Number Publication Date
SU734722A1 true SU734722A1 (en) 1980-05-15

Family

ID=20689458

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762437081A SU734722A1 (en) 1976-12-28 1976-12-28 Electric wiring testing device

Country Status (1)

Country Link
SU (1) SU734722A1 (en)

Similar Documents

Publication Publication Date Title
US4601033A (en) Circuit testing apparatus employing signature analysis
SU734722A1 (en) Electric wiring testing device
EP0110354B1 (en) Detecting improper operation of a digital data processing apparatus
SU934488A1 (en) Electric connection testing device
SU741277A1 (en) Electric wiring testing device
SU746523A1 (en) Device for shaping programs for testing wiring
RU2127447C1 (en) System for testing of digital devices
SU808997A1 (en) Device for monitoring separate circuits of an electric wiring
SU907556A1 (en) Device for testing electric parameters of digital units
SU911376A1 (en) Apparatus for checking radiocomponent wiring correctness
SU888136A1 (en) Device for testing wiring circuits
SU647694A1 (en) Wiring testing arrangement
SU957278A1 (en) On-line storage unit checking device
SU873247A2 (en) System for checking digital node electric parameters
SU947863A1 (en) Device for control and diagnosis of logic units
SU805264A1 (en) Device for locating faulty logacal module in a discrete control system
SU962960A1 (en) Device for functional testing
SU622097A1 (en) Wiring diagram checking method
SU690648A1 (en) System for automatic programme checking of communication apparatus
SU476564A1 (en) Device for monitoring and diagnosing faults binary schemes
SU748421A1 (en) Wiring testing device
SU699452A1 (en) Arrangement for automatic checking of electric circuits
SU1513418A1 (en) Apparatus for monitoring parameters
SU860074A1 (en) Device for malfunction registration
SU742958A1 (en) Device for predicting failures of radio electronic apparatus