SU731437A1 - Pulse repetition frequency divider - Google Patents

Pulse repetition frequency divider Download PDF

Info

Publication number
SU731437A1
SU731437A1 SU782583522A SU2583522A SU731437A1 SU 731437 A1 SU731437 A1 SU 731437A1 SU 782583522 A SU782583522 A SU 782583522A SU 2583522 A SU2583522 A SU 2583522A SU 731437 A1 SU731437 A1 SU 731437A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
counter
frequency divider
Prior art date
Application number
SU782583522A
Other languages
Russian (ru)
Inventor
Владимир Федорович Годин
Original Assignee
Предприятие П/Я Р-6758
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6758 filed Critical Предприятие П/Я Р-6758
Priority to SU782583522A priority Critical patent/SU731437A1/en
Application granted granted Critical
Publication of SU731437A1 publication Critical patent/SU731437A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) ДЕЛИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ(54) THE DIVIDER OF THE PULSE OF THE PULSE OF THE PULSE

1one

Изобретение относитс  к области автоматики и выч.исл.игельной те.хники « может быть 1спользовано, например, в автоматических системах упразленИ .The invention relates to the field of automation and the calculation of the number of spruce ones can be used, for example, in automatic systems.

Известен делитель частоты следовани , импульсов, содержанхин счетчики с дополнительными св з ми, организуемыми с поMooibio блоков опознавани  и блоков сброса , -набираемы.х переключател ми 1.The following frequency divider, pulses, are known, containing counters with additional links, organized with Moibio identification blocks and reset units, - reversible switches 1.

Недостатком оииеанного устройства  вл етс  сложность и невозможность одновременного изменени  частоты и скважности выходных имиульсов.The disadvantage of the device is the complexity and impossibility of simultaneously changing the frequency and duty cycle of the output imiulses.

Наиболее близки.м по технической сущности к изобретению  вл етс  делитель часTo iы следовани  импульсов, содержащий задающие блоки, управл ющий блок вентилей , счетчики имиульсов, вентильные и формируюнАие блоки 2.The closest to the technical essence of the invention is a pulse-to-pulse divider comprising driver blocks, a control block of valves, immersion counters, valve blocks, and forming blocks 2.

Недостатком данного устройства  вл етс  невозможность регулировани  скважности выходных импульсов при сохранении иеремениого коэффициента делени .The disadvantage of this device is the impossibility of controlling the duty cycle of the output pulses while maintaining the same division factor.

Целью предлагаемого ;13обретени   вл етс  обеспечение переменной скваж.ности выходных -импульсов при сохранении переменного коэффициента делени .The purpose of the proposed; 13th acquisition is to provide a variable borehole output output pulses while maintaining a variable division factor.

Эта .цель достигаетс  тем, что, в делитель частоты следовани  импульсов, содержащий счетчики импульсов, выход первогоThis target is achieved by the fact that, in a pulse frequency divider containing pulse counters, the output of the first

22

ИЗ которых соединен с входом денгмфратора нул , иерзый и второй переключатели, виходы которых соединены соответственно с информационными входами второго и третьего счетчиков, имиульсов, введены умножитель частоты, вход которого соединен с входом первого счетчика имиульсов, а выход - с входом второго счетчика iniпульсов . / S-триггер. / -вход которого соед;1}1е: с льгходом деи)ифратора 1:ул  непосредстзекио и чорез иервый переключатель - с инфор.маиионны.м входом иервого счетчика ; миульсон, и дополиительный дешифратор нул , выход которого соединен с FROM which is connected to the input of the dengmfratora zero, iherzy and second switches, whose inputs are connected respectively to the information inputs of the second and third counters, emulsions, a frequency multiplier is inputted, the input of which is connected to the input of the first counter imulses, and the output to the input of the second impulse counter. / S trigger / - the input of which connection is 1} 1e: with the dei privilege; if the Idratora 1: street directly and the chores are; the first switch is from the informaion ion input of the first counter; miulson, and a complementary decoder zero, the output of which is connected to

15 5-входом триггера, и с входом второго переключател , а вход - с выходом третьего счетчика )п;пул сов, вход которого соединен с выходом второго счетчика пмиульсов.15 5-input trigger, and with the input of the second switch, and the input - with the output of the third counter) n; pool sov, whose input is connected to the output of the second counter of the puls.

На чертеже изображена структурна  The drawing shows a structural

20 электрическа  схема дел)тел  частоты следовани  импульсов.20 electrical diagram of the pulse pulse frequency bodies.

Дел;ггель содержит умиож1ггель чаето: .ы /, c-.T4HKii 1. 3, 4 импульсов, выполненные зыч;ггаюи1ими, дешифраторы 5, 6 нул . 7, 8, программные, / 5-триг25Cause; the ghel contains the following information: .y /, c-.T4HKii 1. 3, 4 pulses, performed by the screech; gayuyi, decoders 5, 6 zero. 7, 8, software, / 5-trig25

следуюшим обрачастотой f,,x иоетула от the following f, x Ioetula from

на 30 входы улпюжител  . и счетчика 2.on 30 entrances ulpuzhitel. and counter 2.

Claims (1)

Делитель частоты следования импульсов, содержащий счетчики импульсов, вы5 ход первого из которых соединен с входом дешифратора нуля, первый и .второй переключателя, выходы которых соединены соответственно с информационными· входами второго и третьего счетчиков импульсов, о т л и ч а ю щ и й с я тем, что' с целью обеспечения переменной скважности выходных .импульсов при сохранении переменного коэффициента деления, в -него введены умножитель частоты, вход которого соединен с входом первого счетчика импульсов, а выход с входом второго счётчика Импульсов, RS-триггер, R — вход которого соединен с выходом дешифратора нуля, непосредственно и через первый переключатель — с информационным входом первого счетчика импульсов, и дополнительный дешифратор нуля, выход которого соединен с S-входом триггера и с входом второго переключателя, вход — с выходом третьего 25 счетчика импульсов, вход которого соединен с выходом второго счетчика импульсов.Pulse repetition rate divider containing pulse counters, the output of the first of which is connected to the input of the zero decoder, the first and second switches, the outputs of which are connected respectively to the information inputs of the second and third pulse counters, with the fact that 'in order to ensure a variable duty cycle of the output pulses while maintaining a variable division ratio, a frequency multiplier has been introduced, the input of which is connected to the input of the first pulse counter, and the output to the input of the second counter Pulses, RS-trigger, R - the input of which is connected to the output of the zero decoder, directly and through the first switch - to the information input of the first pulse counter, and an additional zero decoder, the output of which is connected to the S-input of the trigger and the input of the second switch, the input is with the output of the third 25 pulse counter, the input of which is connected to the output of the second pulse counter. Источники информации, принятые во внимание при экспертизе изобретения:Sources of information taken into account in the examination of the invention:
SU782583522A 1978-02-27 1978-02-27 Pulse repetition frequency divider SU731437A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782583522A SU731437A1 (en) 1978-02-27 1978-02-27 Pulse repetition frequency divider

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782583522A SU731437A1 (en) 1978-02-27 1978-02-27 Pulse repetition frequency divider

Publications (1)

Publication Number Publication Date
SU731437A1 true SU731437A1 (en) 1980-04-30

Family

ID=20750587

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782583522A SU731437A1 (en) 1978-02-27 1978-02-27 Pulse repetition frequency divider

Country Status (1)

Country Link
SU (1) SU731437A1 (en)

Similar Documents

Publication Publication Date Title
SU731437A1 (en) Pulse repetition frequency divider
JPS57206862A (en) Meter for vehicle
SU1072246A1 (en) Random signal generator
DE2608413A1 (en) Fast and precise clock pulse generator - has crystal clock driving counter whose outputs are gated to bistable flipflops
SU790246A2 (en) Pulse duration selector
SU792573A1 (en) Pulse shaper
SU913568A1 (en) Device for shaping pulse trains
SU680157A1 (en) Device for monitoring two pulsed generators
SU632065A1 (en) Pulse-frequency functional generator
SU645155A1 (en) Square-rooting arrangement
SU640268A1 (en) Arrangement for determining transient process parameters
SU651477A1 (en) Voltage calibrator
JPS5776926A (en) Control system for counting circuit
SU487450A1 (en) Device for forming a series of rectangular pulses
SU780177A1 (en) Pulse checking device
SU1135004A1 (en) Frequency multiplier
SU982060A1 (en) Pupil examining device
SU1115059A1 (en) Device for simulating data processing system
SU415639A1 (en)
SU866751A1 (en) Pulse rate scaler with countdown of 2,5:1
SU828417A1 (en) Pulse counter with variable counting coefficient
RU1800595C (en) Multi-channel delayed pulse train generator
SU1501083A1 (en) Arrangement for modeling mass service system
SU676985A1 (en) Information input arrangement
SU1638797A1 (en) Controlled distributor