SU721829A1 - Вычислительное устройство - Google Patents

Вычислительное устройство Download PDF

Info

Publication number
SU721829A1
SU721829A1 SU782667152A SU2667152A SU721829A1 SU 721829 A1 SU721829 A1 SU 721829A1 SU 782667152 A SU782667152 A SU 782667152A SU 2667152 A SU2667152 A SU 2667152A SU 721829 A1 SU721829 A1 SU 721829A1
Authority
SU
USSR - Soviet Union
Prior art keywords
integrator
output
comparator
signal source
voltage
Prior art date
Application number
SU782667152A
Other languages
English (en)
Inventor
Николай Иванович Корсунов
Original Assignee
Харьковский Ордена Ленина Политехнический Институт Им. В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковский Ордена Ленина Политехнический Институт Им. В.И.Ленина filed Critical Харьковский Ордена Ленина Политехнический Институт Им. В.И.Ленина
Priority to SU782667152A priority Critical patent/SU721829A1/ru
Application granted granted Critical
Publication of SU721829A1 publication Critical patent/SU721829A1/ru

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Description

(54) ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО
Изобретение относитс  к области вычислительной технуши и может быть испол зовано в аналоговых вычислительных машинах , устройствах автоматики и измерительной техники, а также в р де других устройств, в которых необходимо проводить одибвременно операции умножени  и делени . Известны устройства дл  одновременно го вьтолнени  операций умножени  и делени , содержащие широтно-импульсный и амплитудный модул тор Ql Однако этк устройства имеют существенные недостатки; при работе требуетс  введение гальванической разв зки между цеп ми щиротно-импульсного и амплитудных модул торов и повышенна  мощность потреблени  от источника сигнала сомножител , подключенного ко входу амплитуд ного мосул тора. Наиболее близким техническим решени ем  вл етс  устрюйство дл  умножени  2, содержащее источники сигналов сомножителей , компаратор, интегратор и фазочувствительный выпр митель, входы которого подключены к выходам интегратора и компаратора, входы компаратора подключены к выходам интегратора и источника сигнала одного из сомножителей, а выход источника сигнала фугого сомножител  подключен ко входу интегратора. Это устройство позвол ет получать раздельно произведение входных сигналов и частное от делени  при включении его в обратную св зь операционного усилител , но не позвол ет одновременно выполн ть операции умножени  и делени . Это ограничивает его функциональные возможности и сужает область применени . Целью изобретени   вл етс  расширение функциональных возможностей устройства за счет одновременного выполнени  операций умножени  и делени . Поставленна  цель достигаетс  тем, что в устройство, содержащее источники сигналов сомножителей, интегратор, компаратор , вход которого подключен к источнику сигнала одного из сомножителей и к выходу интегратора, ко входу интегратора подключен источник сигнала другого сомножител , и фаэочувствительный выпр митель, входь которого подключены соответатвенно к выходам интегратора и компаратора, дополнительно введены источник сигнала делител  и ключи, коммутируемые входы которых подключены к соответствующим .выходам источник/а сигнала делител , выходы ключей подключены ко входу интегратора, а управл ющие входы ключей подключены к выходу компаратора , Схема предлагаемого устройства приведена на чертеже. . Устройство содержит двухпол рный источник сигнала делител  1, ключи 2 и 3, интегратор 4, компаратор 5, источник сигнала сомножител  б, источник сигнала сомножител  7, фаз&чувствительный выпр митель 8. Устройство работает следующим образом . При отличном от нул  сигнале делител вд выходе источника 1 и равенстве нулю одного или обоих сигналов сомножителей на выходах источников 6 и 7, ком пара тор 5 находитс  в одном из двух устойчивых состо ний, например - U . Это приводит к открытию одного из ключей, например ключа 2, и запиранию второго. В зависимости от пол рности сигнала U пода ваемого от источника сигнала делител  ко входу ключа 2, напр жение на выходе интегратора 4 линейно возрастает или линейно убывает со скоростью V-f (где f- посто нна  времени интегратора). Дл  определенности примем, что напр жение на выходе интегратора 4 возрастает и повтор етс  на выходе фазрчувствитель ного выпр мител  8. Когда выходное напр жение интегратора 4 достигает порога срабатывани  компаратора 5 U о Д НИИ регенеративно переходит в состо ние hU. Это приводит к тому, что напр жение на выходе интегратора линейно убы вает и повтор етс  с противоположным знаком на выходе фазочувствительного вы пр мител  8. При достижении выходным напр жением интегратора 4 величины и о компаратор 5 вновь переключаетс , и процесс повтор етс . Среднее значение напр жени  на выхо де фазочувствительного выпр мител , которое может быть выделено фильтром лю бой конструкции, равно нулю. При наличии сомножител  X на выход источника сигнала 6, подаваемого на д интегратора, и положительном напр нии на выходе компаратора 5, открыва  ключ 3 и скорость интегрировани  едел етс  выражением .), при отрицательном напр жении на выхокомпаратора 5 скорость интегрирова  V %C-UtK X). ли при этом на вход компаратора 5 пон сигнал «V от источника сигнала множител  7, то порог срабатывани  мпаратора 5 при положительном напр нии на его выходе равен , при отрицательном напр жении на выхокомпаратора , порог срабатывани  ,+ к,у. Длительность положительного импульса выходе компараторов 5 определ етс  ражением Ц-и,, длительность отрицательного импульса 2Uoi: и-к,х Период напр )кени  на вьисоде компараор 5 и соответственно на выходе устройтва равен 4U и-с . Среднее значение выходного напр жеи  на выходе фазочувствительного выпр ител  tC-Up KyVr X I ьыхГ еси-к X) AU(Jt аш-к/) tCUo-K Y) trC-UpfKyV) 2( Следовательно, выходное напр жение стройства пропорционально произведению игналов X и Y и обратно пропорцио

Claims (1)

  1. Формула изобретения Вычислительное устройство, содержащее источники сигналов сомножителей, интегратор, компаратор, вход которого подключен к источнику сигнала одного из сомножителей и к выходу интегратора, ко входу интегратора подключен источник · сигнала другого сомножителя, и фазочувствительный выпрямитель, входы которого подключены соответственно к выходам 20
SU782667152A 1978-09-27 1978-09-27 Вычислительное устройство SU721829A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782667152A SU721829A1 (ru) 1978-09-27 1978-09-27 Вычислительное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782667152A SU721829A1 (ru) 1978-09-27 1978-09-27 Вычислительное устройство

Publications (1)

Publication Number Publication Date
SU721829A1 true SU721829A1 (ru) 1980-03-15

Family

ID=20786477

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782667152A SU721829A1 (ru) 1978-09-27 1978-09-27 Вычислительное устройство

Country Status (1)

Country Link
SU (1) SU721829A1 (ru)

Similar Documents

Publication Publication Date Title
SU721829A1 (ru) Вычислительное устройство
SU721828A1 (ru) Множительно-делительное устройство
SU739557A1 (ru) Устройство дл возведени в степень
RU2050592C1 (ru) Устройство для вычисления обратных тригонометрических функций arcsin x и arccos x
SU647696A1 (ru) Вычислительное устройство
SU1265801A1 (ru) Перемножитель электрических сигналов
SU533935A1 (ru) Устройство дл умножени
SU1095196A1 (ru) Множительно-делительное устройство широтно-модулированных сигналов
SU479121A1 (ru) Устройство дл делени напр жений
SU943750A1 (ru) Умножитель частоты
SU886009A1 (ru) Широтно-импульсное множительное устройство
SU1137485A1 (ru) Аналоговое вычислительное устройство
SU955107A1 (ru) Устройство дл извлечени квадратного корн из разности квадратов двух напр жений
SU1587546A1 (ru) Множительное устройство
SU1150631A1 (ru) Врем -импульсный квадратичный преобразователь
SU982016A1 (ru) Устройство дл определени приращений напр жени
SU392505A1 (ru) Частотно-импульсное множительно-суммирующее
SU824223A1 (ru) Множительное устройств
SU934493A1 (ru) Широтно-импульсное множительное устройство
SU1037278A1 (ru) Устройство дл делени аналоговых сигналов
SU883921A1 (ru) Врем -импульсное делительное устройство
SU1201852A1 (ru) Элемент с управл емой проводимостью
SU875398A1 (ru) Устройство дл умножени
SU1056215A1 (ru) Врем -импульсное множительное устройство
KR880003917Y1 (ko) 연속적인 실수배수를 갖는 체배기회로