(54) ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО
Изобретение относитс к области вычислительной технуши и может быть испол зовано в аналоговых вычислительных машинах , устройствах автоматики и измерительной техники, а также в р де других устройств, в которых необходимо проводить одибвременно операции умножени и делени . Известны устройства дл одновременно го вьтолнени операций умножени и делени , содержащие широтно-импульсный и амплитудный модул тор Ql Однако этк устройства имеют существенные недостатки; при работе требуетс введение гальванической разв зки между цеп ми щиротно-импульсного и амплитудных модул торов и повышенна мощность потреблени от источника сигнала сомножител , подключенного ко входу амплитуд ного мосул тора. Наиболее близким техническим решени ем вл етс устрюйство дл умножени 2, содержащее источники сигналов сомножителей , компаратор, интегратор и фазочувствительный выпр митель, входы которого подключены к выходам интегратора и компаратора, входы компаратора подключены к выходам интегратора и источника сигнала одного из сомножителей, а выход источника сигнала фугого сомножител подключен ко входу интегратора. Это устройство позвол ет получать раздельно произведение входных сигналов и частное от делени при включении его в обратную св зь операционного усилител , но не позвол ет одновременно выполн ть операции умножени и делени . Это ограничивает его функциональные возможности и сужает область применени . Целью изобретени вл етс расширение функциональных возможностей устройства за счет одновременного выполнени операций умножени и делени . Поставленна цель достигаетс тем, что в устройство, содержащее источники сигналов сомножителей, интегратор, компаратор , вход которого подключен к источнику сигнала одного из сомножителей и к выходу интегратора, ко входу интегратора подключен источник сигнала другого сомножител , и фаэочувствительный выпр митель, входь которого подключены соответатвенно к выходам интегратора и компаратора, дополнительно введены источник сигнала делител и ключи, коммутируемые входы которых подключены к соответствующим .выходам источник/а сигнала делител , выходы ключей подключены ко входу интегратора, а управл ющие входы ключей подключены к выходу компаратора , Схема предлагаемого устройства приведена на чертеже. . Устройство содержит двухпол рный источник сигнала делител 1, ключи 2 и 3, интегратор 4, компаратор 5, источник сигнала сомножител б, источник сигнала сомножител 7, фаз&чувствительный выпр митель 8. Устройство работает следующим образом . При отличном от нул сигнале делител вд выходе источника 1 и равенстве нулю одного или обоих сигналов сомножителей на выходах источников 6 и 7, ком пара тор 5 находитс в одном из двух устойчивых состо ний, например - U . Это приводит к открытию одного из ключей, например ключа 2, и запиранию второго. В зависимости от пол рности сигнала U пода ваемого от источника сигнала делител ко входу ключа 2, напр жение на выходе интегратора 4 линейно возрастает или линейно убывает со скоростью V-f (где f- посто нна времени интегратора). Дл определенности примем, что напр жение на выходе интегратора 4 возрастает и повтор етс на выходе фазрчувствитель ного выпр мител 8. Когда выходное напр жение интегратора 4 достигает порога срабатывани компаратора 5 U о Д НИИ регенеративно переходит в состо ние hU. Это приводит к тому, что напр жение на выходе интегратора линейно убы вает и повтор етс с противоположным знаком на выходе фазочувствительного вы пр мител 8. При достижении выходным напр жением интегратора 4 величины и о компаратор 5 вновь переключаетс , и процесс повтор етс . Среднее значение напр жени на выхо де фазочувствительного выпр мител , которое может быть выделено фильтром лю бой конструкции, равно нулю. При наличии сомножител X на выход источника сигнала 6, подаваемого на д интегратора, и положительном напр нии на выходе компаратора 5, открыва ключ 3 и скорость интегрировани едел етс выражением .), при отрицательном напр жении на выхокомпаратора 5 скорость интегрирова V %C-UtK X). ли при этом на вход компаратора 5 пон сигнал «V от источника сигнала множител 7, то порог срабатывани мпаратора 5 при положительном напр нии на его выходе равен , при отрицательном напр жении на выхокомпаратора , порог срабатывани ,+ к,у. Длительность положительного импульса выходе компараторов 5 определ етс ражением Ц-и,, длительность отрицательного импульса 2Uoi: и-к,х Период напр )кени на вьисоде компараор 5 и соответственно на выходе устройтва равен 4U и-с . Среднее значение выходного напр жеи на выходе фазочувствительного выпр ител tC-Up KyVr X I ьыхГ еси-к X) AU(Jt аш-к/) tCUo-K Y) trC-UpfKyV) 2( Следовательно, выходное напр жение стройства пропорционально произведению игналов X и Y и обратно пропорцио