SU718907A1 - Arrangement for registering instants when signal amplitude is varying - Google Patents

Arrangement for registering instants when signal amplitude is varying Download PDF

Info

Publication number
SU718907A1
SU718907A1 SU782666971A SU2666971A SU718907A1 SU 718907 A1 SU718907 A1 SU 718907A1 SU 782666971 A SU782666971 A SU 782666971A SU 2666971 A SU2666971 A SU 2666971A SU 718907 A1 SU718907 A1 SU 718907A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
attenuator
inverter
adder
instants
Prior art date
Application number
SU782666971A
Other languages
Russian (ru)
Inventor
Виктор Григорьевич Кремянский
Original Assignee
Войсковая Часть 56020
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 56020 filed Critical Войсковая Часть 56020
Priority to SU782666971A priority Critical patent/SU718907A1/en
Application granted granted Critical
Publication of SU718907A1 publication Critical patent/SU718907A1/en

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Description

1one

Изобретение относитс  к области радиоизмерений .This invention relates to the field of radio measurements.

Известно устройство фиксации амплитудных перепадов сигнала, содержащее два логических элемента И, логический элемент антисовпадени , инверторы, источник опорного сигнала, балансирующий элемент 1.A device for detecting amplitude differences of a signal is known, which contains two logical elements AND, a logical element of anti-coincidence, inverters, a source of a reference signal, a balancing element 1.

Недостатками устройства  вл ютс  его сложность и малый частотный диапазон.The drawbacks of the device are its complexity and small frequency range.

Наиболее близкое к изобретению техническое рещение - устройство, содержащее два параллельно включенных канала, в первом из которых последовательно включены последовательна  С-цепь и инвертор, а во втором - параллельна  / С-цепь и аттенюатор . Выходы инвертора и аттенюатора подключены к входам сумматора 2.The technical solution closest to the invention is a device containing two parallel-connected channels, in the first of which a C-circuit and an inverter are connected in series, and a C-circuit and an attenuator in the second. The outputs of the inverter and attenuator connected to the inputs of the adder 2.

Такое устройство имеет недостаточный динамический диапазон.Such a device has insufficient dynamic range.

Цель изобретени  - расщирение динамического диапазона.The purpose of the invention is the widening of the dynamic range.

Поставленна  цель достигаетс  тем, что в устройство, содержащее сумматор, входы которого соединены с выходами аттенюатора и инвертора, вход которого через интегрирующую С-цепь соединен с входом аттенюатора , дополнительно введены детектор , включенный между входной щиной иThe goal is achieved in that a device containing an adder, the inputs of which are connected to the outputs of an attenuator and an inverter, the input of which through an integrating C-circuit is connected to the input of an attenuator, is additionally introduced a detector connected between the input width and

входом аттеню тора, инвертор, эмиттерный повторитель, диодный логический элемент ИЛИ и последовательно включенные операционный усилитель, триггер Шмидта и блокtorus attenuator input, inverter, emitter follower, OR diode logic element and series-connected operational amplifier, Schmidt trigger and block

сжати , причем вход рперацнонного усилител  соединен с выходом диодного логического элемента ИЛИ, один вход которого через дополнительный инвертор, а второй вход через эмиттерный повторитель соединены с выходом сумматора.compression, and the input of the operational amplifier is connected to the output of the OR diode logic element, one input of which is connected via an additional inverter, and the second input is connected via an emitter follower to the output of the adder.

На чертеже показана структурна  электрическа  схема предлагаемого устройства. Устройство содержит детектор 1, интегрирующую RC-u.enb 2, инвертор 3, аттенюаторThe drawing shows a structural electrical circuit of the device. The device contains a detector 1 that integrates RC-u.enb 2, an inverter 3, an attenuator

4, сумматор 5, инвертор 6, дополнительный эмиттерный повторитель 7, диодный логический элемент ИЛИ 8, операционный усилитель 9, триггер Шмидта 10, блок сжати  11. Входной сигнал подан на входную щину 12,4, adder 5, inverter 6, additional emitter follower 7, diode logic element OR 8, operational amplifier 9, Schmidt trigger 10, compression unit 11. The input signal is fed to the input bus 12,

выходной сигнал снимаетс  с выхода 13.the output signal is removed from output 13.

Сигнал, поступающий на входную щипу 12, выпр мл етс  и сглаживаетс  детекто-, ром 1. Продетектированный сигнал подаетс  на сумматор 5 по двум ветв м. В однойThe signal fed to the input pinch 12 is rectified and smoothed by detector 1. The detected signal is fed to the adder 5 along two branches. In one

из них сигнал интегрируетс  в интегрирующей У С-цепи 2 и инвертируетс  инвертором 3, а в другой - с помощью аттенюатора 4 понижаетс  до уровн , получаемого наof these, the signal is integrated in the integrating U C-circuit 2 and inverted by the inverter 3, and in the other by means of attenuator 4 it is lowered to the level obtained by

Claims (1)

Формула изобретенияClaim Устройство для фиксации временных моментов изменения амплитуды сигнала, со5 держащее сумматор, входы которого соединены с выходами аттенюатора и инвертора,, вход которого через интегрирующую RCцепь соединен с входом аттенюатора, отл ичающееся тем, что, с целью расширения 10 динамического диапазона, в него дополнительно введены детектор, включенный между входной шиной и входом аттенюатора, инвертор, эмиттерный повторитель, диодный логический элемент ИЛИ и последователь15 но включенные операционный усилитель, триггер Шмидта и блок сжатия, причем вход операционного усилителя соединен с выходом диодного логического элемента ИЛИ, один вход которого через дополнительный инвертор, а второй вход через эмиттерный повторитель соединены с выходом сумматора.A device for fixing the time moments of changing the amplitude of the signal, containing an adder whose inputs are connected to the outputs of the attenuator and inverter, the input of which is connected through the integrating RC circuit to the input of the attenuator, which, in order to expand the dynamic range 10, is additionally introduced into it a detector connected between the input bus and the input of the attenuator, an inverter, an emitter follower, an OR diode logic element, and a sequential 15 operational amplifier, a Schmidt trigger, and a compression unit, When in use, input of the operational amplifier is connected to the output of the diode OR gate, one input of which through an additional inverter, a second input terminal through an emitter follower connected to the output of the adder.
SU782666971A 1978-09-25 1978-09-25 Arrangement for registering instants when signal amplitude is varying SU718907A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782666971A SU718907A1 (en) 1978-09-25 1978-09-25 Arrangement for registering instants when signal amplitude is varying

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782666971A SU718907A1 (en) 1978-09-25 1978-09-25 Arrangement for registering instants when signal amplitude is varying

Publications (1)

Publication Number Publication Date
SU718907A1 true SU718907A1 (en) 1980-02-29

Family

ID=20786406

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782666971A SU718907A1 (en) 1978-09-25 1978-09-25 Arrangement for registering instants when signal amplitude is varying

Country Status (1)

Country Link
SU (1) SU718907A1 (en)

Similar Documents

Publication Publication Date Title
SE8105637L (en) SIGNALVAGSSTYRKRETS
SU718907A1 (en) Arrangement for registering instants when signal amplitude is varying
SU577469A1 (en) Arrangement for measuring frequency of three-phase sinusoidal voltage
US3389341A (en) Simultaneous photodetector and electrical modulator
GB1382892A (en) Digitally controlled wave analyzer
SU702852A1 (en) ACOUSTIC PARAMETRIC RECEIVER
SU694819A1 (en) Apparatus for measuring superhigh frequency power
SU693115A1 (en) Weak signal detector
SU469095A1 (en) Device for measuring the parameters of a quasi-monochromatic signal
SU783700A1 (en) Apparatus for measuring superhigh frequency power
SU470754A1 (en) Periodic Signal Analyzer
SU391493A1 (en) ELECTRICAL SIGNAL ANALYZER
SU389467A1 (en) DEVICE FOR MEASURING FLUCTUATION OF FREQUENCIES_ .SIGNAL
SU1185565A1 (en) Frequency discriminator
GB1075096A (en) Frequency measuring apparatus
SU1221501A1 (en) Arrangement for determining ultrasound velocity
SU437091A1 (en) Device for detecting amplitude nonstationarity of Gaussian random processes
SU406291A1 (en) PHASE SENSITIVE RECTIFIER
SU458104A1 (en) Device for multi-channel reception of binary signals of frequency code
SU913907A1 (en) Device for transmitting alarm and distress signals
SU488354A1 (en) Device for measuring the reliability of a multi-position signal in digital communication systems
SU381956A1 (en) TESTING MACHINE
SU463929A1 (en) Phase fluctuation spectrum analyzer
SU444129A1 (en) Device for measuring phase shifts in quadrupoles
SU374727A1 (en) THE DEVICE OF THE SEPARATE CONTROL OF THE VENTILAL FREQUENCY CONVERTER