SU716068A1 - Analogue storage - Google Patents

Analogue storage Download PDF

Info

Publication number
SU716068A1
SU716068A1 SU772529401A SU2529401A SU716068A1 SU 716068 A1 SU716068 A1 SU 716068A1 SU 772529401 A SU772529401 A SU 772529401A SU 2529401 A SU2529401 A SU 2529401A SU 716068 A1 SU716068 A1 SU 716068A1
Authority
SU
USSR - Soviet Union
Prior art keywords
key
input
output
amplifier
generator
Prior art date
Application number
SU772529401A
Other languages
Russian (ru)
Inventor
Геннадий Васильевич Басалаев
Аркадий Борисович Кметь
Original Assignee
Физико-Механический Институт Ан Украинской Сср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Физико-Механический Институт Ан Украинской Сср filed Critical Физико-Механический Институт Ан Украинской Сср
Priority to SU772529401A priority Critical patent/SU716068A1/en
Application granted granted Critical
Publication of SU716068A1 publication Critical patent/SU716068A1/en

Links

Landscapes

  • Electronic Switches (AREA)

Description

(54) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО Это достигаетс  , что,-в ё налогрьо и 5 вве, петт1.м, лЭШШйЖющеёз1сТроЙс во , сода лос ледова те ль но соединённые первый ключ, первый операционный усилитель, второй ключ, второй операционный усилитель , компаратор, формирователь и третий ключ, накопительный элёмёнт, например , конденсатор, одна обкладка которого соединена с первым входом второго операционного усилител , а друга  обкладка с шиной нулевого потенциала, выход второгб операционного усилител  соединен со efO biMвходом данного усилител  и через первый пассивный элемент с первым входом первого операционного усилител , isibixofl которого через второй пассивный элемент соединен с первым входом ранйб:го уСйййТёЛ , управЯйгоййё входь первЪго и второго ключей соединены с шиной опроса, информационный вход перво ГО ключа соединен со входом устройства, второй вход первого операционного усип тё;п  через третий пасс йвньт и элемент СоёШйён с выходом второго операционного усилител  и выходом устройства, последовательно соединенные генератор импульсов, делитель частоты и генератор пилообразного напр жени , выход которого подалючен к управл ющему входу кОйпаратора, а выход генератора импулъ-п сов соединён с управл ющим входом третьего ключа, введен стабилизатор тока, вход которого соединен с выходЬм третьего ключа, а выход - с одной из об ТклЩок кондёйсатора.. . Фуйадиональна  схема устройства пркь ведена на чертеже. Устройство содержит первый операцион ный уси;1:итепь 1, второй SioiaKdtolporo подключен к информационной шине 2 че рез первый ключ 3, а первый ЖЗТЧ ёрез второй пассивный элемент 4 йодключен к выходу усилител  1 и через первый пас с входу второго усилител  б, первый вход которого подключен к конденсатору 7 р через второй ключ ё к вШода- первсэго усилртел  i. Выход усилител  6 подключен к выходу устройства н через третий 1Т асс1тный элемент 9 - ко-йтброму входу - .усилител  1 KWW&M Wiy a ратора 10, который через формирователь 1Г  ьШга6чёнк третьего ключа 12. Вход ключа 12 сое дййе с выходом генератора 13 импуль . - cof f--ij- p -;ft 6MWea e.HO делитель 14 частоть и генератор 15 пиX ,-.лообрйШбго напр жени  - со вторым вхо 84 дом компаратора 10, а выход ключа 12 через стабилизатор тока 16 подключен к конденсатору 7. Управл ющие входы ключа 3 и ключа 8 подключены к шине опроса 17. Устройство работает в режиме выбор- ки и в режиме хранени . В режиме выборки сигнал, поступающий по шине опроса 17 на управл ющие входы 1к:лючей 3 п 8, переводит последние в замкнутое состо ние. При этом входной сигнал поступает на вход усилител  1 и на конденсатор 7, и, на выходе усилител  6 по вл етЪ  напр жение, равное входному, поскольку оба усилител  1 и 6 след т за входным сигналом как единый усилитель с единичным коэффициентом усилени , благодар  обратной св зи через элемент 5. В режиме хранени  сигнал, поступающий по шине опроса 17 на управл ющие входы ключей 3 и 8, переводит их в непроврд щее состо ние, а усилитель 6 повтор ет сигнал, присутствующий на конденсаторе 7 в Момент размыкани  ключей 3 и 8. Во врем  хранени  конденсатор 7 разр жаетс  через входное српротивление операционного усилител  6, внутреннее сопротйвлё11йе конденсатора 7 и сопротивление закрытого ключа 8. Изменение напр жени  на конденсаторе 7 во врем  хранени  .корректируетс  остальной Частью схемы. Коррекци  осуществл етс  периодически с частотой, равной частоте генератора 15 пилообраз .ного напр жени . Сущность коррекции заключаетс  в следующем.. НапрШкёние на вбйсоде запоминающего устройства сравниваетс  компаратором 10 с линейно-измен ющимс  напр жением частоты f , поступающим от , генератора 15 пилообразного напр жени . Длительность импульсов на выходе компаратора 10 цропорддональна величине хранимого сигнала. Эти импульсы подвергаютс  дифференцированию и формированию среза в формирователе 11, а выходе формировател  получаютс  узкие импульсы, фаза которых пропорцио .нальна величине хранимого сигнала, а ительшжть. равна гШительности им льсов , вырабатываемых в генераторе 13 импульсов. Импульсы частоты , поскупающие с формировател  11 на управл ющийвход ключа 11 и последовательность импульсов частоты 21 поступаюпха  на другой вход ключа 12 от генератора 13 импульсОв синхронизированы(54) ANALOG STORAGE DEVICE It achieves that, -that and 5 in, pett1.m, LESHWELDBYTROYS, soda los ice-type but connected first key, first operational amplifier, second key, second operational amplifier, comparator, former key and a third key, a storage element, for example, a capacitor, one lining of which is connected to the first input of the second operational amplifier, and another lining with a zero potential bus, the output of the secondary amplifier of the operational amplifier is connected to the efO biM input of this amplifier and black From the first passive element to the first input of the first operational amplifier, whose isibixon is connected to the first input of the second passive element: go to the device, the control input of the first and second keys is connected to the interrogation bus, the information input of the first key is connected to the input of the device, the second input of the first operational conditioner; n through the third pass engine and the element SoyoShyon with the output of the second operational amplifier and the device output, connected in series pulse generator, frequency divider and pilo generator A voltage regulator, the output of which is supplied to the control input of the KoParator, and the output of the impulse generator is connected to the control input of the third key, has a current regulator, the input of which is connected to the output of the third key, and the output is connected to one of the main switches. . Fujadionalnaya device diagram prk vedana on the drawing. The device contains the first operational usi; 1: and 1, the second SioiaKdtolporo is connected to the information bus 2 via the first key 3, and the first ZHTP cutter to the second passive element 4 is connected to the output of the amplifier 1 and through the first pass from the second amplifier b, the first input which is connected to the capacitor 7 p through the second key ё to vShoda - the first amplifier e. The output of amplifier 6 is connected to the output of the device n through the third 1T assembly element 9 - to the ko-ytbrom input - 1 KWW & M Wiy amplifier of the 10, which through the third key 12 of the third key 12. The input of the 12-key dyo with the output of the generator 13 pulse . - cof f - ij- p -; ft 6MWea e.HO divider 14 frequency and generator 15 piX, - lobree voltage - with the second input 84 of the comparator house 10, and the output of the key 12 through the current regulator 16 is connected to the capacitor 7. The control inputs of the key 3 and the key 8 are connected to the polling bus 17. The device operates in the sampling mode and in the storage mode. In the sampling mode, the signal coming over the polling bus 17 to the control inputs 1k: Klyuchey 3 p 8, puts the latter into a closed state. In this case, the input signal is fed to the input of amplifier 1 and to capacitor 7, and a voltage equal to the input voltage appears at the output of amplifier 6, since both amplifiers 1 and 6 follow the input signal as a single amplifier with a unit gain factor, due to the reverse connection through element 5. In storage mode, the signal coming through the interrogation bus 17 to the control inputs of keys 3 and 8 transfers them to a non-conducting state, and the amplifier 6 repeats the signal present on the capacitor 7 to the Unlock Time key 3 and 8. During storage condensate p 7 is discharged through the inlet srprotivlenie operational amplifier 6, soprotyvlo11ye internal resistance of the capacitor 7 and the private key 8. Changing the voltage on the capacitor 7 during storage .korrektiruets rest of the circuit. The correction is carried out periodically with a frequency equal to the frequency of the oscillator 15 of the voltage. The essence of the correction is as follows. The voltage at the storage device is compared by a comparator 10 with a linearly varying voltage frequency f coming from the sawtooth voltage generator 15. The duration of the pulses at the output of the comparator 10 is cordordonal to the magnitude of the stored signal. These pulses undergo a differentiation and slice formation in the shaper 11, and the shaper's output results in narrow pulses, the phase of which is proportional to the size of the stored signal, and it is effective. is equal to the duration of the pulses generated in the generator of 13 pulses. Frequency pulses bought from the driver 11 to the control input of the key 11 and a sequence of pulses of frequency 21 coming to another input of the key 12 from the generator 13 pulses are synchronized

между собой через делитель 14 HacTuftt и генератор 15 пилообразного напр же .ни , причем 2 / 1 i Корректирующее воздействие, осуществл емое путем выделени  (вырезани ) с помощью клю ча 12 части импульсной последовательности поступающей от генератора 13 импульсов через стабилизатор тока 1б, пропорционально только величине отклю чени  (ухода) сигнала за врем  хранени . При этом стабилизатор 16 тока обеспечивает подпитку конденсатора 7, не зав1ю щую от величины хранимого сигнала, что исключает перекомпенсацйю (или недокрмпенсацию) на концах диапазона входных сигналов j расшир ет, ди амический диапазон запоминающего ус-рройства . Описанна  коррекци  возможна только в дискретных точках, равномерно распределенных по диапазону, количество которых определ етс  отношением частот 5 / f-f У величение динамического диапазона позвол ет увеличить количество устойчивых состо ний и, следовательг но, To4Hoctb самого устройства.between each other through a divider 14 HacTuftt and a sawtooth generator 15, however, with 2/1 i Corrective action carried out by extracting (cutting out) the key 12 of the pulse sequence from the generator 13 pulses through current stabilizer 1b is proportional to the magnitude of the signal deactivation during the storage period. At the same time, the current stabilizer 16 feeds the capacitor 7, which does not depend on the size of the stored signal, which eliminates overcompensation (or undercompensation) at the ends of the input signal range j extends the dynamic range of the storage device. The described correction is possible only at discrete points evenly distributed over the range, the number of which is determined by the frequency ratio 5 / f-f. The dynamic range value increases the number of steady states and, consequently, the device itself To4Hoctb.

Таким образом, введение стабилизатора тока 16 позвол ет повысить надежность и точность работы устройства.Thus, the introduction of a current stabilizer 16 improves the reliability and accuracy of the device.

Claims (2)

1.Авторское свидетельство СССР N9 481068, кл. G11 С 27/ОО, 25.05.74.1. USSR author's certificate N9 481068, cl. G11 C 27 / OO, 25.05.74. 2.Авторское свидетельство СССР № 354481, кл. GO6G 7/02, 27.07.70 (прототип).2. USSR author's certificate number 354481, cl. GO6G 7/02, 07.27.70 (prototype).
SU772529401A 1977-09-21 1977-09-21 Analogue storage SU716068A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772529401A SU716068A1 (en) 1977-09-21 1977-09-21 Analogue storage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772529401A SU716068A1 (en) 1977-09-21 1977-09-21 Analogue storage

Publications (1)

Publication Number Publication Date
SU716068A1 true SU716068A1 (en) 1980-02-15

Family

ID=20727023

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772529401A SU716068A1 (en) 1977-09-21 1977-09-21 Analogue storage

Country Status (1)

Country Link
SU (1) SU716068A1 (en)

Similar Documents

Publication Publication Date Title
GB1083788A (en) Operating circuit for an electrostatic precipitator
US4024414A (en) Electrical circuit means for detecting the frequency of input signals
US5210509A (en) Dual loop phase locked circuit with sweep generator and compensation for drift
SU716068A1 (en) Analogue storage
SE7903924L (en) LOCK CORRECTION DEVICE FOR USE IN A LOAD LOOP VOTING SYSTEM
US2454810A (en) Radio transmitting and receiving system
US2922118A (en) Automatic frequency stabilizing system
GB1513382A (en) Frequency control arrangement
GB1593215A (en) Electric phase detectors
SU605303A1 (en) Method of single-channel phase control of power-diode converter
SU799099A2 (en) Frequency multiplier
US3185768A (en) Amplifier circuit
SU1190497A2 (en) Device for generating rectangular signal
US3142023A (en) Quadrature oscillator
SU475562A1 (en) Automatic frequency control device
SU149271A1 (en) Device for extracting a DC signal
SU440781A1 (en) Pulse-phase discriminator
SU832756A2 (en) Pseudorandom signal receiving device
US3657665A (en) Automatic frequency control system with memory circuit for increasing control range
SU879599A2 (en) Wide-band high-speed frequency multiplier
SU449349A1 (en) Functional converter
SU739553A1 (en) Multiplier-divider
SU528685A1 (en) Voltage controlled impulse generator
SU464950A1 (en) Inverter control method
SU602870A1 (en) Measuring voltage converter