SU716044A1 - Устройство дл определени статистических характеристик - Google Patents

Устройство дл определени статистических характеристик Download PDF

Info

Publication number
SU716044A1
SU716044A1 SU762309142A SU2309142A SU716044A1 SU 716044 A1 SU716044 A1 SU 716044A1 SU 762309142 A SU762309142 A SU 762309142A SU 2309142 A SU2309142 A SU 2309142A SU 716044 A1 SU716044 A1 SU 716044A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
input
output
inputs
outputs
Prior art date
Application number
SU762309142A
Other languages
English (en)
Inventor
Марк Яковлевич Минц
Виктор Николаевич Чинков
Анатолий Александрович Горлач
Сергей Александрович Кравченко
Евгений Иванович Прудников
Original Assignee
Харьковское Высшее Военное Командное Училище Им. Маршала Советского Союза Крылова Н.И.
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковское Высшее Военное Командное Училище Им. Маршала Советского Союза Крылова Н.И., Предприятие П/Я М-5156 filed Critical Харьковское Высшее Военное Командное Училище Им. Маршала Советского Союза Крылова Н.И.
Priority to SU762309142A priority Critical patent/SU716044A1/ru
Application granted granted Critical
Publication of SU716044A1 publication Critical patent/SU716044A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

Изобретение относитс  к области Б№числительной и измерительной техники и может быть использовано в приборах и автоматических системах дл  статисти ческой обработки информации. Известно устройство определени  статистических характеристик (выборочного среднегоИ дисперсии), содержащее счетчики-делители (два или один), счетчик среднего, счетчик дисперсии, дешифратор (квадратор), счетчик выборки и логические элементы ij. Указанное устройство основано на определении среднего по одной (вспомогательной ) выборке, а дисперсии - по Pfyvo, Такой принцип построени  привопкт к ограниченным возможност 1уГ ёгр применени , к излишним затратам времени на предварительное определение среднего и недостаточной в р де случаев точ ности измерений. Ограниченные воаможности обусловлены тем, что эти устройства пригодны дл  измерени  дисперсии только внутренне стационарных продес-. сов. В то нее врем  реализаци  большинства физически важных случайных процессов не обладает свойством внутренней стационарности. В таком случае возникает методическа  погрешность, обусловленна  различием средних, определенньпс по двум различным выборкам. Более того, эта погрешность имеет место и при определении дисперсии стационарных процессов. Она уменьшаетс  с увеличением объема вспомогательной выборки, по которой определ етс  выборочное среднее. Однако увеличение вспомогательной выборки приводит к заметному увеличению времени измерени  дисперсии. Дл  нестационарных процессов погрешность не может быть устранена гфи любом увеличении объема выборки. Наиболее близким техническим peiue- ниам к данному  вл етс  устройство пл  определени  среднего кпадратическог-о отклонени , содержащее генератор им пульсов и делитель частоты, счетчик
среднего с поразр дно подключенным его входам первым бл6кдм перё шса., два счетчика с блоком переноса мегкду ними, счетчик-накопитель, блок управлени  и счетчик выборки 2Д.
К недостаткам этогоустройстёа следует отнести недостаточно высокие точность , надежность и быстродействий, ограниченные функциональные возможности.
Цель изобретени  - повышение точности и быстродействи . Л
Дл  достижени  указанной цели в устройство дл  определени  статистических характеристик, содержащее преобразователь аналог-код, вход которого  вл етс  входом устройства, первый выход подключен к информационному входу первого элемента И, второй выход соединен с первым входом блока управлени , а третий выход подключен к информационному входу второго элемента И, первый выход которогЬ соединен с первым информационным входом реверсивного счетчика разности , второй информационный вход которого соединен с первым выходом делител  частоты, второй выход которого соединен с первым информационным входом третьего элемента И, первый и второй выходы которого соединены соответственно с входом сложени  и вычитани  счетчика среднего, разр дные выходы которог подключены кпервому блоку элементов И, накопительный счетчик, информационный вход которого соединен с первым выходом распределител  импульсов, разр дные выходы накопительного счетчика через второй блок элементов И соединены с разр дными входами счетчика дисперсии , введен дополнительный счетчик, схема сравнени , реверсивный счетчик с дешифратором , третий и четвертый блоки элементов И, узел управлени  и коммутатор , выходы которого подключены соответственно . к первому входу распределител  импульсов, к счетному входу счетчика дисперсии, к третьему информационному входу реверсивного счётчика разности , к входу делител  частоты и к ин формацйонному входу ревёрсивноГо счетчика , первый управл ющий вход которого соединен с первым выходом второго элемента И, второй управл ющий выход которого соединен с управл ющим входом допсшнйтёльного счетчика, а второй управл ющий вход реверсивного счетчика соединен с первым выходом узла управлени , с первым упраёл ющйЛ вхбДбМде шифратора, разр д«ые входы которого
соединены соответственно с разр дными выходами реверсивного счетчика, первый и второй выходы дешифратора подключены к первому и второму входам узла управлени;  и к входам сложени  и вычитани  счетчика среднего, выход которого соединен с первым входом схемы сравнени , второй вход которой соединен с выходом дополнительного счетчика, разр днью входы которого подключены к выходам первого блока элементов И, а разр дные выходы через третий блок элементов И соединены с разр дными входами реверсивного счетчика разности разр дные выходы которого через четвертый блок элементов И подключены соответственно к разр дным входам счетчика дисперсии, при этом вьгходы схемы сравнени  подключены соответственно к информационным .входаы первого и третьего блоков элементов И, реверсивного счетчика разности и ко второму входу блока управлени , при этом управл ющий выход реверсивного счетчика разности соединен с управл ющими входами накопительного счетчика, схемы сравнени  и счетчика дисперсии, четвертого блока элементов И, схемы сравнени  и вторым входом блов;а управлени , первый вход которого соединен с управл ющим выходом дешифратора, а выход блока управлени  - с управл ющими входами дешифратора , узла управлени , третьего элемента И, схемы сравнени , третьего блока элементов И, реверсивйого счетчика разности, распределител  импульсов, преобразовател  аналог-код, первого элемента И, делител  частоты, коммутатора вход которого соединен с выходом первого элемента И, при этом второй вход распределител  импульсов соединен с выходом третьего элемента И, а третий и четвертый входы подключены к соответствующим информационным выходам накопительного счетчика, управл ющий выход распределител  импульсов соединен с управл ющим входом второго блока элементов И.
На чертеже приведена блок-схема . устройства.
Устройство содержит преобразователь аналог-код 1, элементы И 2, 3, 4, блок управлени  5, коммутатор 6, дополнителный счетчик (делитель опорного сигнала 7, реверсивный счетчик 8, реверсивный счетчик разности 9, распределитель импульсов 10, счетчик дисперсии 11, делитель частоты 12, узел управлени  13, дешифратор 14, счетчик среднего 15, блоки элементов И 16, 17, 18, 19, cxeWyi сравнени  20, накопительный счетчик 21 Входной зажнм устройства соединен с измерительным входом преобразовател  аналог-ход 1. Информационный вьпсод преобразовател  1 соединен со входом элемента И 2, управл ющий вход которо- го подключен к блоку управлени  5. К блоку управлени  5 подключен другой выход преобразовател  1, по которому в блок управлени  5 поступают сигналы V , V-. пол рности и сигнал V; окончани  каждого элемента выборки. Вход запуска преобразовател  1 соединен с соответ ствующим выходом блока управлени  5, по которому в преобразователь 1 поступают импульсы запуска., Выход генератора импульсов, имеющегос  в преобразователе 1, св зан посредством вентил  3 : с сигнальным входом коммутатора 6, а управл ющие входы элемента И 3 и коммутатора 6 подключены к соответствую щим выходам блока управлени  5j Элементй И 2 по одному выходу соединен со входом счетчика 7, а по другому выходу - со счетным входом второй декады реверсивного счетчика 8 и со счетнымвходом реверсивного счетчика разности 9, Коммутатор 6 имеет п ть выходов, которые соответственно соединены со счетным входом первой декады реверсивного счетчика 8, со счетным входом реверсивного счетчика разности 9, с одним входом распределител  импульсов 10, со счетным входом счетчика дисперсии 11 и входом делител  частоты 12, подключенного по одному выходу к счетному входу реверсивного счетчика разности 9, а по другому - к сигнальному входу элемента И 4. Управл ющий вход элемента И 4 св зан с одним выходом узла управлени  13, другой выход которого св зан с входом реверса счетчика 8 и управл ющим входом дешифратора 14. Дешифратор 14 подключен своими входами к выходам счетчика 8, а двум  выходами - к входам узла 13 и к входам сложени  и вычитани  второй декады счетчика среднего 15. Входь сложени  и вычитани  первой декады счетчика среднего 15 соединены с двум  выходами элемента И 4, еще один выход -которого подключен к одному из входов распределител  импульсов 10.Счетчик среднего 15 поразр дно блоком элементов И 16 соединен со счетчиком 7, а последний блоком 17 - с реверсив-/ 7 44 ным счетчиком разности 9. Выходы счетчиков 7, 9, 15 соединены с входами схемы 20, а вьгходы последней подключены к входам реверса счетчиков 7, 9 и к управл ющим входам блоков 16, 17. Реверсивный счетчик разности 9 соединен поразр дно блоком 18 со счетчиком дисперсии 11 и по выходу - с входом сброса счетчика 21, подключенного поразр дно блоком 19 к входам счетчика дисперсии 11, Входы первой, второй и третьей декад счетчика 21, а также управл ющий вход блока переноса 19 св заны с соответствующими выходами распределител  импульсой 10. Выход счет- .чика 11 соединен с управл ющим входогу блока 18 и с соответствующим входом блока управлени  5. К входам блока управлени  5 подключены также выходы реверсивного счетчика разности 9, схемы 2О и дешифратора 14. Выходы блока управлени  5, кроме указанньгс выше, соединены с управл ющими входами элемента- И 2, реверсивного счетчика разности 9, распределител  импульсов 10, делител  частоты 12, элемента И 4, узла 13, дешифратора 14, блока элементов И 17 и схемы сравнени  20. Вычисление среднего выборочного, дисперсии и среднего квадратичного производитс  ПО известньгм формулам VgN. 1) )) где - ый элемент выборки объе- . Ма N ; XQ - опорный сигнал, от осительно которого определ етс  приближенное значение дисперсии. N /ч 2. S ( 1НЧ ) Q - поправка к дисперсии, обусловлена  отличием среднего арифметического т опорного сигнала, причем d ; iX. - погрешность вычислени  дисперсии, бусловленна  погрешностью вычислени  реднего арифметического всоответстии с выражением (1)./ Уровень опорного сигнала XQможно выбирать, исход  из имеющихс , хот  бы достаточно приближенных, сведений об исследуемом сигнале. Он может быть выбран также равным одному из мгновенных значений сигнала или вычислен по выборке небольшого объема. Устройство работает следующим образом , Перед началом измерений по заданному объему выборки устанавливают в состо ние {К - 1) делитель частоты 12 и в состо ние N - дешифратор 15. Если опорный сигнал XQ определ етс  предварительно по нескольким отсчетам анализируемого сигнала X (t), то коэффициент пересчета счетчика 7 устанавливаетс  равным количеству этих отсчетов Счетчики 7, 8, 9. 11, 15 наход тс  в нулевом состо нии, в счетчике 21 записана единица, элементы 3, 4 закрыты, элемент 2 открыт по первому входу. Анализируемый сигнал X (i;) подаетс  на вход преобразовател  аналог«-код 1 который осуществл ет квантование сигнала К (.i:) в точках отсчета t- , Импуль сы запуска V/i преобразовател  1 задаютс  блоком управлени  5. С преобразо вател  1 на блок управлени  5, в свою очередь, поступают сигналы пол рности У-. V- сигналы Vj окончани  каждо го элемента Х выборки (если входна  информаци  задана в виде числовых экви валентов Х- , то сигналы V-,V| иV ввод тс  в блок управлени  5 извне). Блоком управлени  5 ведетс  подсчет элементов выборки (это осуществл етс  счетчиком выборки, вход щим в его состав ) и формируютс  сигналы управлени , задающие программу работы устройства. Работу устройства целесообразно рассмотреть по этапам. На первом этапе вспомогательна  выборка через элемент И 2 поступает в .счетчик 7, в котором формируетс  код опорного сигнала XQ (код этого сигнала может вводитьс  в счетчик 7 извне, если ожидаемое среднее примерно известно). На втором этапе производитс  вычисление среднего по формуле (1) и приближенной дисперсии по формуле (4) По сигналу Vo блока управлени  5 элемент И 2 закрываетс  по первому выходу и открываетс  по второму выходу. После этого элементы Х анализируемой выборки поступают на вторую декаду счетчика 8 и на вход реверсивного счет 7 48 чика 9. Режим работы (суммирование или вычитание) счетчика 8 задаетс  уз лом 13 в соответствии с пол рностью данного элемента выборки Х по сигналам 4-V или V- , поступающим с .блока управлени  5. Кроме того, если первый элемент выборки отрицателен, то узлом 13в счетчик 8 вводитс  число Н . Дешифратор 14 формирует сигналы на одном из своих выходов при состо нии О или N счетчика 8, в зависимости от знака элемента выборки + или -, соответственно . Управление дешифратором 14также осуществл етс  узлом13. Причем дешифратор 14 построен так, что он оказываетс  нечувствительным к первому импульсу, формируемому при каждом изменении пол рности элемента выборки, так как этот импульс  вл етс  ложным. Выходные импульсы дешифратора 14 поступают на вход сложени  или вход вычитани  второй декады счетчика среднего 15 и на входы узла 13. После поступлени  всего объема выборки, независимо от пол рности отдельных элементов выборки, в счетчике 15 будет зафиксировано среднее X , в счетчике . 8 - остаток ДХ X.Mk , а в , i-i узле 13 - знак этого остатка. Одновременно с определением среднего производитс  вычисление приближенной дисперсии 1) . Дл  этого накануне поступлени  каждого элемента выборки Х сигналом V i поступающим с блока управлени  5 на блок 17, осуществл етс  перенос дополнительного кода числа Хо из счетчика 7 в счетчик 9. При поступлении на Счетчик 9 с элемента И 2 элемента выборки Xjj в этом счетчике всегда записываетс  модуль разности i.Xi (Xi -Хо ) в дополнительном коде. Дл  этого счетчик 9 выполнен так, что при /X/tl o переполн етс  и переводитс  в режим вычитани . После окончани  каждого числового эквивалента Х с блока управлени  5. на счетчик 9 подаетс  сигнал V-f . возвраща  его в режим суммировани  или подтвержда  этот режим. Этим же сигналом открываетс  элемент ИЗ, подключа  генератор импульсов преобразовател  1 через коммутатор 6 к счетчику 9 и распределителю импульсов 10. Первый входной нмпульс распределител  1О не проходит па счетчик21, а последующие импу;шсЁ.1 по (ступают на вход второго Tj iTirepa тротьой 9. 7 декады этого счетчика. Кажд,1й выходной импульс распределител  1О подаетс  на блок 19 дл  переноса показаний из счет чика 21 в счетчик дисперсий 11. При обнулении счетчика 9 на его выходе формируетс  импульс, который, поступа  в блок управлени  5, закрывает элемент И 3, За врем  открытого состо ни  эле мента И 3 в счетчик 21 поступает число импульсов &4,.a в счетч1-1ке 11 запишетс  число Д X; . Посхпе ввода каждо го числа АХ: счетчик 21 устанавливает с  в исходное состо ние сигналом с BbJхода счетчика 9. После поступлени  всего объема выборки в счетчике 11 будет N , зафиксировано .число ЗДХ- i Блок уп it-f -1/ . равлени  5 измен ет состо ние коммутатора б, подключа  элемент И 3 к входу вычитани  счетчика 11 и через делитель 12 - к входу суммировани  счетчика 9. Когда со счетчика 11 будут списаны его . L показани , равные SAX- в счетчик i:1 Н „ поступит число импульсов ./NВ этот момент на выходе счетчика 11 формируетс  сигнал, который поступает в блок управлени  5, закрыва  элемент 3, и на блок 18 дл  ввода дополнительного кода приближенной дисперсии ID из счетчика 9 в счетчик 11. На этом заканчиваетс  второй этап и начинаетс  третггй этап уточнение среднего X и- приближенной дисперсии 1) , путем учета составл ющих ЛХ и 3 в соответствии с формулой (2). Дл  выполнени  этого этапа сигналом V блока управлени  5 в схеме производ тс  . следующие операции: счетчик 9 устанавливаетс  в нулевое состо ние, коммута«тор 6 переводитс  в следующее состо ние , подключа  выход элемента И 3 к входу первой декады счетчика 8, измен етс  состо ние распределител  импульсов 10, перевод тс  в рабочее состо ние элемент И 4 и схема 2О, коэ41фициент делени  делител  12 увеличиваетс  на. единицу и становитс  равным N . HMnyaijCbi с генератора преобразовател  1 поступают на вход первой декады счетчика 8 (тем самым остаток увеличиваетс  в 10 раз) и чорез делитель частоты 1.2 - па вход элемента И 4. На счетчик 7 пмг1у.п, поступают на суммирование и;п вычитание, в оапчсимости 410 от зн,ака остатка ЛХ , так, чтоб(1 остаток ii X списывалс . Режим jiaGoTt i еч.тчика 8 задаетс  узлом 13. При обнулонни счетчика 8 его выходной импульс поступает в блок управлени  5, закрыва  элемент И 3, На счетчик среднего 15 этот импульс Не проходит. За врем  открытого состо ни  элемента И 3 на счетчик 8 поступит число импульсов 10 ДХ , а на элемент И 4 - число импульсов 10 ДК . Это число импульсов поступает по одному из выходов элемента И 4 либо на вход сложени , либо на вход вычитани  первой декады счетчика среднего 15. Состо ние элемента И 4 определ етс  знаком остатк19 в счетчике 8 и задаетс  узлом 13. Кроме того, число импульсов 10ДХ с выхода элемента И 4 поступает на второй вход распределител  импульсов 10. С выхода распределител  10 это число импульсов поступает на вторую декаду счетчика 21 (т. е, со сдвигом влево на один разр д но отношению к числам ДХ-i дл  соблюдени  веса составл ющей ЛХ- дисперсии ). Зти же импульсы поступают на блок 19. В результате в счетчик 11 будет введен код составл ющей ДХ Составл юща  d вводитс  следуюгдим образом. Схема сравнени  2О по сигналу УЧ с блока управлени  5 задает режим счетчика 7 и с некоторой задержкой переносит в него код среднего X из счетчика 15 посредством блока 16. Режим работы счетчика 7 определ етс  знаком среднего X , а, следовательно, состо нием счетчика среднего 15 и устанавливаетс  следующим образом. Если X О 1 то сигнал с выхода схемы 20 на реверс счетчика 7 не выдаетс  и последний остаетс  в режиме суммировани . Если же X /О, то схемой 20 формируетс  сигнал, перевод щий счетчик 7 в режим вычитани . Тогда при переосе показаний счетчика 15 в счетчик 7 в последнем образуетс  или доапн1ггальный код поправкиС1 /Х/ Хо ; ри KQ - пр мой Kod, при; )(( дополнительный код. Затем, сли , схема 20 формирует выход- ной сигнал, устанавливающий счетчик 9 реисим вычитани . Если же d/, О , схеа 20 сигнала не формирует и счотчик остаетс  в режиме суммировани . С адержкой, обусловленной перехоаными роцессами в схеме 20 и в пчотчнкс 9, выхода схемы 20 поступает сигнал п: блок 17 дл  переноса показаний из счетчика 7 в счетчик 9. В результате в счетчике 9, независимо от знаков среднего у, и поправки а , будет записан дополнительный код поправки S., Этот же сигнал , оп ть та;кй с нЬкоторой задержкой, переводит счетчик 9 в режим суммирова ни  (или подтвернодает этот режим) и поступает в блок управлени  5, подключа  через коммутатор б вход распределител  10 и вход счетчика 9 к выхбду элемента И .3 и открыва  последний. Импуль сы с генератора преобразовател  1 посту пают на счетчик 9 и распределитель 10, С выхода распределител  10 импульсы по-прежнему поступают на вход второй декады счетчика 21 и на блок 19. При обнулении счетчика 9 . -сигнал с его выхода1 поступает в блок управлени  5, закрыва  элемент 3, и на счетчик 21, возвраща  его в исходное состо ние. За врем  открытого состо ни  элемента ИЗ на счёт-чик 2J. поступит число импульсов Id I , а в счетчик 11 --число Q на сум мирование, В результате s счетчике 11 В уЙёТза пйсанд6помйтельЖ1 й Т 1ОО (Й-АХ -а ). с этого момента на чинаетс  четвертый этап работы устрой- ства -вычисление средн квайратичного. С некоторой задержкой блок управлени  5 цзмен  состо ние распределител  им пульсов 1О и снова открывает элемент ИЗ. Импульсы с генератора преобразовател  1 через коммутатор 6 и распредели тель 10 поступают на вход первой декады счетчика 21 и блок 19 аналогично выше oпиcaннo «y до момента переполнени  счет чика 11, импульсом которого блок управлени  5 закрывает апемент И 3. Очейид- но, к этому моменту в счетчик 21 будет ввёйено ЧИСЛО йМпульсоё, раШбё искомому среднеквадратичному отклонению в со ответствии с формулой {3) „ Таким образом, в счетчике среднего 15 зафиксировано выборочное среднее, -,,в счетчике 9 дисперси , а в счетчике 21 - среднеквадратичное значение, Значени  этих величин могут быть вывёдень на отсчётные, устройства либо цифропечать. Использование данного устройства позволит существенно повысить точность анализа исследуемых процессов и значительно сократить ърем  контрол  исследуемых объектов. 71 4 12 3 о б р е т е н и   о р м у л а и Устройство дл  определени  статистических характеристик, содержащее преобразователь аналог-код, вход. которого  вл етс  входом устройства, первый выход подключен к информационному входу первого элемента И, второй выход соединен с первым входом блока управлени , а третий выход подключен к информационному входу второго элемента И, первый выход которого соединен с первым информационным входом реверсивного счетчика разности, второй Информационный вход которого роединен с первым выходом делител  частоты, второй выход которого соединен с первым информационным входом третьего элемента И, первый и второй выходы которого соединены соответственно с входом сложе- ни  и вычитани  счетчика среднего, разр дные выходы которого подключены к первому блоку элементов И, разр дные выходы которого подключены к первому блоку элементов И, накопительный счетчик , информационный вход которого соеди- нен с первым выходом распределител  импульсов, разр дные выходы накопительного счетчика через второй блок элементов И соединены с разр дньпу1и входами счетчика дисйерсии, о т л и ч а вэ - щ е е с   тем, что, с целью повышени  точности и быстродействи  устройства , оно содержит дополнительный счетчик , схему Сравнени ,реверсивный счетчик с дешифратором, третий и четвертый блоки элементов И, узел управлени  и коммутатор,/ выходы которого подклю .чены соответственно к первому входу распределител  импульсов, к счетному входу счетчика Дисперсии, к третьему информационному входу реверсивного счетчика разности, к входу делител  частоты и к информационному входу реверсивного счетчика, первый управл ющий вход которого соединен с первым выходом второго элемента И, второй управл ющий выход которого соединен с управл ющим входом дЪполнительного счетчика, а второй управл ющий вход реверсивного счетчика соединен с первым выходом узла управлени , с первым управл ющим входом дещифратора, разр дные входы которого соединены соответственно с разр дными выходами реверсивного счетчика, ; первый .и второй выходы дещифратора подключены к первому и второму входам узла управлени  и к входам сложени  и вы
Йанаег;чихани  счетчика среднего, выход которого соединен с первым входом схемы сравнени , второй вход которой соединен с выходом дополнительного счетчгтка, pifta р дные входь которого подключеньГ Ж выходам первого блока элементов И, а разр дные выходы через третий блок элемен тов И соединены с разр дными входами реверсивного счетчика разности, разр дные выходы которого через четвёртый блок элементов И подключены соответственно к разр дным входам счетчика дисперсии , при этом выходы схемы сравнени  подключены соответственно к инфор- мационнь1М входам первого и третьего блоков элементов И, реверсивного счетчика разности и ко второму входу блока управлени , при этом управл ющий вькод реверсивного счетчика разности соединен с управл ющими входами накоЛительнЪго счетчика, схемы сравнени  и счетчика дисперсии, четвертого блока элементов И, схемы сравнени  и вторым входов блока управлени , первый вход которого, соединен с управл ющим выходом дешиф7 4.. 14 ратора, а выход блока управлени  соодинен с управл ющими входами дешифратора , узла управлени , третьего элемента И, схемы сравнени , третьего блока элементрв И, реверсивного счетчика разносги , распределител  импульсов, прчобраэбвэтел  аналог-код, первого элемента И, делител  частоты, к:6ммутатора, вход которого соединён с выходом первого элемента И, при этом второй вход рас (Пределйтел  импульсов соединён с вьгхо дом третьего элемента И, а третий и четвёртый входы подключены к соответствующйм информационным выходам нако пительногр счетчика, управл ющий выход распределител  импульсов соединен с управл ющим. входом второго блока элементов И. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР 407322, кл. Q Об F 15/36, 1973. 2,Авторское свидетельство СССР 419899, кл. Q-06 F 15/36, 1973.

Claims (2)

  1. Формула изобретения
    Устройство для определения статистических характеристик, содержащее пре5 образователь аналог-код, вход.которого является входом устройства, первый выход подключен к информационному входу первого элемента И, второй выход сое’ динен с первым входом блока управле10 ния, а третий выход подключен к информационному входу второго элемента И, первый выход которого соединен с первым информационным входом реверсивного счетчика разности, второй информационный вход которого соединен с первым выходом делителя частоты, второй выход которого соединен с первым информационным входом третьего элемента И, первый и второй выходы которого соединены соответственно с входом сложения и вычитания счетчика среднего, разрядные выходы которого подключены к первому блоку элементов И, разрядные выходы которого подключены к первому блоку элементов И, накопительный счетчик, информационный вход которого соединен с первым выходом распределителя импульсов, разрядные выходы накопительного счетчика через второй блок элементов И соединены с разрядными входами счетчика дисперсии, отличающееся тем, что, с целью повышения точности и быстродействия устройства,' оно содержит дополнительный счетчик, схему Сравнения,^реверсивный счетчик с дешифратором, третий и четвертый блоки элементов И, узел управления и коммутатор, ' выходы которого подключены соответственно к первому входу распределителя импульсов, к счетному входу счетчика дисперсии, к третьему информационному входу реверсивного счетчика разности, к входу делителя частоты и к информационному входу реί5 вёрсивного счетчика, первый управляющий вход Которого соединен с первым выходом второго элемента И, второй управляющий выход которого соединен с управляющим входом дополнительного счетчика, 50 а второй управляющий вход реверсивного счетчика соединен с первым выходом узла управления, с первым управляющим входом дешифратора, разрядные входы которого соединены соответственно с раз55 рядными выходами реверсивного счетчика, : первый и второй выходы дешифратора подключены к первому и второму входам узла управления и к входам сложения и вы13 716044 питания счетчика среднего, выход которого соединен с первым входом схемы сравнения, второй вход которой соединен с выходом дополнительного счетчика, разрядные входы которого подключены к'выходам первого блока элементов И, а разрядные выходы через третий блок элементов И соединены с разрядными входами реверсивного счетчика разности, разрядные выходы которого через четвёртый блок элементов И подключены соответственно к разрядным входам счетчика дисперсии, при этом выходы схемы сравнения подключены соответственно к информационным входам первого и третьего ‘блоков элементов И, реверсивного счетчика разности и ко второму входу блока управления, при этом управляющий выход реверсивного счетчика разности соединен с управляющими входами накопительного счетчика, схемы сравнения и счетчика дисперсии, четвертого блока элементов И, схемы сравнения и вторым входом блока управления, первый вход которого, соединен с управляющим выходом дешиф- ’25
    14 ратора, а выход блока управления соединен с управляющими входами дешифратора, узла управления, третьего элемента И, схемы сравнения, третьего блока элементов И, реверсивного счетчика разности, распределителя импульсов, преобразователя аналог-код, первого элемента И, делителя частоты, коммутатора, вход которого соединён с выходом первого элемента И, при этом второй вход распределителя импульсов соединён с вых о— дом третьего элемента И, а третий и четвёртый входы подключены к соответствующим информационным выходам накопительного счетчика, управляющий выход распределителя импульсов соединен с управляющим входом второго блока элементов И.
  2. 2Q Источники информации, принятые во внимание при экспертизе
    1. Авторское свидетельство СССР . № 407322, кл. Q 06 F 15/36, 1973.
    2. Авторское свидетельство СССР №419899, кл. Q-06 F 15/36, 1973.
    /
    ЦНИИПИ Заказ 9528/43 Тираж 751 Подписное
    Филиал ППП ’'Патент*, г. Ужгород, ул. Проектная, 4
SU762309142A 1976-01-04 1976-01-04 Устройство дл определени статистических характеристик SU716044A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762309142A SU716044A1 (ru) 1976-01-04 1976-01-04 Устройство дл определени статистических характеристик

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762309142A SU716044A1 (ru) 1976-01-04 1976-01-04 Устройство дл определени статистических характеристик

Publications (1)

Publication Number Publication Date
SU716044A1 true SU716044A1 (ru) 1980-02-15

Family

ID=20643910

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762309142A SU716044A1 (ru) 1976-01-04 1976-01-04 Устройство дл определени статистических характеристик

Country Status (1)

Country Link
SU (1) SU716044A1 (ru)

Similar Documents

Publication Publication Date Title
US20070274434A1 (en) Period-to-Digital Converter
SU716044A1 (ru) Устройство дл определени статистических характеристик
SU1200188A1 (ru) Цифровой измеритель отклонени измер емой частоты от номинальной
RU2742710C2 (ru) Устройство для измерения частоты
SU896594A2 (ru) Устройство дл измерени временных интервалов
SU708253A1 (ru) Устройство дл измерени временных интервалов
SU1087954A1 (ru) Преобразователь врем -код
SU414543A1 (ru)
SU788026A1 (ru) Цифровой фазометр дл измерени среднего значени сдвига фаз
SU737899A1 (ru) Устройство дл автоматического измерени статистических характеристик случайных погрешностей цифровых приборов
SU1377908A2 (ru) Устройство дл измерени максимального и минимального периодов следовани сигналов
SU934485A1 (ru) Устройство дл определени среднего арифметического
SU1205154A1 (ru) Устройство дл определени изменени свойств случайных процессов
SU1370600A1 (ru) Устройство дл измерени изменени фазового сдвига
SU395989A1 (ru) Накапливающий двоичный счетчик
JPH034945Y2 (ru)
SU436293A1 (ru) Устройство для измерения частоты
SU684539A1 (ru) Устройство дл логарифмировани чисел
SU1001000A1 (ru) Измеритель временных интервалов
SU1003097A1 (ru) Устройство дл определени условного математического ожидани
SU935815A2 (ru) Цифровой фазометр мгновенных значений
SU1425834A1 (ru) Устройство дл измерени отношений временных интервалов
SU1420540A1 (ru) Измеритель отношени амплитуд двух видеоимпульсов
SU496570A1 (ru) Интегратор
SU437969A1 (ru) Измеритель направленных физических величин