SU714440A2 - Устройство дл отображени информации - Google Patents

Устройство дл отображени информации Download PDF

Info

Publication number
SU714440A2
SU714440A2 SU752114226A SU2114226A SU714440A2 SU 714440 A2 SU714440 A2 SU 714440A2 SU 752114226 A SU752114226 A SU 752114226A SU 2114226 A SU2114226 A SU 2114226A SU 714440 A2 SU714440 A2 SU 714440A2
Authority
SU
USSR - Soviet Union
Prior art keywords
vector
trigger
register
length
counters
Prior art date
Application number
SU752114226A
Other languages
English (en)
Inventor
Владимир Яковлевич Голубчик
Original Assignee
Ордена Ленина Институт Кибернетики Ан Украинской Сср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Ленина Институт Кибернетики Ан Украинской Сср filed Critical Ордена Ленина Институт Кибернетики Ан Украинской Сср
Priority to SU752114226A priority Critical patent/SU714440A2/ru
Application granted granted Critical
Publication of SU714440A2 publication Critical patent/SU714440A2/ru

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ ИНФОРМАЦИИ
. , . ,; .
Изобретение относитс  к области авто-; матики и вычислительной техники, в частно- сти, к устройствам дл  отображени  информации .
Известно устройство, которое содержит счетчики координат, дешифраторы, генера-. тор импульсов, подключенный к счетчику тактов, выходы которого через блок пам ти подключены к дешифратору символов, блок управлени , соединенный с дешифраторами и через элемент И с регистром сдвига {1.; ;:
Однако дл  этого устройства характерна конструктивна  сложность.;
; Наиболее близким по технической сущности к предложенному  вл етс  устройство, содержаш,ее счетчики координат, дешифратор прерывани  и последовательно соединенные генератор импульсов, счетчик тактов, блок пам ти символов и дешифратор символов , регистр длины вектора, подключенный к блоку пам ти символов, триггеру управлени , соединенному со счетчиком тактов , генератором импульсов, триггером блокировки и счетчиком длины вектора, св занным с блоком сравнени , к регистру формировани  вектора, соединенному с дешнф-. ратором прерывани  и через шифратор ccf счетчиками координат, к дешифратору длинь вектора, св занному с триггером блокировки и со.счетчиками координат, к блоку
сравнени  и к дешифратору прерывани , соединенному с генератором импульсов,триггер блокировки подключён к счетчикам длины вектора и тактов, а блок пам ти символов св зан с регистром формировани  вектора 2.
Однако дл  этого устройства характерна невысока  надежность его работы.
Цель изобретени  - повышение надежности работы устройства.
Это достигаетс  тем, что устройство
содержит дешифраторы (контрол  символов, соединенные с выходами счетчиков координат , первый триггер, подключенный к регистру формировани  вектора, и второй триггер , входы которого соединены с дешифраторами прерывани  и контрол  символов, с первым триггером и со входом устройства , а выходы подключены к генератору импульсов , к выходу устройства и к регистру формировани  вектора.
На чертеже представлена блок-схема устройства .
Устройство включает в себ  генератор импульсов 1, счетчик тактов 2, блок пам ти символов 3, дешифратор символов 4, триггер блокировки 5, счетчик длинь вектора 6, регистр формировани  вектор; 7, регистр длины вектора 8, триггер управлени  9, шифратор 10, дешифратор длины вектора 11, блок сравнени  12, дешифратор прерывани  13, счетчики координат 14, дешифраторы контрол  символов 15 и 16, первый триггер 17 и второй триггер 18.
Устройство работает следующим образом. Дешифратор символов 4 по коду снмволА на его входе выбирает в блоке пам ти символов 3 один из всего набора хранимых в нем символов. Генератор импульсов 1 включаетс  импульсом начала формировани  символа. В начальный момент триггер блокировки 5 находитс  в состо нии «О, разреша  тем самым прохождение тактирующих импульсов на вход счетчика тактов 2 и запреща  прохождение их на вход счетчика длины вектора 6. Одновременно со счетчиком тактов 2 начинает перебрасыватьс  триггер управлени  9, причем импульсы установки его в состо ние «1 поступают неуправл емыми , а импульсы установки в состоиние «О формируютс  блоком сравнени  12. Счетчики тактов 2 последовательно опрашивает все узлы блока пам ти символов 3. Код tiepBoro вектора, выбираемый из блока пам ти символов 3, по состо нию «О триггера управлени  9 записываетс  в регистр формировани  вектора 7, а по состо нию «1 - в регистр длины вектора 8. Код части разр дов perHctpa формировани  векто ра 7 интерпретируетс  как код управлени  интенсивностью воспроизведени  вектора, код остальных разр дов - как код направлени  вектора. и1ифратор 10 пр коду направлени  формирует импульсы дл .счетчиков 14 ко ординат X и.У, которые начинают формировать новый вектор сразу после по влени  очередного кода на регистре формировани  вектора 7, хот  код длины этого вектора . считываетс  из блока пам ти символа 3 в ; следующем такте. Количество всевозможный) длин векторов определ етс  разр дность © и способом кодировани . При записи в регистр длины вектора 8 кода длины единичного вектора {под единичным вектором подразумеваетс  вектор, образованный переходом счетчиков 14 координат Y и Y в соседнее состо ние) осуществл етс  блокирование импульсов, поступающих на счетчики 14 координат X и Y. При записи в регистр длины вектора 8 кода длины двойного вектора импульсы на счетчики координат X и Y поступают в течение двух тактов.
8конце второго такта триггер упраалени 
9устанавливаетс  в состо ние «О, и счетчик тактов 2 продолжает опрос блока пам ти си.мволов 3. При записи в регистр длины вектора 8 кода вектора с длиной больше двойного триггер блокировки 5 устанавливаетс  в состо ние «. По этому состо нию осуществл етс  блокирование импульсов на счетчик тактов 2 и paзpe П аетс  прохождение импульсов на счетчик длишз вектора 6, который продолжает счи- . тать до тех пор, пока блок сравнени  12 не выработает сигнал сравнени  кодов регистра длины вектора 8 и счетчика длины вектора 6. Этот сигнал устанавливает в состо ние «О счетчик длины вектора 6,триггер управлени  9 н триггер блокировки 5. В блоке сравнени  12 учитываетс  разница в две единицы меледу кодами в регистре длины вектора 8 и счетчике длины вектора 6, вызванна  тем, ч-то к моменту начала работы последнего уже сформировалс  вектор длиной в два единичных вектора. Полна  длина вектора равна сумме двойного вектора и вектора, сформированного за врем  работы счетчика длины вектора 6. Формирование следующих векторов, образующих контур символа, происходит аналогично вышеописанному до тех пор, пока на вход дешифратора прерывани  13 с регистра формировани  вектора 7 и регистра длины вектора 8 не поступит код конца формировани  символов. Дешифратор прерывани  13 вырабатывает сигнал окончани  формирова1П1  символа. Дешифраторы 15 и 16 анализируют состо ние счетчиков 14 в момеит окончани  формировани  символа и могут представл ть собою, например, элементы И на соответствующее число входов. Результат указанного анализа (совпадение или несовпадение) .поступает на вход второго триггера 18, предназначенного дл  исправлени  ошибок. Искажение символа может быть св зано с отсутствием модул ции засвечиваемых векторов контура символа, или с модул цией незасвечиваемых векторов контура символа (ли1шй св зи). При четном числе засвечиваемых векторов первый триггер 17, соединенный с регистром формировани  вектора 7, в момент окончани  формировани  символа должен сброситьс  в нуль. При нечетном числе засвечиваемых ректоров четность достигаетс  искусственно разбиени  любого из засвечиваемых векторов на два вектора одного и того же направлени . Триггер18 собирает все сигналы об искажении формы символа. Если есть хот  бы один сигнал с выхода любого из дешифраторов 15 или 16 триггера 17, то триггер 18 станет в «1 и запомнит это состо ние . В момент перехода триггера 18 из «О в «1 формируетс  сигнал, по которому в центральном устройстве управлени  бло-. кнруетс  изменение кода символа на входе блока пам ти символов 3 и кода адреса символа на экране электроннолучевой трубки , заноситс  в регистр формировани  векто

Claims (1)

  1. -Формула изобретения
    Устройство для отображения информации по авт. св. № 470832, отличающееся тем, что, с целью повышения надежности устройства, оно додержит дешифраторы контроля символов, соединенные с выходами счетчиков координат, первый триггер, подключенный к регистру формирования вектора, и второй триггер, входы которого соединены с дешифраторами прерывания и контроля символов, с первым триггером и со входом устройства, а выходы подключены к •генератору импульсов, к выходу устройства и к регистру формирования вектора.
SU752114226A 1975-03-17 1975-03-17 Устройство дл отображени информации SU714440A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU752114226A SU714440A2 (ru) 1975-03-17 1975-03-17 Устройство дл отображени информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU752114226A SU714440A2 (ru) 1975-03-17 1975-03-17 Устройство дл отображени информации

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU470832 Addition

Publications (1)

Publication Number Publication Date
SU714440A2 true SU714440A2 (ru) 1980-02-05

Family

ID=20612971

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752114226A SU714440A2 (ru) 1975-03-17 1975-03-17 Устройство дл отображени информации

Country Status (1)

Country Link
SU (1) SU714440A2 (ru)

Similar Documents

Publication Publication Date Title
SU714440A2 (ru) Устройство дл отображени информации
SU470832A1 (ru) Устройство дл отображени информации
SU552626A1 (ru) Устройство дл отображени информации
SU739589A1 (ru) Устройство дл отображени информации на экране электронно-лучевой трубки
SU717756A1 (ru) Устройство дл определени экстремального числа
SU739593A1 (ru) Устройство дл отображени графической информации
SU717800A2 (ru) Устройство дл индикации
RU1800475C (ru) Устройство дл отображени символов на экране электронно-лучевой трубки
SU1665403A2 (ru) Устройство дл формировани изображений на экране электронно-лучевой трубки
SU433627A1 (ru) Устройство формирования импульсных последовательностей
SU1007104A1 (ru) Датчик случайных чисел
SU1161952A1 (ru) Устройство для вычисления логических функций
SU868737A1 (ru) Устройство дл ввода информации
SU739594A1 (ru) Устройство дл отображени информации
SU720775A1 (ru) Устройство дл приема трехкратноповторенных команд телеуправлени
SU744608A1 (ru) Устройство дл автоматического контрол генератора случайных чисел
SU714394A1 (ru) Устройство дл извлечени квадратного корн
SU1104589A1 (ru) Устройство дл контрол записи информации в программируемые блоки пам ти
SU607349A1 (ru) Устройство дл мажоритарного декодировани
SU746629A1 (ru) Устройство дл отображени информации
SU1038955A2 (ru) Устройство дл считывани графической информации
SU444197A1 (ru) Устройство дл коррекции погрешности счета
SU1088060A1 (ru) Устройство дл формировани символов
SU985810A1 (ru) Устройство дл контрол знаний обучаемых
SU991487A1 (ru) Устройство дл отображени информации