SU711698A1 - Device for synchronizing multichannel communication systems - Google Patents

Device for synchronizing multichannel communication systems Download PDF

Info

Publication number
SU711698A1
SU711698A1 SU772506117A SU2506117A SU711698A1 SU 711698 A1 SU711698 A1 SU 711698A1 SU 772506117 A SU772506117 A SU 772506117A SU 2506117 A SU2506117 A SU 2506117A SU 711698 A1 SU711698 A1 SU 711698A1
Authority
SU
USSR - Soviet Union
Prior art keywords
correction
sign
block
inputs
filters
Prior art date
Application number
SU772506117A
Other languages
Russian (ru)
Inventor
Александр Залманович Бураковский
Владимир Иванович Кушпиль
Анатолий Васильевич Цвигун
Original Assignee
Предприятие П/Я А-1221
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1221 filed Critical Предприятие П/Я А-1221
Priority to SU772506117A priority Critical patent/SU711698A1/en
Application granted granted Critical
Publication of SU711698A1 publication Critical patent/SU711698A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

(54) УСТРОЙСТВО СИНХРОНИЗАЦИИ МНОГОКАНАЛЬНЫХ СИСТЕМ СВЯЗИ(54) DEVICE FOR SYNCHRONIZATION OF MULTI-CHANNEL COMMUNICATION SYSTEMS

Claims (1)

Изобретение относитс  к св зи и может использоватьс  в аппаратуре дискрет ного канала коротковолновой радиосв зи. Известно устройство синхронизашш многоканальных систем св зи, содержаще объединенные по входу два канала, каждый из которых состоит из двух объединенных по входу фильтров, выходы которых через дифферинциальный усилитель подключены к блоку определени  модул , причем выходы блоков определени  модулей через вычитатель подключены к блок определени  знака коррекции IJ. Однако это устройство имеет невысокую помехоустойчивость. Цель изобретени  - повышение помехо устойчивости. Дл  этого в устройство синхронизации многоканальных систем св аи содержащее объединенные по входу два канала, кажр. дый из которых состоит из двух объединенных по входу фильтров, выходы которых через дифферинциальный усилитель подключены к блоку определени  модул , причем выходы блоков определени  модулей через вьгчитатель подключены к блоку определени  знака коррекции, введены вкаждом канале последовательно соединенные накопитель и блок сравнени , а также допол1П1тельный блок определени  знака коррекции, при этом выход каждого блока определени  модул  подключен к входу соответствующего накопител , а выход каждого блока сравнезш  подключен к другим входам блока определени  знака коррекции и входам допол1штельного блока определени  знака коррекшш, а на вторые входы блоков сравнени  подан опорный сигнал. На чертеже изображена структурна  электрическа  схема предлагаемого устройства . Устройство содержит фильтры 1-4, дифференциальные усилители 5 и 6, блоки 7 и 8 определени  модул , вычитатель 9, блок 10 определени  знака коррекции, накопители 11 и 12, блоки сравнени  13, . 14 и дополнительный блок 15 определени  знака коррекции. Устройство работает следующим образом . С помощью фильтров 1, 2, 3 и 4 оп редел ютс  амплитуды одного, из канальных .сигналов, причем вычисление в парах канальных фильтров происходит со сдвигом во .времени на защитный интервал, кроме .того фильтры 1 и 3 определ ют амплитуду на нечетных информационных посыл ках, а фильтры 2 и 4 - на четных, Далее амплитуды с фильтров 1 и 2 подают с  на входы дифференциального усилител  5, а с фильтров 3 и 4 на дифференциальный усилитель 6, выходной сигнал с кото рых  вл етс  раздастью входных. На выходах дифференциальных усилителей 5 и 6 устанавливаютс  блоки 7 и 8 определени  модулей, которые подключены к вычитателю 9, осуществл ющему вычисление разности абсолютных величин раз1юсти пар амплитуд соответственно фильтров 1, 2, и 3, 4,а накопители 11 и 12, вычисл ют за 1п посылок значение абсолютной величины разностей пар амплн туд. Вычитатель 9 подает вьиисленную разность на информационный вход блока Ю определени  знака коррекции. Выходы накопителей 11, 12 через блоки сравнени  13, 14 подключены к . „„. , - ..„„... .„.„. „ запрещающим входам блока 1О определени  знака коррекции и к разрешающим входам дополннтелыюго блока 15 определени  знака коррекции, причем на вторые входы блоков сравнени  13, 14 подано опорное напр жение UOP Р превыщении опорного напр жени  над суммарным сигналом, вычисленным за Vi посылок на выходе накопителей 11 и 12, выработка сигнала коррекции с блока 1О раарещаетс  и устройство синхронизации корректирует каждую посылку по сигналу , вырабатываемому с блока 10. При превышении же сигнала с выходов нако- пителей 11 и 12 над опортш напр жени ем в любой момент времени до истечени И;. посылок, осуществл етс  запрет выд чи знака коррекции блоком, Ю до истече ни  1; посылок, т.е. устройство синхрош зации это врем  не корректируетс  ( ит на стабильности местного генератора; В случае же присутстви  подр д идущих запретов с обоих выходов накопителей 11 и 12 в течение времени -t , срабатывает блок 15, который в зависимости от величины -t выдает шаг коррек ции длительностью, равной либо защитному интервалу, либо .половине длительнос ти посы гси. Если -t 2п , то вьфабатываетс  торой щаг коррекции, если же -t 4li , о третий щаг коррекции. Число посылок И , в течерше которых суммируютс  знаени  абсолютной величины разностей пар амплитуд сигнала, выбираетс  из елеующих соображений. Врем  поддержани  синфазности i с предел етс  стабильностью генератора Tj- и защитным интервалом Т и практиески определ етс  по формуле Дл  конкретного модема, использутощего предлагаемое устройство тактовой синхронизации Т-1,66 мс, rff ; 0,1-и6-10- . т.е. Т, С другой стороны, характер помех в коротковолновом радиоканале и проведен- . эксперементы показали, что непрерывное действие импульсных помех, прввыщающих динамический диапазон модема, может происходить в течение единиц с&кунд . Таким образом, число h должно быть меньше t ПС и больше времени дей- стви  помех, способных без перерыва и „„ „ полностью накрыть рабочий сигнал. t-гИз выщеперечисленных соображений и, исход  из удобства построени  аппаратуры и значе1шй Т 1,66 мсек и первого щага коррекции, равного 13 мксек, выбираетс  И 128 посылкам (т.е. i 2,56 с, 2t 5,12 с). В св зи с Этим, при действии импульсных помеху действующих в течение времени меньше -fc , устройство синхрониз ции работает только с наименьщим шагом коррекции. При превьш1ении времени -fc вторым щагом коррекции и при превыщении 2-fc- третьим шагом коррекции. Все это существенно повышает помехоустойчивость приема и исключает ложные фазировани  и случайные сбои синхронизации , происход щие при ежепосылочной оценке расфазированности без адаптации устройства синхронизации к состо нию коротковолнового радиоканала.. Формула изобретени  Устройство синхронизации многоканальных систем св зи, содержащее объединенные по входу два канала, каждый из ко- торых сюстоит из двух объед шеш1ых по входу фильтров, выходы которых через дифференциальный усилитель подключены к блоку определени  модул , причем выходы блоков определени  модулей через вычитатель подключены к блоку огфеделени  знака коррекции, отличающее с   тем, что, с целью повышени  помехо устойчивости, введены в каждом канале последовательно соединенные накопитель и блок сравнени , а также дополнительный блок определени  знака коррекции, при этом выход каждого блока определени  , 7 98 модул  подключен к входу соответствугощего накопител , а выход каждого блока сравнени  подключен к другим входам блока определени  знака коррекции и входам дополнительного блока определени  знака коррекции, а на вторые входы блоков сравнени  подан опорный сигнал. Источники информации, хфин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 403089, 04 Ь 1/14, 1971 ;(прототш1)The invention relates to communications and can be used in the equipment of a discrete shortwave radio channel. A device for synchronous multichannel communication systems is known, comprising two channels combined in an input, each of which consists of two input filters combined, the outputs of which are connected to a module determining unit through a differential amplifier, and the outputs of the module determining blocks through a subtractor are connected to a correction sign determining unit Ij. However, this device has a low noise immunity. The purpose of the invention is to increase the noise immunity. To do this, synchronization of multichannel communication systems into the synchronization device contains two channels combined at the input, each. One of which consists of two input filters combined, the outputs of which are connected via a differential amplifier to the module definition unit, the outputs of the module definition blocks are connected to the correction sign symbol block through the reader, and the serially connected drive and comparison unit, as well as an additional block, are entered on each channel the sign of the correction, the output of each module of the module definition is connected to the input of the corresponding storage device, and the output of each block is connected to rugim inputs correction determining unit and the inputs of the sign determining unit dopol1shtelnogo korrekshsh sign, and the second inputs of the comparison unit is supplied with the reference signal. The drawing shows a structural electrical circuit of the proposed device. The device contains filters 1-4, differential amplifiers 5 and 6, units 7 and 8 of the module definition, subtractor 9, block 10 for determining the sign of the correction, drives 11 and 12, comparison units 13,. 14 and an additional block 15 for determining the sign of the correction. The device works as follows. Filters 1, 2, 3 and 4 determine the amplitudes of one of the channel signals, and the calculation in pairs of channel filters occurs with a shift in time by a guard interval, except that filters 1 and 3 determine the amplitude on odd information sendings, and filters 2 and 4 - on even ones. Further, amplitudes from filters 1 and 2 are fed from to the inputs of differential amplifier 5, and from filters 3 and 4 to differential amplifier 6, the output signal from which is the distribution of inputs. At the outputs of the differential amplifiers 5 and 6, blocks 7 and 8 of module definitions are installed, which are connected to subtractor 9, which calculates the difference between the absolute values of the amplitude pairs of amplitudes of filters 1, 2, and 3, 4, and drives 11 and 12 are calculated for 1p parcel is the absolute value of the difference of pairs of amplitudes pairs. The subtracter 9 supplies the difference to the information input of the block Y to determine the sign of the correction. The outputs of the drives 11, 12 through the comparison units 13, 14 are connected to. „„. , - .. "" .... ".". The prohibiting inputs of the correction sign detection unit 1O and the enabling inputs of the additional correction sign detection unit 15, the second inputs of the comparison units 13, 14 being supplied with the reference voltage UOP P exceeding the reference voltage above the total signal calculated for Vi packages at the output of the drives 11 and 12, the generation of the correction signal from block 1O is disconnected and the synchronization device corrects each parcel according to the signal generated from block 10. When the signal from the outputs of the accumulators 11 and 12 is exceeded above the voltage at any time before the expiration of I. ;. parcels, the blocking of the sign of the correction by the block, Yu, before the expiration of 1; parcels i. the synchro device does not adjust this time (it’s on the stability of the local oscillator; in the case of presence of prohibitions from both outputs of the accumulators 11 and 12 during the time -t, the block 15 is activated, which, depending on the value -t, produces a correction step with a duration equal to either a guard interval or half as long as the rms. If -t 2n, then a second correction step is taken, if -t 4li, a third correction step. The number of shipments AND, in the list of which the values of the absolute difference of pairs are summed ampl The signal is chosen from the following considerations: The keeping time i is limited by generator stability Tj and guard interval T and is practically determined by the formula For a particular modem using the proposed clock synchronization device T-1.66 ms, rff; 0.1 -and 6-10., i.e. T, On the other hand, the nature of the interference in the short-wave radio channel and the experiments showed that the continuous action of impulse interferences, which increase the dynamic range of the modem, can occur for units of a & Thus, the number h must be less than t PS and longer than the duration of interference, capable without a break and „„ „to completely cover the working signal. The t-hz of the above considerations and, based on the convenience of building the equipment and the value T of 1.66 ms and the first correction step equal to 13 microseconds, AND 128 sendings are selected (i.e. i 2.56 s, 2t 5.12 s). In connection with this, when pulsed interference is active for a time less than –fc, the synchronization device operates only with the smallest correction step. When the time -fc is exceeded by the second correction step and when 2-fc- is exceeded by the third correction step. All this significantly increases the noise immunity of the reception and eliminates false phasing and random synchronization failures occurring at the regular forwarding evaluation of the phase change without adapting the synchronization device to the state of the short-wave radio channel. Formula of the invention The synchronization device of multi-channel communication systems containing two channels combined in input, each which consists of two units of the input filters, the outputs of which are connected via a differential amplifier to the module definition unit, than the outputs of the modules for determining modules through a subtractor are connected to the correction sign block of the correction sign, distinguished by the fact that, in order to increase the stability noise, serially connected drive and comparison block, as well as an additional block for determining the sign of correction, are introduced in each channel module, 7 98 modules are connected to the input of the corresponding storage device, and the output of each comparison unit is connected to other inputs of the block for determining the sign of the correction and the inputs of the additional unit and correction mark and the second inputs of the comparison unit is supplied with the reference signal. Sources of information that are taken into account in the examination 1. USSR Copyright Certificate № 403089, 04 L 1/14, 1971; (prototsh1)
SU772506117A 1977-07-11 1977-07-11 Device for synchronizing multichannel communication systems SU711698A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772506117A SU711698A1 (en) 1977-07-11 1977-07-11 Device for synchronizing multichannel communication systems

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772506117A SU711698A1 (en) 1977-07-11 1977-07-11 Device for synchronizing multichannel communication systems

Publications (1)

Publication Number Publication Date
SU711698A1 true SU711698A1 (en) 1980-01-25

Family

ID=20717403

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772506117A SU711698A1 (en) 1977-07-11 1977-07-11 Device for synchronizing multichannel communication systems

Country Status (1)

Country Link
SU (1) SU711698A1 (en)

Similar Documents

Publication Publication Date Title
US5132985A (en) Spread spectrum receiver
US4475208A (en) Wired spread spectrum data communication system
CA1193671A (en) Orthogonal cdma system utilizing direct sequence pseudo noise codes
US5228055A (en) Spread spectrum communication device
US4280222A (en) Receiver and correlator switching method
US5537241A (en) Telecommunications system
SU711698A1 (en) Device for synchronizing multichannel communication systems
GB1495787A (en) Signal synchronization acquisition in a satellite communication system
US6094451A (en) Radio receiver using level-variable reference, signal for discriminative detection of data signal and signal discrimination method
US5347534A (en) Automatic gain control system
RU2491570C1 (en) Quadrature pulsed noise compensator
KR950004645B1 (en) Initial synchronization arrangements for parallel partial correlator
SU809625A2 (en) Device for synchronising multichannels communication systems
GB2313750A (en) Digital delay locked loop
SU951753A1 (en) Tone signal two-frequency receiver
SU1088146A1 (en) Digital device for tracking delay of pseudorandom sequence
RU2093963C1 (en) Device which searches synchronization signal for satellite communication system
SU1083391A1 (en) Receiver of synchronizing recurrent sequence
SU1092744A1 (en) Device for time synchronization of pseudorandom sequences
SU1506566A2 (en) Discrete information transmission system
SU755155A1 (en) Method and device for synchronizing multichannel communication systems with mutually orthogonal channel signals and phase difference modulation
RU2165128C2 (en) Frequency-shift signal correlator with structural noise correction
JPH11186998A (en) Mobile radio receiver
KR100419477B1 (en) Correlation system and method to compensate for group delay property
JPH07154444A (en) Frame synchronizing detection circuit