SU708387A1 - Device fr address control of switching messages - Google Patents

Device fr address control of switching messages Download PDF

Info

Publication number
SU708387A1
SU708387A1 SU772476766A SU2476766A SU708387A1 SU 708387 A1 SU708387 A1 SU 708387A1 SU 772476766 A SU772476766 A SU 772476766A SU 2476766 A SU2476766 A SU 2476766A SU 708387 A1 SU708387 A1 SU 708387A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
elements
outputs
address
control
Prior art date
Application number
SU772476766A
Other languages
Russian (ru)
Inventor
Николай Григорьевич Малышев
Геннадий Васильевич Антонов
Валерий Иванович Финаев
Original Assignee
Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский радиотехнический институт им.В.Д.Калмыкова filed Critical Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority to SU772476766A priority Critical patent/SU708387A1/en
Application granted granted Critical
Publication of SU708387A1 publication Critical patent/SU708387A1/en

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Description

Изобретение относитс  к телемеханике и может найти применение в многоканальных системах передачи информации. Известны устройства управлени  дл  управлени  коммутацией сообщений , содержащие источники сообщений , блоки селекции управл ю1цих воздействий, узлы предварительной коммутации, блоки управлени , элементы пам ти 1. Данные устройства обладают огра ниченными функциональными возможност ми и сравнительно невысокой надежностью, Наиболее близким по технической сущности  вл етс  устройство дл  адресного управлени  коммутацией сообщений, содержащее источники сообщений, выходы которых соединен соотЕбтственно с входами блока пре варительной коммутации и элемента первые выходы блока управлени  сое динены -соответственно с первыми входами элементов И, вторые входы которых соединены с выходами блока предварительной коммутации, выходы элементов И соединены с входами соответствующих элементов пам ти. первые и вторые выходы которых соответственно соединены с каналами передачи сообщений и входами блока селекции управл ющих воздействий, выходы которого соединены с первой группой входов блока управлени  2. Недостаток устройства заключаетс  в невозможности учета адресной части сообщени  или выборе направлени  пе-редачи с одновременным решением задачи высокой эффективности использовани  пропускной способности. Целью изобретени   вл етс  расширение функциональных возможностей устройства. Поставленна  цель достигаетс  тем, что в устройство дл  адресного управлени  коммутацией сообщений введен блок входных воздействий, входы которого соединены соответственно с выходом элемента ИЛИ И вторым выходом блока управлени , втора  группа входов которого соединена с выходами блока входных воздействий, а также тем, что блок входных воздействий выполнен в виде последовательно соединенных регистра адреса, детифратора и узла соответстви  адреса, выходы которого  вл ютс  выходамиThe invention relates to telemechanics and may find application in multi-channel information transmission systems. Control devices for controlling message switching are known, containing message sources, selection blocks of control actions, pre-switching nodes, control blocks, memory elements 1. These devices have limited functionality and relatively low reliability. The closest in technical essence is A device for address control of message switching, containing sources of messages whose outputs are connected respectively to inputs of the primary block th switching element and the first outputs of the control unit dineny soybeans are respectively the first inputs of AND gates, whose second inputs are connected to outputs of the provisional switching block elements and outputs connected to inputs of the respective memory elements. the first and second outputs of which are respectively connected to the message transmission channels and the inputs of the control selection block, the outputs of which are connected to the first group of inputs of the control block 2. The drawback of the device is that it is impossible to take into account the address part of the message or to choose the direction of transmission bandwidth efficiency. The aim of the invention is to expand the functionality of the device. The goal is achieved by the fact that a block of input actions is entered into the device for address control of message switching, the inputs of which are connected respectively to the output of the OR element AND the second output of the control unit, the second group of inputs of which is connected to the outputs of the input actions block Impacts are made in the form of serially connected register of address, detonfrator and node of address correspondence, the outputs of which are outputs

блока,входы регистра адреса соединены с входами блока, и тем,что блок управлени  выполнен в виде счетчиков , входы которых подключены к первым входам блока управлени  и выходам узла контрол  состо ний счетчика , выходы счетчиков соединены с входами узла контрол  состо ний счетчика и первымивходами первой группы элементов И, вторые и третьи входы которых подключены соответственно ко вторым входам блока управлени  и первым входам узла синхронизации, выходы элементов И первой группы соединены с соответствующими входами элементов ИЛИ первой и второй rpyrtn элементов ИЛИ, выходы которых подключены к первым входам элементов И второй и третьей групп элементов И соответственно, вторые входы которых соединены со вторым и третьим выходами узла синхронизации, выходы элементов И второй и третьей групп элементов И соединены соответственно с входами сумматора и первой группсэй входов арифметического узла, втора  группа входов которого соединена с выходами генератора, вход которого подключен к четвертому выходу узла синхронизации, первые входы которого соединены с вторыми входами блока управлени , второй вход узла синхронизации объединен с управл ющим входом сумматора, первыми входами четветой группы элементов И и подключен к выходу арифметического узла, управл ющим входом соединенного со вторым выходом узла синхронизации, первые выходы которого подключены соответственно ко вторым входам элементов И четвертой группы элементов И, выходы которых соединены с выходами блока управлени ;the block, the addresses of the address register are connected to the block inputs, and by the fact that the control block is designed as counters, the inputs of which are connected to the first inputs of the control block and the outputs of the meter state control unit, the meter outputs are connected to the inputs of the meter state control unit and the first inputs the groups of elements And, the second and third inputs of which are connected respectively to the second inputs of the control unit and the first inputs of the synchronization node, the outputs of the elements AND of the first group are connected to the corresponding inputs of the elements OR ne pry and second rpyrtn elements OR, the outputs of which are connected to the first inputs of the elements And the second and third groups of elements AND respectively, the second inputs of which are connected to the second and third outputs of the synchronization node, the outputs of the elements And the second and third groups of elements And are connected respectively to the inputs of the adder and the first group of inputs of the arithmetic node, the second group of inputs of which is connected to the outputs of the generator, the input of which is connected to the fourth output of the synchronization node, the first inputs of which are connected to the second inputs The second input of the synchronization node is combined with the control input of the adder, the first inputs of the fourth group of elements AND, and connected to the output of the arithmetic node, the control input connected to the second output of the synchronization node, the first outputs of which are connected respectively to the second inputs of the elements four of the fourth group elements And, the outputs of which are connected to the outputs of the control unit;

Особенностью устройства  вл етс  установление блоком входных воздействий соответстви  каждому из элементов множества адресов одного или несколько допустимых выходов, по которым возможна коммутаци . В ка- . честве блока управлени  примен етс , в частности, устройство, синтезированное на аспекте решени  задачи построени  веро тностного автомата с переменной структурой.A feature of the device is that the block of input actions determines that each of the elements of a set of addresses matches one or more valid outputs for which switching is possible. In the In particular, a device synthesized on the aspect of solving a problem of constructing a probabilistic automaton with a variable structure is used as a control unit.

Сущность изобретени  по сй етс  чертежами,SUMMARY OF THE INVENTION

На фиг, 1 приведена структурна  схема устройства дл  адресного управлени  коммутацией сообщений, содержаща  следующие элементы: источники сообщений 1 „ , блок предварительной коммутации 2, элемент ИЛИ 3, блок входных воздействий 4, блок управлени  5, блок, селекции управл ющих воздействий 6, элементы И 7 - ,, элементы пам ти SH И17 каналы передачи сообщений 9.-,9ж.Fig. 1 shows a block diagram of a device for address control of message switching, comprising the following elements: message sources 1, pre-switching unit 2, OR element 3, input actions unit 4, control unit 5, unit, control actions selection 6, elements And 7 - ,, elements of memory SH И17 message channels 9 .-, 9ж.

На фиг.2 приведена схема блока входных воздействий 4 и блока управ лени  5, содержащий следующие элементы: первый вход блока 4 входных воздействий 10, регистр адреса 11, - второй вход блока входных воздействий 12, дешифратор 13, узел соответстви  адреса 14, первые входы блока 5 управлени  15, счетчики 1, узел контрол  состо ний счетчика 17,Figure 2 shows the block diagram of input impacts 4 and control block 5, containing the following elements: first input of block 4 input impacts 10, address register 11, second input of input impacts block 12, decoder 13, address matching node 14, first inputs control unit 5 15, counters 1, counter status monitoring unit 17,

Q первые группы элементов И 18р, вторые входы блока 5 управлени . 19, узел синхронизации 20, четверта  группа элементов И 21.- 2Ц, перва  группа элементов ИЛИ 22„ втора  группа элементов ИЛИ 23.,Q the first group of elements And 18p, the second inputs of the control unit 5. 19, the synchronization node 20, the fourth group of elements And 21.- 2C, the first group of elements OR 22 “the second group of elements OR 23.,

5 втора  группа элементов И 24, треть  группа элементов И 25{j,, генератор 26, сумматор 27, арифмети (ческий узел 28,выходы йлока управлени  29.5 the second group of elements is And 24, the third is the group of elements And 25 {j ,, oscillator 26, adder 27, arithmetical unit (comma 28, outputs of control cell 29.

0 На фиг.З приведена схема узла0 Fig. 3 shows the layout of the node.

синхронизации 20, содержаща  следуюглре элементы: элементы И , элемент ИЛИ 31, триггер 32, выход узла синхронизации 33, элемент НЕ 34, вы5 од узла синхронизации 35, генератор тактовой частоты 36, распределитель 37, выходы узла синхронизации 38, счетчик 39, выходы узла синхронизации 40, 41.synchronization 20, containing the following elements: elements AND, element OR 31, trigger 32, output of synchronization node 33, element 34, NOT 5 of synchronization node 35, clock frequency generator 36, distributor 37, outputs of synchronization node 38, counter 39, outputs of node synchronization 40, 41.

0 Работа устройства адресного управлени  коммутацией сообщений происходит следующим образом.0 The operation of the device address control switching messages occurs as follows.

Сообщение представл ет собой слово, состо щее из адресной частиThe message is a word consisting of the address part.

5 и информационной, а также служебных сигналов. Сообщени  от источников информации 1, которые в общем случае могут представл ть собой передающие устройства данного узла5 and information, as well as service signals. Messages from sources of information 1, which in general can be the transmitting devices of a given node

коммутации, либо аппаратуру передачи данных, принимающую сообщени  от других узлов коммутации, поступают на блок предварительной ког 1мутации 2 и через элемент ИЛИ 3 на блок входных воздействий, в котором адресна  switching or data transmission equipment, receiving messages from other switching nodes, are sent to the pre-1mutation block 2 and through the OR 3 element to the input actions block, in which the address

5 часть сообщени  записываетс  в регистр адреса 11 при наличии разрешающего потенциала ко второму входу регистра адреса 11 от выхода узла синхронизации 20. Адрес сообщени  несет5, the message part is recorded in the address register 11 in the presence of a resolving potential to the second input of the address register 11 from the output of the synchronization node 20. The message address carries

0 информацию о конечном пункте назначени  сообщени  (кому предназначена ин(5ормаци ) и поступает на входы дешифратора 13, где определ етс  номер адреса, который подаетс  на узел0 information about the final destination of the message (to whom it is intended (5ormation) and arrives at the inputs of the decoder 13, where the number of the address that is fed to the node is determined

5 соответстви  адреса сообщений допусти .шм выходным сигналам блока управлени  5, причем, если имеетс  множество вход щих адресов |х, где - элемент множества, представQ л ющий слово адреса, физически состо щее из нулей и единиц, имеетс  множество выходов |У|,где -. i-тый по номеру выход (1 1, т) , m -число выходов в блоке синтеза5 corresponding to the address of messages allowed by the output signals of control unit 5, moreover, if there is a set of incoming addresses | x, where is a set element, representing the address word physically consisting of zeros and ones, there are a set of outputs | Y |, where i-th output number (1 1, t), m is the number of outputs in the synthesis unit

Claims (2)

1.Авторское свидетельство СССР I 378932, кл, G 08 С 19/32, 1973.1. Authors certificate of USSR I 378932, class, G 08 C 19/32, 1973. 2.Авторское свидетельство СССР 595704, кл. G 08 С 15/06, 1976 (прототип),2. Authors certificate of the USSR 595704, cl. G 08 C 15/06, 1976 (prototype),
SU772476766A 1977-04-19 1977-04-19 Device fr address control of switching messages SU708387A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772476766A SU708387A1 (en) 1977-04-19 1977-04-19 Device fr address control of switching messages

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772476766A SU708387A1 (en) 1977-04-19 1977-04-19 Device fr address control of switching messages

Publications (1)

Publication Number Publication Date
SU708387A1 true SU708387A1 (en) 1980-01-05

Family

ID=20705293

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772476766A SU708387A1 (en) 1977-04-19 1977-04-19 Device fr address control of switching messages

Country Status (1)

Country Link
SU (1) SU708387A1 (en)

Similar Documents

Publication Publication Date Title
JPS6477249A (en) Hybrid type time-sharing multiple switching apparatus
SU708387A1 (en) Device fr address control of switching messages
SU792253A2 (en) Apparatus for successive interrogation of data source
RU2589317C1 (en) Multichannel priority device
SU809209A1 (en) Device for analyzing message routings and controlling communication network smitching
SU809145A1 (en) Interfacing device for computers
SU670932A1 (en) Device for selecting the address of message switching unit
SU1117648A1 (en) Stochastic (1,n)-port
RU2249849C1 (en) Message exchange module
SU1527641A1 (en) Device for formation of route of message
SU809135A1 (en) Device for complex synchronization
SU926782A1 (en) Address-time switching device
SU1104500A1 (en) Multichannel firmware input-output device
SU807372A1 (en) Information displaying device
SU983705A1 (en) Device for binary number arithmetic and logic processing
SU1619289A1 (en) Device for shaping and analyzing semantic networks
RU2249848C2 (en) Module for transferring and broadcasting messages in matrix switchboard
SU1487043A1 (en) Generator of predicted even-parity signal in binary code shifts
SU935940A2 (en) Apparatus for generating address of message switching centre
SU1005055A1 (en) Multi-channel priority device
SU1282142A1 (en) Multichannel interface
SU840917A1 (en) Device for optimizing complex system structure
SU1718212A2 (en) Cell of cascade commutation medium
SU962967A1 (en) Computing device for forming message route
SU1295507A1 (en) Digital stochastic filter