SU708370A1 - Устройство дл определени знака производной измен ющихс сигналов - Google Patents
Устройство дл определени знака производной измен ющихс сигналов Download PDFInfo
- Publication number
- SU708370A1 SU708370A1 SU772447888A SU2447888A SU708370A1 SU 708370 A1 SU708370 A1 SU 708370A1 SU 772447888 A SU772447888 A SU 772447888A SU 2447888 A SU2447888 A SU 2447888A SU 708370 A1 SU708370 A1 SU 708370A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- elements
- cell
- inputs
- outputs
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
Изобретение относитс к области вычислительной техники и может быть использовано в измерительных устройствах и в системах автоматического управлени , Известны устройства дл определен знака производной мен ющихс сигналов , содержащие элементы И, ИЛИ, НЕ и задержки 1. К недостаткам этих устройств можно отнести их невысокое быстродействие . Наиболее близким по технической сущности к данному изобретению вл етс устройство дпл определени знака производной мен ющихс сигналов, содержащее элементы ИЛИ и И п одинак вых чеек, кажда из которых состоит из элементов НЕ и элемента задержки, вход которого вл етс входом устройства , причем входы элемента задер ки и первого элемента НЕ каждой чей ки подключены к первому входу устрой ства, выходы элементов ИЛИ соединены с выходами устройства 2 . Недостатком известного устройства вл етс значительна конструктивна сложность. Цель изобретени - упрощение устройства . Поставленна цель достигаетс тем, что в каждую чейку введены элементы И, НЕ, и ИЛИ-НЕ, причем выход элемента задержки непосредственно и через второй элемент НЕ подключен соответственно к первым входам первого и второго элементов ИЛИ-НЕ каждой чейки, второй вход устройства соединен с первыми входами элементов И, выходы которых подключены к вторьлм входам соответствующих элементов ИЛИ-НЕ, выходы первых элементов ИЛИ-НЕ соединены с соответствующими входами первого элемента ИЛИ, выходы вторых элементов ИЛИ-НЕ подключены к соответствующим входам второго элемента ИЛИ, третий вход устройства соединен непосредственно и через третий элемент НЕ соответственно с вторыми входами первого и второго элементов И каждой чейки, вход первого элемента НЕ каждой чейки соединен с третьим входом первого элемента ИЛИ-НЕ той же чейки и с входом третьего элемента НЕ следующей чейки, третий вход второго элемента ИЛИ-НЕ каждой чейки соединен с выходом первого элемента НЕ той же чейки. На чертеже представлена блок-схема устройства, .:Ое содержит п
одинаковых чеек 1 и элементы ИЛИ 2, Кажда чейка содержит элементы НЕ 4, 5 и 6, элемент задержки 1, элементы И 8 и 9, элементы ИЛИ-НЕ10 и 11, управл ющий вход 12, информациОнные входы 13, 14, информационные выходы 15, 16.
Устройство работает следующим образом .
1. При работе устройства с блоком квантовани входного сигнала по уровню На управл ющий вход 12 поступает сигнал низкого потенциала, запрещающий прохождение сигнгша с предыдущего информационного входа 13 на вход элементов ИЛИ-НЕ 10, 11, относ щихс к последующему информационному входу 14.
По мере увеличени уровн входног сигнала на входе 14 по вл етс сигна высокого уровн , который через элемент задержки 7 поступает на един- из входов элемента ИЛИ-НЕ 11 и через элемент НЕ 4 на другой вход элемента ИЛИ-НЕ 11, на выходе которого формируетс импульс знака +, длительностью равный величине задержки элемента задержки 7.
По мере снижени уровн входного сигнала на входе 14 происходит изменение урОЕН входного сигнала с высокого до низкого, которое поступает непосредственно и через элемент задержки 7 и элемент НЕ 5 на входы элемента ИЛИ-НЕ ГО, на выходе которого
I I I I
формируетс Знак
, длительностью
равный величине задержки.
2. При работе устройства с блоком анашого-цифрового преобразовател на управл ющий вход 12 поступает сигнал высокого потенциала, разрешающий прохождение импульсов через элементы И 8 и 9 с предыдущего информационного входа 13 на вход элементов ИЛИ-НЕ 10, 11. .
С поступлением входного сигнала на вход 13 с первого (младшего) разр да аналого-цифрового преобразовател и на вход 14 со следующего (старшего ) разр да аналого-цифрового преобразовател (АЦП) посредством элемента задержки 7 и элемента НЕ 5 на выходе элемента ИЛИ-НЕ 10 с заднего фронта сигнала АЦП старшего разр да формируетс импульс знака +,длительностью равный величине задержки и посредством того же элемента задержки 7 и элемента НЕ 4 на выходе элемента ИЛИ-НЕ 11с переднего фронта сигнала АЦП того же старшего разр да формируетс импульс знака , длительностью равный величине задержки.
По мере увеличени уровн сигнала на входе блока АЦП, сигнал мпащшего разр да, поступающий на вход 13, разрешает формирование импульса знака +, на выходе элемента ИЛИ-НЕ 10 и запрещает формирование импульса зна
ка - а выходе элемента ИЛИ-НЕ 11. По мере снижени уровн сигнала на входе блока АЦП сигнал младшего разр да запрещает формирование импульса знака + на выходе элемента ИЛИ-НЕ 5 10 и разрешает формирование импульсов знака - на выходе элемента ИЛИ-НЕ 11.
Устройство дл определени знака производной измен ющихс сигналов допускает работу с блоком аналогоцифрового преобразовател ,а также конструктивно более просто, чем известные устройства, что достигаетс использованием в формировател х длительности знаковых импульсов вместо чеек запрета элемента ИЛИ-НЕ и только одной линии задержки.
лорму ла изобретени
Устройство дл определени знака производной измен ющихс сигналов, содержащее элементы ИЛИ и п одинаковых чеек, кажда из которых состоит
5 из элементов НЕ и элемента задержки, вход которого вл етс входом устройства , причем входы элемента задержки и первого элемента НЕ каждой чейки подключены к первому входу устройства,
0 выходы элементов ИЛИ соединены с выходами устройства, отл и ч ающ ее с тем, что, с целью упрощени устройства, в каждую чейку введены элементы И, НЕ, и ИЛИ-НЕ, причем вы5 ОД элемента задержки непосредственно и через второй злемен НЕ подключен соответственно к первым входам первого и второго элементов ИЛИ-НЕ каждой чейки, второй вход устройства соединен с первыми входами элементов
И, выходы которых подключены к вторым
входам соответствующих элементов ИЛИ- НЕ,выходы первых элементов ИЛИ-НЕ соединены с соответствующими входами первого элемента ИЛИ, выходы вторых
5 элементов ИЛИ-НЕ подключены к соответствующим входам второго элемента ИЛИ, третий вход устройства соединен непосредственно и через третий элемент НЕ соответственно с вторыми входами первого и второго элементов И каждой
чейкиj вход первого элемента НЕ каждой чейки соединен с третьим входом первого элемента ИЛИ-НЕ той же чейки и с &ХОДОМ третьего элемента НЕ
е следующей чейки, третий вход второго элемента ИЛИ-НЕ каждой чейки соединен с выходом первого элемента НЕ той же чейки.
Источники информации, 0 прин тые во внимание при экспертизе
1.Авторское свидетельство СССР 468245, кл. G,06 F 15/20, 1973.
2.Авторское свидетельство СССР
276539, кл. G 06 J 3/00, 1969 ( прототип) .
12
Л
/«о
5
Claims (1)
- Формула изобретенияУстройство для определения знака производной изменяющихся сигналов, содержащее элементы ИЛИ и η одинаковых ячеек, каждая из которых состоит из элементов НЕ и элемента задержки, вход которого является входом устройства, причем входы элемента задержки и первого элемента НЕ каждой ячейки подключены к первому входу устройства, выходы элементов ИЛИ соединены с выходами устройства, отличающееся тем, что, с целью упрощения устройства, в каждую ячейку введены элементы И, НЕ, и ИЛИ-НЕ, причем выход элемента задержки непосредственно и через второй элемент НЕ подключен соответственно к первым входам первого и второго элементов ИЛИ—НЕ каждой ячейки, второй вход устройства соединен с первыми входами элементов И, выходы которых подключены к вторым входам соответствующих элементов ИЛИНЕ, выходы первых элементов ИЛИ-НЕ соединены с соответствующими входами первого элемента ИЛИ, выходы вторых элементов ИЛИ-НЕ подключены к соответствующим входам второго элемента ИЛИ, третий вход устройства соединен непосредственно и через третий элемент НЕ соответственно с вторыми входами первого и второго элементов И каждой ячейки, вход первого элемента НЕ каждой ячейки соединен с третьим входом первого элемента ИЛИ—НЕ той же ячейки и с Ьходом третьего элемента НЕ следующей ячейки, третий вход второго элемента ИЛИ-НЕ каждой ячейки соединен с выходом первого элемента НЕ той же ячейки.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772447888A SU708370A1 (ru) | 1977-02-01 | 1977-02-01 | Устройство дл определени знака производной измен ющихс сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772447888A SU708370A1 (ru) | 1977-02-01 | 1977-02-01 | Устройство дл определени знака производной измен ющихс сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU708370A1 true SU708370A1 (ru) | 1980-01-05 |
Family
ID=20693753
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772447888A SU708370A1 (ru) | 1977-02-01 | 1977-02-01 | Устройство дл определени знака производной измен ющихс сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU708370A1 (ru) |
-
1977
- 1977-02-01 SU SU772447888A patent/SU708370A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU708370A1 (ru) | Устройство дл определени знака производной измен ющихс сигналов | |
SU1164692A1 (ru) | Преобразователь двоичного кода в число-импульсный код | |
SU949803A2 (ru) | Устройство дл преобразовани параллельного кода в частоту следовани импульсов | |
SU924842A1 (ru) | Устройство задержки | |
SU671034A1 (ru) | Делитель частоты импульсов на семь | |
SU588660A1 (ru) | Приемник тональных сигналов | |
SU1105913A1 (ru) | Устройство дл вычислени частной производной | |
SU980267A1 (ru) | Устройство дл задержки импульсов | |
SU1720150A2 (ru) | Генератор случайного потока импульсов | |
SU822335A1 (ru) | Селектор импульсов по длительности | |
SU1674351A2 (ru) | Генератор случайного потока импульсов | |
SU894878A1 (ru) | Многоканальный счетчик импульсов | |
SU1485223A1 (ru) | Многоканальное устройство для ввода' информации | |
SU1274126A1 (ru) | Управл емый генератор импульсных последовательностей | |
SU930637A1 (ru) | Формирователь временного интервала,равного периоду входного сигнала | |
SU1653145A1 (ru) | Устройство задержки | |
SU1554142A1 (ru) | Преобразователь частоты в код | |
SU752814A1 (ru) | Многодекадное пересчетное устройство с управл емым коэффициентом пересчета | |
SU1140060A2 (ru) | Устройство дл цифрового отображени формы электрического импульса | |
SU1273964A1 (ru) | Ячейка дл выделени элементов изображений подвижных объектов | |
SU1081558A1 (ru) | Измеритель фазовых флуктуаций сигналов | |
SU790231A1 (ru) | Устройство контрол импульсных последовательностей | |
SU645284A1 (ru) | Двоичный преобразлватель кодчастота | |
SU1429135A1 (ru) | Устройство дл формировани синусоидальных сигналов | |
SU687570A1 (ru) | Устройство дл преобразовани серии импульсов |