SU705675A1 - Шифратор-дешифратор позиционного п-импульсного кода - Google Patents

Шифратор-дешифратор позиционного п-импульсного кода

Info

Publication number
SU705675A1
SU705675A1 SU772528728A SU2528728A SU705675A1 SU 705675 A1 SU705675 A1 SU 705675A1 SU 772528728 A SU772528728 A SU 772528728A SU 2528728 A SU2528728 A SU 2528728A SU 705675 A1 SU705675 A1 SU 705675A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
decoder
output
delay
code
Prior art date
Application number
SU772528728A
Other languages
English (en)
Inventor
Нина Михайловна Станишевская
Борис Леонидович Шарыгин
Original Assignee
Предприятие П/Я В-8624
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8624 filed Critical Предприятие П/Я В-8624
Priority to SU772528728A priority Critical patent/SU705675A1/ru
Application granted granted Critical
Publication of SU705675A1 publication Critical patent/SU705675A1/ru

Links

Landscapes

  • Selective Calling Equipment (AREA)

Description

Изобретение касаетс  импульсной техники и может быть примейено в системах передачи информации, в част .ности, в полудуплексных системах взаимного обмена информациеймежду объектами, используюцо х поэиционйоимпульсное кодирование, при проектировании многофункциональных шифраторов-дешифраторов с текущим контролем .
Известен многофункциональный шифратор-дешифратор , содержащий логические элементы и реализующий контроль при помощи формировател  строба и двухвходового элемента И, что при большом количестве кодов существенно снижает надежность собственно шифратора-дешифратора и достоверность контрол  1.
Известен шифратор-дешифратор- позиционного п-импульсного кода, Содержащий блок задержки, шифратор и дешифратор кода, входы которых подключены к отводам блока задержки , триггер, нулевой вход которого соединен с выходом дешифратора, формирователь строба, элемент ИЛИ, выход которого св зан с входом блока задержки,шифратора и дешифратора.
первый и второй элементы И и шины шифруемых, дешифруемых Сигналов, контрол  и селектора длительности, причём, перва  подключена к входу формировател  строба, первому входу элемента ИЛИ и единичному входу триггера, втора  - ко второму 1ДУ элемента ИЛИ, треть  - ко второму входу первого элемента И, первый
0 вход которого соединен с выходом триггера, четверта ; - к выходу первого элемента И 2 .
Недостатками известного устройства  вл ютс  его недостаточна  на5 дежность и низка  достоверность контрол .
Цель изобретени  - .повышение надежности и достоверности контрол .
0
Дл  этого в шифратор-дешифратор позиционного п-импульсного кода, содержащий блок задержки, шифратор и дешифратор кода, входы которых подключены к отводам блока задержки,
5 триггер, нулевой вход которого соединен с выходом деганфратора, формирователь;стро6а , элемент ИЛИ, выход которого св зан с входом блока задержки игифратора и ,да1Шфратора, первый
0 и второй элементы И и иины шифруемых сигналов, дешифруемых сигналов сигналов контрол    селектора длит ности, причем, перва  подключена к входу формировател  строба, первр«y ffX5fly 37reMeHf а ТИЛИ ,и единичному входу триггера, втора  - ко второму входу элемента ИЛИ, треть  - ко второму входу первого 3JieMeHTa И, первый вход которого соединен с вы ходом триггера, четверта  - к выходу первого элемента И, введены допо нительный блок задержки, элемент запрета, два дополнительных элемента И, дополнительный элемент ИЛИ, при этомВЫХОД блока задержки подключен ко входу элемента запрета, управл ющий вход которого св зан с первыми входами дополнительных элементрй И и шиной сигнгша контрол , два входа дополнительного элемента ИЛИ подсоединены соответственно к выходам элемента запрета и первого дополнительного элемента И, второй рход которого подключен к выходу второго элемента И, причем выход Дополнительного элемента ИЛИ св зан с ВХОДОМ второго блока задержки, выход которого подключен ко второму входу второго дополнительного элемента И, а выход последнего св зан третьим входом элемента ИЛИ, входы второго элемента И соединены соответственно с выходами шифратора и формировател  строба.. На чертеже изобралсена -схема шифратора-дешифратора , Шифратор-дешифратор состоит из устройства временной задержки 1, дешифратора кода 2, шифратора кода 3, .формировател  строба 4, первого и BTropOro элементов И 5, 6, триггеРа 7, схемн -элемента ИЛИ; 8, шин шифруемьзх сигналов 9, шин дешифруеГ/1ЫХ сигналов 10, шин сигнала контро л  11 и селектора длительности 12. Основу нифратора-дешифратора сое тавл ет устройство временной задерж ки 1, которое выполнено в виде двух блоков задержки 13 и 14, элемента запрета 15, элементов И Ifi, 17 и элемента ИЛИ 18. Врем задержки каж дого блока задержки несколько больш базы кода. Вход блока задержки 13 подключен к выходу Элемента ИЛИ 8, два входа которого св заны с шинами шифруемых 9 и дешифруемых 10 сигнал соответственно, а третий вход подсоединен к второго элемента И 17 устройства временной задержки. Выход первого блока задержки 13 под ключен к входу элемента запрета 15, управл ющими вход которого подключен к шине сигнала контрол  11 и первым входам элементов И 16, 17 устройств временной задержки. Оба входа элемента ИЛИ 18 устройства временной задержки подсоединены к выходам эле мента запрета 15 и элемента И в устройства,, временной задержки соответственно , второй вход которого подключен к выходу элемента И 5. Выход элемента ИЛИ 18 подсоединен к входу второго блока задержки 14, выход которого подключен ко второму входу элемента И 17. Все п входов шифратора 3 и де1иифратора 2 подключены к соответствующие Отводам блока задержки 13. Выход шифратора 3 св зан с первым входом элемента И 5, второй вход которого подключен к выходу формировател  строба 4, вход которого св зан с шиной шифруемых сигналов 9. Выход дешифратора 2 подключен к нулевому входу триггера 7, единичный вход которого св зан с шиной шифруемых сигналов 9, и выход с первь / входом элемента И 6. Второй вход последней подключен к шине сигналов контрол  11, а выход к шине селектора длительности 12, , Устройство работает в трех режимах: Шифровка, дешифровка и контроль. В режиме шифровки.по шине шифруемых сигналов 9 поступает одиночный импульс . Он устанавливает в единичное состо ние триггер 7, запускает формирователь строба 4 и через элемент ИЛИ 8 возбуждает устройство временной задержки 1. На отводах блока задержки 13 по вл ютс  одиночные импульсы с соответствующим временем запаздывани , С отводов, предназначенных дл  шифровки, п одиночных импульсов .поступают на шифратор 3. . На выходе последнего формируетс  позиционный п-импульсныйкод, поступающий через элемент И 5, открытый, стробом, несколько превышающим по длительности базу кода, к передатчику . Дешифратор 2 в этом режиме не срабатывает, так как на его входах . имеютс  только одиночные импульсы, не совпадающие во времени. Единичный потенциал с .выхода триггера 7 не проходит на селектор длительности , так как на второй вход злемента И 6 не поступает отпирающий потенциал с шины сигналов.контрол  11. Элементы И 16 и 17 закрыты по той же причине. Элемент запрета 15 открыт , что обеспечивает св зь между блоками задержки. В ре-киме дешифровки кодированные группы импульсов с определенными временными интервалами поступают по шиНе дешифруемых сигналов на один из входов элемента- ИЛИ 8 и далее на вход первого блока задержки 13. На выходе дешифратора 2 расшифрованный импульс по витс  только в случае прихода соответствующего позиционного п-импульсного кода или помехи с. параметрами кода с Расшифрованный импульс поступает к,потребителю информации и устанавливает триггер 7 в нулевое состо ние . В этом р.зжиме на выходе шифратора по вл ютс  группы импульсов, но они на проход т на передатчик, так ка эл емент И 5 закрыт. Выходной сигнал триггера 7 также не поступает на шину селектора длительности 12 что обусловлено закрытым состо нием элемента И 6, В режиме контрол , который характеризуетс  наличием сигнала контрол  на соответствующей шине 11,.импульс, поступивший на шифровку, формирует позиционный п-импульсный код на выходе элемен- . та И 5. Этот код через элемент И 16, открытый сигналом контрол  , поступае на элемент ИЛИ 18 и далее на второй блок задержки 14, врем  задержки которого несколько больше ,базы кода. Вследствие этого первый импульс кода по вл етс  на входе элемента И 17 после того, как процесс шифровки кода закончен и первый блок задержки 13 от.импульсов очищен. Кроме того, сигнал контрол  закрывает элемент запрета 15 и тем самым преп тствует прохождению импульсов с первого блока задержки 13 на второй 14. П- импульсный код через элемент и 17 с открытым сигналом контрол , поступает через элемент ИЛИ 8 на вход первого блока задержки 13. Дешифратор 2 производит, дешифровку кода, и его выходной сигнал переводит в нулевое состо ние триггер 7, который был установлен в единичное состо ние импульсом, поступившим на шифровку. В случае нормального функционировани  шифраторадешифратора вьтходной сигнал триггера 7 представл ет собой импульс, длительность которого несколько больше удвоенной базы кода. Этот импульс через открытый сигналом контрол  элемент И б поступает на селектор длительности. В случае неисправности в узлах шифратора-дешифратора дешифрованный.импульс в режиме контрол  на выходе дешифратора 2 по вл етс  значительно раньше или позже положенного момента времени или не по вл етс  вооба е. Это приводит к существенному изменению длительности выходного сигнала триггера 7, что преобразуетс  в сигнал неисправности селектором длитель.ности.

Claims (2)

1.Авторское свидетельство СССР
0
№ 465733, кл, Н 03 К 13/24, 19.12.73.
2.Авторское свидетельство СССР
№ 520702, кл. Н 03 К 13/24, 07.06.74 (прототип).
SU772528728A 1977-10-06 1977-10-06 Шифратор-дешифратор позиционного п-импульсного кода SU705675A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772528728A SU705675A1 (ru) 1977-10-06 1977-10-06 Шифратор-дешифратор позиционного п-импульсного кода

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772528728A SU705675A1 (ru) 1977-10-06 1977-10-06 Шифратор-дешифратор позиционного п-импульсного кода

Publications (1)

Publication Number Publication Date
SU705675A1 true SU705675A1 (ru) 1979-12-25

Family

ID=20726723

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772528728A SU705675A1 (ru) 1977-10-06 1977-10-06 Шифратор-дешифратор позиционного п-импульсного кода

Country Status (1)

Country Link
SU (1) SU705675A1 (ru)

Similar Documents

Publication Publication Date Title
SU705675A1 (ru) Шифратор-дешифратор позиционного п-импульсного кода
SU1069158A1 (ru) Шифратор-дешифратор позиционного @ -импульсного кода
SU520702A1 (ru) Шифратор-дешифратор позиционного п-импульсного кода
SU1492455A1 (ru) Устройство дл формировани серий импульсов
SU930628A1 (ru) Селектор импульсов
SU1555840A2 (ru) Селектор импульсной последовательности
SU734673A1 (ru) Устройство дл сравнени чисел
SU679984A1 (ru) Устройство дл контрол регистра сдвига
SU1187197A1 (ru) Устройство дл приема телесигналов
SU781870A1 (ru) Устройство дл приема телемеханической информации по трубопроводному каналу св зи
SU813751A2 (ru) Селектор пачки импульсов
SU1524167A1 (ru) Преобразователь серии импульсов в пр моугольный импульс
SU886283A1 (ru) Преобразователь биимпульсного сигнала в двоичный
SU853643A2 (ru) Устройство дл приема информации
SU875625A1 (ru) Шифратор позиционного кода
SU999147A1 (ru) Устройство задержки импульсов
SU1117622A1 (ru) Генератор функции Уолша
SU1100721A1 (ru) Устройство задержки пр моугольных импульсов
SU758498A1 (ru) Формирователь длительности импульсов
SU1626349A1 (ru) Формирователь задержки импульсных сигналов
SU997024A1 (ru) Устройство дл ввода информации
SU538484A1 (ru) Селектор информационных импульсов
SU866736A1 (ru) Дишифратор кодовых интервалов времени
SU1394216A1 (ru) Устройство дл контрол распределител импульсов
SU1376243A1 (ru) Преобразователь двоичного кода во временной интервал