SU698119A1 - Фазовый дискриминатор - Google Patents

Фазовый дискриминатор

Info

Publication number
SU698119A1
SU698119A1 SU772443731A SU2443731A SU698119A1 SU 698119 A1 SU698119 A1 SU 698119A1 SU 772443731 A SU772443731 A SU 772443731A SU 2443731 A SU2443731 A SU 2443731A SU 698119 A1 SU698119 A1 SU 698119A1
Authority
SU
USSR - Soviet Union
Prior art keywords
switch
input
output
voltage
inverter
Prior art date
Application number
SU772443731A
Other languages
English (en)
Inventor
Николай Тихонович Малюк
Геннадий Федорович Урмаев
Original Assignee
Предприятие П/Я А-7374
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7374 filed Critical Предприятие П/Я А-7374
Priority to SU772443731A priority Critical patent/SU698119A1/ru
Application granted granted Critical
Publication of SU698119A1 publication Critical patent/SU698119A1/ru

Links

Landscapes

  • Inverter Devices (AREA)

Description

(54) ФАЗОВЫЙ ДИСКРИМИНАТОР

Claims (2)

  1. Изобретение относитс  к радиотехнике Н может использоватьс  в автоматизированных системах управлени . Один из известных фазовьк дискри минаторов содержит формирователи пр  моутольного напр жени , схемы НЕ, И или ИЛИ, ключ-конденсатор, собственно фазовый дискриминатор, фазовый компаратор, усилитель, схемы совпадени , модул торы, трансформаторы, выпр мители,резисторы и конденсатор 1 .J Однако известный фазовый .дискриминатор имеет значительные габариты Наиболее близким техническим реше нием  вл етс  фазовый дискриминатор содержащий включенные параллельно первый и второй формирователи напр  жени  и соединенные последовательно с ними первый и второй инверторы, а также последовательно соединенные коммутатор и сумматор, при этом первый вход коммутатора соединен с выходом первого формировател  напр же .ни , второй, четвертый и п тый входы коммутатора соединены с выходом вто рого инвертора,а третий вход соедине с выходом первого инвертора 2. Однако и этот фазовый дискриминатор имеет большие габариты и малое быстродействие. Цель изобретени  - упрощение устройства . Дл  этого в фазовый дискриминатор, содержащий включенные параллельно первый и второй формирователи напр жени  и соединенные последовательно сними первый и второй инверторы, а также последовательно соединенные коммутатор и сумматор, при этом первый вход коммутатора соединен с выходом первого формировател  напр жений , второй, четвертый и п тый входы коммутатора соединены с выходом второго инвертора, а третий вход соединен с выходом первого, инвертора , введены второй, третий и четверный коммутаторы и аналоговый инвертор . Нри этсм первый, третий и п тый входы второго коммутатора и четвертый вход третьего коммутатора соединены с выходом первого формировател  напр жений, второй вход второго коммутатора и третий вход четвертого коммутатора соединены с выходом второго инвертора, четвертый вход второго коммутатора, первый, третий и п тый входы третьего коммутатора и первый вход четвертого коммутатора соединены с выходом второго формировател  напр жений, второй вход треть го коммутатора, второй, четвертый и п тый входы четвертого коммутатора соединены с выходсм первого инвертора , выходы второго и четвертого К лмутаторов через аналоговый инвер тор, а выход третьего коммутатора .непосредственно соединены с входом сумматора, при этом управл ющие входы первого и второго ключей кажд го коммутатора через блоки совпадений , а управл ющий вход третьего ключа непосредственно соединены с четвертым входом коммутатора. На чертеже представлена структур на  электрическа  схема предложенного устройства. Фазовый дискриминатор содержит первый и второй формирователи 1,2 н пр жени , первый и второй инверторы 3, 4, первый, второй, третий и четвертый коммутаторы 5,6,7,8, суммато 9 и аналоговый инвертор 10, при этом каждый из четырех коммутаторов 5, 6,7,8 содержит ключи 11, 12, 13, блоки совпадений 14, 15, конденсатор 16 и резисторы 17, 18. Устройство работает следующим образе, В момент времени t|-f- t ключи 11 13 замкнуты, ключ 12 разомкнут, кон денсатор 16 зар жаетс . В момент времени tg ключи 11 и 13 размыкаетс и на выходе сумматора 9 по вл етс  напр жение, пpoпopдиoнaльнoe ф t2-tJ В момент времени t замыкаетс  ключ 12, и конденсатор 16 разр жаетс . В момент времени tj цикл повтор етс На выходе сумматора 9 выходное напр жение имеет форму пр моугольников. Среднее значение напр жени  на в ходе сумматора 9 Ucp 1/2 Кср . При подключении третьего коммутатора 7 в момент времени t,-f- t происходит зар д его конденсатора 16. В момент времени t ключи 11 и 13 третьего коммутатора 7 размыкаютс  и напр жение конденсатора 16 поступает на вход сумматора 9. Выходное напр жение при работе обоих коммутаторов 5 и 7 имеет непрерывную форму, пуль сации в выходном напр жении определ ютс  только неидентичностью эле ментов узлов коммутации (конденсато ры 16, ключи 11, 12, 13 и резисторы 17,18). Исключение таких пульсаций осуществл етс  изменением тока зар  да конденсаторов 16. При фазовом рассогласовании+ср ко денсаторы 16 в.уорого и четвертого ксж утаторов би 8 также участвуют в работе, но при зар де конденсатор 16 второго коммутатора 6 ключ 13 замкнут и напр жение на вход сумматора 9 не поступает. В момент t2 замыкаетс  ключ 12 торого ког.мутатора 6 и его конденсаор 16 разр жаетс . Аналогично происходит разр д зар д конденсатора 16 четвертого оммутатора 8. При фазовом рассогласовании - ip перый и третий коммутаторы 5 и 7 мен ютс  рол ми с вторыми и четвертыми коммутаторами 6 и 8. В момент времени конденсатор 16 четвертого коммутатора 8 начинает зар жатьс , во врем  tg его напр жение через аналоговый инвертор 10 поступает на вход сумматора 9, выходное напр жение которого измен ет знак. В момент времени tg начинает зар жатьс  конденсатор 16 второго коммутатора 6; в момент времени tg это напр жение через аналоговый инвертор 10 поступает на вход сумматора 9 и т.д. Предложенный фазовый дискриминатор имеет меньшие габариты и конструктивно проще. Формула изобретени  1 . Фазовый дискриминатор, содержащий включенные параллельно первый и второй формирователи напр жени  и соединенные последовательно с ними первый и второй инверторы, а также последовательно соединенные, коммутатор и сумматор, при зтом первый вход коммутатора соединен с выходом первого формировател  напр жений , второй, четвертый и п тый входы коммутатора содинены с выходом второго инвертора, а третий вход соединен с выходом первого инвертора, отличающийс  тем, что, с целью -упрощени  устройства, введены второй, третий и четвертый коммутаторы и аналоговый инвертор, при этом первый, tтретий и п тый входы второго коммутатора и четвертый вход третьего коммутатора соединен с выходом первого формировател  напр жений, второй вход второго комму татора и третий вход четвертого коммутатора соединены с выходом второго инвертора,четвертый вход вто-i рог о коммутатора , первый, третий и п тый входы третьего коммутатора и первый вход четвертого коммутатора соединены с выходом второго формировател  напр жений, второй вход третье7 го коммутатора, второй, четвертый: и п тый входы четвертого коммутатора соединены с выходом первого инвертора выходы второго и четвертого коммутаторов через аналоговый инвертор, а выход третьего коммутатора непосредственно соединены с входом сумматора .
  2. 2. Дискриминатор по п.1, о т л и чающийс   тем, что управл ющие входы первого И вторюго ключей каждого коммутатора через
SU772443731A 1977-01-03 1977-01-03 Фазовый дискриминатор SU698119A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772443731A SU698119A1 (ru) 1977-01-03 1977-01-03 Фазовый дискриминатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772443731A SU698119A1 (ru) 1977-01-03 1977-01-03 Фазовый дискриминатор

Publications (1)

Publication Number Publication Date
SU698119A1 true SU698119A1 (ru) 1979-11-15

Family

ID=20692131

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772443731A SU698119A1 (ru) 1977-01-03 1977-01-03 Фазовый дискриминатор

Country Status (1)

Country Link
SU (1) SU698119A1 (ru)

Similar Documents

Publication Publication Date Title
GB1256950A (ru)
SU604517A3 (ru) Генератор импульсов высокого напр жени
SU698119A1 (ru) Фазовый дискриминатор
JPS56100514A (en) Delay circuit
RU2013842C1 (ru) Система для заряда аккумуляторной батареи
JPS5636225A (en) Phase comparing circuit
SU496661A2 (ru) Управл емый мультивибратор
JPS56153985A (en) Equivalent short-circuiting current generating circuit
SU1248013A1 (ru) Умножитель напр жени
SU1027807A1 (ru) Генератор трапецеидального сигнала
SU518860A1 (ru) Генератор импульсов
SU566320A1 (ru) Генератор синхронных импульсов напр жени
SU1073857A1 (ru) Преобразователь посто нного напр жени
SU734880A1 (ru) Реверсивный распределитель
SU637950A1 (ru) Накоптель импульсных сигналов
SU481990A1 (ru) Генератор импульсных напр жений
JPS5749371A (en) Inverter
SU534023A1 (ru) Генератор сетки частот
SU547951A1 (ru) Статистический преобразователь
SU1278896A1 (ru) Квадратичный преобразователь напр жени в частоту
SU1171989A1 (ru) Устройство задержки
SU1075403A1 (ru) Генератор инфранизких частот
SU531096A1 (ru) Фазовый различитель
SU1054911A2 (ru) Устройство дл регенерации цифрового сигнала
JPS5613583A (en) Revolving-magnetic-field driver of series resonance type