SU680165A1 - Amplitude-time quantizer - Google Patents

Amplitude-time quantizer

Info

Publication number
SU680165A1
SU680165A1 SU772506240A SU2506240A SU680165A1 SU 680165 A1 SU680165 A1 SU 680165A1 SU 772506240 A SU772506240 A SU 772506240A SU 2506240 A SU2506240 A SU 2506240A SU 680165 A1 SU680165 A1 SU 680165A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
amplitude
quantizer
counter
Prior art date
Application number
SU772506240A
Other languages
Russian (ru)
Inventor
Владимир Витальевич Калинкин
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU772506240A priority Critical patent/SU680165A1/en
Application granted granted Critical
Publication of SU680165A1 publication Critical patent/SU680165A1/en

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

У жести сигнала с выхода амплитудного квантойани  который определ етс  путе фиксации момента симметричного располо женн  последовательности импульсов, заполн ющих интервал времени превышени  .входным сигналом пор.ога амплитудного квантовател , в первом и втором регистрах сдвига относительно выхода первого регистра сдвига ,. Однако.эти устройства имеют низкую помехоустойчивость при воздействии коротких импульсных помех, вызывающих прохождение через регистры последовательностей импульсов, количество импуль сов в которых много меньше чем в после довательност х, посгупакгщих в регистры сдвига при воздействии истинных входнь1 сигналов. В результате на выходе амплитудно-временного квантовател  формируют с  стандартные импульсы как по истинны входным сигналам, так и по коротким импульсным помехам. Цель изобретени  - повышение поме .хоустойчивости амплитудно-временного квантовател . . Это достигаетс  тем, что в устройство , содержащее амплитудный квантовател два регистра сдвига, два элемента И, два рчетчика, блсж сравнени , генератор импульсов , выход которого соединен с первыми входами обоих регистров сдвига и первого элемента И, второй вход которо го подключен; к выходу амплитудного кван товател , выхс  - к первому входу перво го счетчика/и второму входу первого ре гистра( сдвига, соединенного выходом с вторыми входами BTqjoro регистра сдвига и первого счетчика и первым входом второго счетчика, втррсй вход которого подключен к выходу второго регистра сдвига , BbJxqqjw hepBoro и второго счетчиков соединены с соответствующими входами блока сравнени , подключенного выхо/ ом к первому входу второго элемента ,И, второй вход котррого , а также два входа амплитудного квантовател  подключены к входной клемме устройства, а выход второго элемента И - к выходной клемме введен компаратор, выход которого соеди нен с третьим входом второго элемента И, первый вход - с выходом, второго счет чика, а втфой вход компаратора подключен к входной клемме устройства. На чертеже представлена структурна  схема устройства, Устройство содержит амплитудный квантователь 1, регистры сдвига 2 и 3, элементы И 4 и 5, счетчшш 6 и 7.. блок :сравнени  8, генератор импульсов 9 и компаратор 1.0, Устройство работает следующмм образом . На.;первый вход амплитудного квантовател  1 поступает сигнал, который сравниваетс  с пороговым Напр жением, поступающим на второй вход амплитудного квантовател . При превышении входным сигналом пфогового напр жени  на выходе амплитудного квантовател  1 формируетс  амплитудно-квантованный сигнал стандартной амплитуды, поступающий на второй вход элемента И 4, на первый вход которого подаютс  тактовые импульсы с выхода генератора 9 импульсов, пе риод следовани  которых меньше длительности входных сигналов на первом входе амплитудного квантовател  1. Тактовые импульсы, совпадающие по времени с ам плитудно-квантованным импульсом, через элемент И 4 поступают на первый вход счетчика 6, а также на второй вход регистра 2 сдвига, а с его выхода - на вторые входы счетчика 6 и регистра 3 сдвига и первый вход счетчика 7, образу  последовательность логических in 0, проход щую через сдвига, С выхода регистра 3 сдвига импульсы поступают на второй вход счетчика 7, Тактовые импульды с выхода генератора 9 импульсов поступают также на первые входы регистров 2,3 сдвига и используютс  дл  сдвига последовауелыiHocTH 1 и О в этих регистрах. В счетчике 6 производитс  подсчет ксшичества 1 , хран щеес  в регистре 2 сдвига, в счетчике 7 - подсчет копичест ва l, хран щеес  в регистре 3 сдвига , а двоичныекоды соответствующих сумм / с выходов счетчиков 6,7 поступают в блок 8 сравнени , где после каждого сдвига информац 1И производитс  сравнение двоичных кодов с выходов счетчиков 6,7. Б момент равенства или превышени , на единицу Дпоследнее условие необходимо при нечётном количестве импульсов в последовательности) двоичного кода с выхода счетчика 7 над двоичным кодом с выхода счетчика 6, на выходе блока 8 сравнени  формируетс  импульс , момент формировани  переднего ронта которого (с точностью до одного периода следовани  тактовых импульсов.с ыхода генератора 9 импульсов) соответтвует моменту симметричного расположени  последовательности .импульсов, проод щей через регистры 2,3 сдвига, относительно выхода регистра,2 сдвига, т.е. моменту фиксадии центра входного сигнала амплитудно-времешюго квантовател  {с систематической задержкой на врем  поохождёна  информации в регистpax 2,3 сдвига). Импульсы с выхода бло ка 8 сравнени  стробируютс  в элементе И 5 импульсами временного квантован;1  подаваемыми на его второй вход и посту/паки на Выход амплитудно-временногоквантовател . Однако на выхсэде амплитудно-временного квантсвател  сигналы формируют   не по всем выходным с1ггнапам амплитудного квантовател  ,1, а только по тем, которые формируют на выходе элемен та И 4 такие последовательмости импульсов , количество импульсов в которых В два раза больше эталонного чис а установ ленного на втором входе компаратора .10 Цл  этого двоичный код с выхода счетчика 7: подаетс  на первый вход компаратор 10. При превышении двоичным кодом с выхода счетчика 7 эталонного двоичного кода на выходе компаратора 10 формируетс  Сигнал, поступающий на третий вход элемента И 5 и разрешающий формирование на его выходе выходного сигнала амплитудно-временного квантователи в данном устройстве достигаетс  ролее высока  помехоустойчивость вследсг вие проведени  анализа длительности входных сигналов по количеству импульсов, : заполн ющих интервал времени превышени  входным сигналом порога амплитудного квантовани  и селекции сигналов корот кой длительности, что позвол ет подавл ть на выходе, амплитудно-временного кванте вателн помехи короткой длительности, но имеющие амплитуду достаточную дл  превышени  порога амплитудного квантовани  Измен   значение двоичного кода на втором выходе компаратора 10, можно регу« пировать и устанавливать оптш лапьные у6 лови  селекции, обеспечивающие наилуп шую помехоустойчивость амплитудно-временного квантовател  В зависимости от Конкретных условий работы. Формула и а о б р е т е и и.   Амплитудно-временной квантователь, содержащий амплитудный квантователь, два регистра сдвига, два элемента И, два счетчика, блсж сравнени  генератор импульсов , выход которого соединен с первыми входами обоих регистров сдвига и первого элемента И, второй вход которого подключен к выходу амплитудного квантовател , выход - к .первому входу первого счетчика и второму входу первого регистра сдвига, соединенного выходом с Вторыми Входами второго регист ра сдвига с первого счетчику и первым входом второго счетчика, втфой вход которого подключен к выходу второго регистра сдвига, выходы первого и второго счетчиков соединены с соответствующими выходами блока сравнени , -подключенного выходом к перЪому .вхощвторого элемента И, второй вход которого, а также два входа амплитудного квантовател  подключены к соответствующи входным 1шеммам устройства, а выход второго элемента И к выходной клемме, о т л и чающийс  тем, что, с целью ;повы шенин помехоустойчивости, в него введен компаратор, выход которого соединен с третьим входом второго элемента И, пер- вьй вход - к выходам второго счетчика, а второй вход компаратора подключен к дополнительной входной клемме устройства . Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство N 304683, кл. Н 03 К 5/153, 1970. 2.Авдеев В„ В. Эффективность цифровой обработки радаопокационной информации , изд-во Р занского РТП, Р зань, 1971,.с. 24, рис. 2.9. ,The tin of the signal from the output of the amplitude quantum, which is determined by fixing the moment of a symmetrical location of a sequence of pulses that fill the time interval for the input signal of the amplitude quantizer, in the first and second shift registers relative to the output of the first shift register,. However, these devices have low noise immunity when exposed to short impulse noise, causing pulse sequences to pass through the registers, the number of pulses in which is much less than in sequences that enter the shift registers when exposed to true input signals. As a result, at the output of the amplitude-time quantizer, standard pulses are formed with both true input signals and short impulse interferences. The purpose of the invention is to increase the stability of the amplitude-time quantizer. . This is achieved in that the device containing the amplitude quantizer has two shift registers, two AND elements, two counters, better comparison, a pulse generator, the output of which is connected to the first inputs of both the shift registers and the first element AND, the second input of which is connected; to the output of the amplitude quantizer, output to the first input of the first counter / and the second input of the first register (the shift connected to the output of the second inputs BTqjoro of the shift register and the first counter and the first input of the second counter, the input of which is connected to the output of the second shift register , BbJxqqjw hepBoro and the second counters are connected to the corresponding inputs of the comparison unit connected to the output / ohm to the first input of the second element, And the second input of the second, as well as two inputs of the amplitude quantizer are connected to the input terminal The output of the second element I added a comparator to the output terminal, the output of which is connected to the third input of the second element I, the first input to the output of the second counter, and the input of the comparator connected to the input terminal of the device. devices, the device contains an amplitude quantizer 1, shift registers 2 and 3, elements and 4 and 5, counting 6 and 7 .. block: compare 8, pulse generator 9 and comparator 1.0, the device works as follows. On.; The first input of the amplitude quantizer 1 receives a signal that is compared with the threshold voltage supplied to the second input of the amplitude quantizer. When the input signal exceeds the pfog voltage at the output of amplitude quantizer 1, an amplitude-quantized signal of standard amplitude arrives at the second input of the And 4 element, the first input of which is supplied with clock pulses from the generator output 9 pulses that follow the duration of the input signals by the first input of the amplitude quantizer 1. The clock pulses, which coincide in time with the amplitude-quantized pulse, through the element 4 are fed to the first input of counter 6, and also to the second th input of shift register 2, and from its output - to the second inputs of counter 6 and shift register 3 and the first input of counter 7, forming a sequence of logical in 0 passing through the shift; From the output of shift register 3, pulses arrive at the second input of counter 7, The clock pulses from the output of the generator 9 pulses also go to the first inputs of the 2.3 shift registers and are used to shift the sequences of iHocTH 1 and O in these registers. Counter 6 is used to calculate the odds ratio 1 stored in shift register 2, in counter 7 it is to calculate the copy number l stored in shift register 3, and the binary codes of the corresponding amounts / s of counter outputs 6.7 go to comparison block 8, where after each shift of information 1I compares binary codes from the outputs of counters 6.7. The moment of equality or excess, by one. The last condition is necessary for an odd number of pulses in the sequence of a binary code from the output of counter 7 over a binary code from the output of counter 6, the output of the comparison block 8 generates a pulse, the moment of the formation of its front edge (with an accuracy of one the period of the clock pulses output of the generator 9 pulses) corresponds to the moment of the symmetrical arrangement of the sequence of pulses passing through the shift registers 2,3 relative to the output register 2 shift, i.e. the moment of the input center fade in the amplitude-intermixed quantizer {with a systematic delay of the information retrieved in the registers 2,3 shifts). The pulses from the output of the comparison block 8 are gated in the AND element 5 by time-quantized pulses; 1 supplied to its second input and post / packs to the output of the amplitude-time quantizer. However, at the output of the amplitude-time quantizer, signals are not generated for all output signals of the amplitude quantizer, 1, but only for those that form output sequences of the And 4 element such pulse sequences, the number of pulses in which is twice the reference number set to the second input of the comparator .10 DL of this binary code from the output of the counter 7: the comparator 10 is fed to the first input. When the binary code from the output of the counter 7 exceeds the reference binary code, a signal is generated at the output of the comparator 10, stepping on the third input element And 5 and allowing the output signal to form the amplitude-time quantizers at this output, this device achieves higher noise immunity by analyzing the duration of the input signals by the number of pulses, which fill the interval for amplitude quantization and selection that fill the interval short duration signals, which allows the output amplitude to be suppressed, the amplitude-time quantum of the short duration interference itudu sufficient to exceed the threshold amplitude quantization varying the value of the binary code to the second output of the comparator 10, it is possible regularity "feast and set optsh lapnye y6 catch selection providing nailup Shui temporary immunity amplitude quantizer depending on the particular operating conditions. Formula and about orex and and. Amplitude-time quantizer containing an amplitude quantizer, two shift registers, two elements And two counters, blesh comparison pulse generator, the output of which is connected to the first inputs of both shift registers and the first element And, the second input of which is connected to the output of the amplitude quantizer, output - to the first input of the first counter and the second input of the first shift register connected by the output to the second inputs of the second shift register from the first counter and the first input of the second counter, the input of which is connected The output to the output of the second shift register, the outputs of the first and second counters are connected to the corresponding outputs of the comparison unit connected to the output terminal of the second element I, the second input of which, as well as the two inputs of the amplitude quantizer, are connected to the corresponding input terminals of the device, and the output of the second element And to the output terminal, about the fact that, for the purpose of increasing the noise immunity, a comparator was introduced into it, the output of which is connected to the third input of the second element I, the first input to the outputs of the second counter ik, and the second input of the comparator is connected to the additional input terminal of the device. Sources of information taken into account in the examination 1.Certificate of certificate N 304683, cl. H 03 K 5/153, 1970. 2. Avdeev V. “The Efficiency of Digital Processing of Radiation Information, Izd-vo Rianskogo RTP, R Zan, 1971,. P. 24, FIG. 2.9. ,

ТT

SU772506240A 1977-07-05 1977-07-05 Amplitude-time quantizer SU680165A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772506240A SU680165A1 (en) 1977-07-05 1977-07-05 Amplitude-time quantizer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772506240A SU680165A1 (en) 1977-07-05 1977-07-05 Amplitude-time quantizer

Publications (1)

Publication Number Publication Date
SU680165A1 true SU680165A1 (en) 1979-08-15

Family

ID=20717463

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772506240A SU680165A1 (en) 1977-07-05 1977-07-05 Amplitude-time quantizer

Country Status (1)

Country Link
SU (1) SU680165A1 (en)

Similar Documents

Publication Publication Date Title
US3548328A (en) Digital fm discriminator
US3873815A (en) Frequency division by an odd integer factor
SU680165A1 (en) Amplitude-time quantizer
SU790349A1 (en) Frequency divider with odd division coefficient
SU601621A1 (en) Arrangement for stroboscopic sweeping with triggering advance
SU703852A1 (en) Pseudorandom number generator
US4438393A (en) Phase-metering device
SU552629A1 (en) Random number sensor
SU469098A1 (en) Overlap digital phase meter
SU1005293A1 (en) Pulse repetition frequency multiplier
SU842695A1 (en) Digital time interval meter
SU657609A1 (en) Time interval-to-digital code converter
SU1068929A1 (en) Device for converting binary code to bcd code of degrees,minutes and seconds
SU577671A1 (en) Voltage-to-number converter
SU1099288A1 (en) Device for checking period of oscillations
SU868757A1 (en) Dividing-multiplying device
SU530463A1 (en) Variable frequency converter
SU472327A1 (en) Single Time Interval Digital Meter
SU750708A1 (en) Digital infra-low frequency generator
SU716005A1 (en) Digital integrating voltmeter
SU488357A1 (en) Pulse trainer
SU1383495A2 (en) Frequency divider with fractional division ratio
SU515289A1 (en) Pulse frequency divider
SU585502A1 (en) Pulse-time type multiplying dividing device
SU788026A1 (en) Digital phase meter for measuring phase shift mean value