Puca есовпаден й кодовых комбиисщнй соедине.ч с дополнительным выходом блока повьшени достоверности Еторог канала, На чертеже приведена структурна электрическа схема устройства. Устройство дл приема информации по двум параллельным каналам св зи в системе передачи данных с решающей обратной св зью содержит блоки 1 и 2 предназначенные д)1Я повышени достоверности , б7юк 3/управл ющий повторением кодовых комбинаций, накопители 4 и 5, сумматор б по модулю два, блок 7, предназначенный дл опроса несовпадений кодовы г комбинаций, лоrH4ecKV5 .H блок Q, два ключевых блока 9 и 10 и регистр II выдачи информаци Устройство работает следующим образом . Двоичные символы кодовых комбинаций поступают в блоки 1 и 2. Одновре менно с обработкой информаиионные разр ды комбинаций эаписылаютс в накопители 4 и 5 каждого канала.св зи . На cyjvMaTOpe б происходит поразр дное сравнение. Результат сравнени всех разр дов комбинаций, прин тых по обоим каналам св зи, учитываетс только в тех случа х, когда с управл ющих выходов блоков 1 и 2 не поступшот сигналы отбраковки данкой кодовой комбинации С окончанием ввода информадионной части в накопители 4 и 5 импульс кронизадии закрывает ключевые блоки 9 и 10, запреща прокождение проверочньзх элементов на выход блоков 1 и 2 и осуществл ет задержку записанных в накопител х- 4 и 5 комбинаций до завершени цикла,проверки. Сигнал несравнение , вырабатываегж1й сумматором б и записанный в триггере 12. блока опроса 7, через элемент И 13 не попадает на выходы элемента И 14, реаг.шзующий операцию запрета вс кий раз, когда имеетс хо т бы один из сигналов отбраковки данной комбинации в блоках 1 или .2, Сигнал о необходимости переспроса кодовой комбинации дл блока 3 выра батываетс в тех случа х когда..сиг налы отбраковки одновременно с управ л ющих выходов блоков 1 и 2, объединившись наэлементе И 15f проход т через элемент ИЛИ 16, одновременно закрыва через элементы ИЛИ 17 и 18 ключевые блоки 9 и 10 соответственно что запрещает прохождение информаци из накопителей 4 и 5 на выход устрой ства. Этот сигнал поступает в блок 3 и. в тех случа х, когда нет сигналов, отбраковки комбинации в блоках 1 и 2 обоих каналов св зи, ио имеетс не сравнение хот бы в одном разр де информационных частей кодовых комбинаций , вы вленное на суммгторе 6, В этом случае импульс несовпадени , выданный сумматором ,-б, записываетс а триггере 12 блока опроса 7. По окончании цикла проверки кодовой комбинации, осуществл емой блоками 1 и 2., ИМ.ПУЛЬС синхронизации, поступающий с первого выхода блока 2, открывает элемент И 13, обеспечива прохолсдение записанного в триггере 12 сигнала несовпадени через элемент И Ъ4 и элемент ИЛИ 16 в блок 3, а через элементы ИЛИ 17 и 18 закрывает блоки 9 и 10,что запрещает выдачу комбинаций из накопителей 4 и 5 получателю, .При поступлении из обоих каналов св зи информации без обнаруживаемых ошибок и совпадении кодовых комбинаций по содержанию их информационных частей в блоках i и 2 обоих каналов св зи сигнал отбраковки не выр.абатынаетс ..Не вырабатываетс также сигнал несравнениесумг атором 6. в этом случае информаци из накопите-. лей 4 и .5 через открытые ключевые блоки 9 и 10 и регистр 11 выдаетс получателю. При поступлении информации бэз обнаруживаемых ошибок только из блока 1 сигнал отбраковки из блока 2 через элемент ИЛИ 18 подаетс на управл ющий вход ключевого блока 10, а с помощью эле.мента И 14 запрещает прохождение возможного в этом случае . сигнала с выхода блока 7. -Информаци из блока 2 с помощью .ключевого блока 10 блокируетс в накопителе 5 и: к получателю не поступает . Сигнал о необходимости переспроса кодовой комбинации не вырабатываетс , и информаци с накопит.е- . л 4 через открытый ключевой блок 9 и регистр 11 поступает к получателю.При поступлении информации без обнаруживаемых ошибок только иа блока 2 аналогично случаю, рассмотренному выше, сигнал отбраковки с блока .1 проходит через элемент ИЛИ 17 на управл ющий вход ктеочевого блока 9,блокируе-г информацию в накопителе 4 и с помощью элемента И 14 запрещает несравнение с выхоучет сигнала да блока 7. Сигнал о необходимости .переспроса ме вырабатываетс , и информаци , поступивша из блока 2 в накопитель 5 через открытый ключевой блок 10 и регистр 11, поступает к получателю, Быстродействие устройства определ .етс по максимальному времени обработки информацииi При введении блока 7 повышаетс быстродействие устройства. ФoprvIyлa изобретени Устройство дл приема информации по двум параллельным каналам св зи .в системе дл передачи данных с решающей обратной св зью по авт.св. 565 №473314,отличающеес тем, что, с целью увеличени быстродействи , выход сумматора по модулю два через введенный блок опроса несовпадений кодовых комбинаций подключен к входу логического блока, при этом другой вход блока опроса несовпадений 5 кодовых комбинаций соединен с дополнительным выходом блока повышени достоверности второго канала. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 473314, кл. Н 04 L 1/16, 1972.