SU641648A1 - Arrangement for transmitting signals with delta-modulation and instantaneous compounding - Google Patents
Arrangement for transmitting signals with delta-modulation and instantaneous compoundingInfo
- Publication number
- SU641648A1 SU641648A1 SU772451068A SU2451068A SU641648A1 SU 641648 A1 SU641648 A1 SU 641648A1 SU 772451068 A SU772451068 A SU 772451068A SU 2451068 A SU2451068 A SU 2451068A SU 641648 A1 SU641648 A1 SU 641648A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- inputs
- delta
- modulation
- Prior art date
Links
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Description
Изобретение относитс к радиотехнике и использоватьс при передаче непрерывных сигналов. Известно устройство дл передачи сигналов с дельта-модул цией н мгновенным компандированием, содержащее последовательно соединенные блок вычитани и регистр сдвига, выходы которого через последовательно соединенные блок управлени , реверсивный счетчик и дешифратор подключены к входам операционного усипител , а также интегратор, выход которого подключен к одному входу блока вычитани , другой вход которого вл етс входом устройства , и генератор импульсов, первый выход которого подключен к дополнительным входам регистра сдвига и дешифратора, второй выход подключен к дополнительному входу блока управлени , третий выход подключен к дополнительному входу реверсивного счетчика, выходы которого подключены к другим входам блока управлени 1. Однако нзвестное устройство имеет значительные нелинейные искажени . Цель изобретени - уменьшение нелинейных искажений. Дл этого в устройство дл передачи сигналов с дельта-модул цией н мгновенным компандированнем, содержащее последовательно соединенные блок вычнтанн и регистр сдвига, выходы которого через последовательно соеднненные блок управлени , реверсивный счетчик и дешифратор подключены ко входам операцнонного усилител , а также интегратор, выход которого подключен к одному входу блока вычитани , другой вход которого вл етс входом устройства, и генератор импульсов, первый выход которого подключен к дополнительным входам регистра сдвига и дешифратора , второй выход подключен к дополнительному входу блока управлени , третий выход подключен к дополнительному входу реверсивного счетчика, выходы которого подключены к другим входам блока управлени , введены последовательно соеднненные первый ключ и сумматор, а также последовательно соединенные второй ключ н инвертор , при этом выход операционного усилител подключен ко входам ключей, выход инвертора подключен к другому входу сумматора , выход которого подключен ко вхолу интегратора, причем соответствующий выход регистра сдвига подключен к управл ющим входам .The invention relates to radio engineering and is used in the transmission of continuous signals. A device for transmitting signals with delta modulation and instant companding is known, comprising a series-connected subtraction unit and a shift register, the outputs of which through the serially connected control unit, a reversible counter and a decoder are connected to the inputs of the operating amplifier, and an integrator whose output is connected to one input to the subtractor, the other input of which is the device input, and a pulse generator, the first output of which is connected to the additional inputs of the shift register and the decoder, the second output is connected to the auxiliary input of the control unit, the third output is connected to the auxiliary input of the reversible counter, the outputs of which are connected to the other inputs of the control unit 1. However, the well-known device has significant non-linear distortions. The purpose of the invention is to reduce nonlinear distortion. To do this, a device for transmitting signals with delta modulation on an instant compand, contains serially connected blocks and a shift register, the outputs of which are connected through the series-connected control unit, the reversible counter and the decoder are connected to the inputs of the operational amplifier, as well as the integrator, the output of which is connected to one input of the subtractor, the other input of which is the input of the device, and a pulse generator, the first output of which is connected to the additional inputs of the shift register and the decoder, the second output is connected to the auxiliary input of the control unit, the third output is connected to the auxiliary input of the reversible counter, the outputs of which are connected to other inputs of the control unit, are connected in series the first key and the adder, and the serially connected second key to the inverter, and the output the operational amplifier is connected to the key inputs, the output of the inverter is connected to another input of the adder, the output of which is connected to the integrator's headroom, and the corresponding output of the shear tra connected to the control inputs.
На чертеже п-редставлена структурна электрическа схема устройства.In the drawing, a structural electrical circuit of the device is presented.
Устройство дл передачи сигналов с дельта-модул цией и мгновенным компандированием содержит последовательно соединенные блок 1 вычитани и регистр 2 сдвига, выходы которого через последовательно соединенные блок 3 управлени , реверсивный счетчик 4 и дешифратор 5 подключены к входам операционного усилител 6. Устройство содержит также интегратор 7, выход которого подключен к одному входу блока i вычитани , другой вход которого вл етс входом устройства, и генератор импульсов 8, первый выход которого подключен к дополнительным входам регистра 2 сдвига и дешифратора 5, второй выход -подключен к дополнительному входу блока 3 управлени , третий выход подключен к дополнительному входу реверсивного счетчика 4, выходы которого подключень к другим входам блока 3 управлени . В устройстае последовательно соединены первый ключ 9 и сумматор 10,а также второй ключ 11 и инвертор 12. Выход операционного усилител 6 подключен к входам ключей 9, П, выход инвертора 12 подключен к другому входу сумматора 10, выход которого подключен к входу интегратора 7, причем соответствующий выход регистра 2 сдвига подключен к управл ющим входам ключей 9, И.The device for transmitting signals with delta-modulation and instant companding contains serially connected subtraction unit 1 and shift register 2, the outputs of which through the serially connected control unit 3, reversible counter 4 and decoder 5 are connected to the inputs of operational amplifier 6. The device also contains an integrator 7 The output of which is connected to one input of the subtracting unit i, the other input of which is the input of the device, and the pulse generator 8, the first output of which is connected to the additional inputs Registers shear 2 and decoder 5, the second output -Connect to additional entry control unit 3, a third output is connected to an additional input of down counter 4, the outputs of which connect to other inputs of the control unit 3. In the device are connected in series the first key 9 and the adder 10, as well as the second key 11 and the inverter 12. The output of the operational amplifier 6 is connected to the inputs of the keys 9, P, the output of the inverter 12 is connected to another input of the adder 10, the output of which is connected to the input of the integrator 7, moreover, the corresponding output of the shift register 2 is connected to the control inputs of the keys 9, I.
Устройство работает следующим образом .The device works as follows.
Входной аналоговый сигнал подаетс на один вход блока 1,.на другой вход которого подаетс сигнал аппроксимации.The analog input signal is fed to one input of block 1, to the other input of which an approximation signal is applied.
Выходной сигнал блока nocTyiiaeT на один вход регистра 2, на другой вход которого поступает импульсна последовате/тьность с посто нной частотой. Регистр 2 запоминает пол рность выходного сигнала блока I в моменты поступлени нескольких сосед их, импульсов последовательности и имеет соответствуюилее число чеек. Выходные импульсы устройства, называемые дельта-потоком , снимаютс с первого выхода регистра 2. Кажда чейка регистра 2 имеет выход, св занный с одним из входов блока 3. Блок 3 на основании состо ни чеек регистра 2 вырабатывает сигнал на одном из двух выходов: пр мого счета или обратного счета. Еслп все чейки наход тс в одном состо нии, то блок 3 вырабатывает сигнал пр мого счета, если же чейки наход тс в различных состо ни х, то - сигнал обратного счета. Сигналы пр мого или обратного счета подаютс на реверсивный счетчик 4 и осушествл .ют его счет в пр мом или обратном направлении соответственно .The output of the nocTyiiaeT unit is on one input of register 2, on the other input of which a pulse sequence is obtained with a constant frequency. Register 2 remembers the polarity of the output signal of block I at the moments when several of their neighbors arrive, the sequence of pulses and has a corresponding number of cells. The output pulses of the device, called delta-flow, are taken from the first output of register 2. Each cell of register 2 has an output connected to one of the inputs of block 3. Block 3, based on the state of the cells of register 2, produces a signal at one of two outputs: my account or reverse account. If all cells are in the same state, then block 3 generates a direct counting signal, while if the cells are in different states, then the counting signal. The forward or reverse count signals are fed to the reversible counter 4 and carry out its counting in the forward or reverse direction, respectively.
Выходные сигналы рспорсивного счетчика 4 полаютс на входм де пифра1 ора 5Output signals of the counter 4 are polled at the inputs of the de-pyfrara ora 5
и на входы блока 3, который определ ет одно из крайних состо ний реверсивного счетчика - минимальное или максимальное . При дальнейшем нахожденни регистра 2 в состо нии, могущем вызвать счет реверсивного счетчика 4 в том же направлении , блок 3 вырабатывает сигнал на выходе - прекращение счета реверсивного счетчика 4. При выходе регистра 2 из такогоand to the inputs of block 3, which determines one of the extreme states of the reversible counter — the minimum or maximum. Upon further finding of register 2 in a state that may cause the counting of the reversible counter 4 in the same direction, block 3 generates a signal at the output — termination of the counting of the reversible counter 4. When the register 2 leaves this
состо ни блок 3 снимвет сигнал прекращени счета и подает сигнал пр мого или обратного счета.The state block 3 will clear the counting signal and give a direct or reverse count signal.
Дешифратор 5 на основании сигналов, представленных в двоичной форме, анализирует состо ние реверсивного счетчика 4The decoder 5 analyzes the state of the reversing counter 4 on the basis of signals represented in binary form.
и в зависимости от этого состо ни подключает источник посто нного напр жени (на чертеже не показан) к одному из выходов, каждый из которых св зан с одним из входов операционного усилител б.and depending on this condition, it connects a constant voltage source (not shown in the drawing) to one of the outputs, each of which is connected to one of the inputs of the operational amplifier b.
Выходной сигнал далее поступает на интегратор 7 либо через первый ключ 9 и сумматор 10, либо через второй ключ 11, инвертор 12 к сумматор 10. Положением ключей управл ет последний импульс дельта-потока , снимаемый с первого выхода регистра 2 таким образом, чтобы пол рность входного сигнала интегратора 7 совпадала с пол рностью управл ющего импульса. Интегратор 7 интегрирует и формирует сигнал аппроксимации, вл ющийс близкой копией передаваемого сигнала.The output signal then goes to the integrator 7 either through the first key 9 and the adder 10, or through the second key 11, the inverter 12 to the adder 10. The position of the keys is controlled by the last delta flow pulse, taken from the first output of the register 2 so that the polarity The input signal of the integrator 7 coincided with the polarity of the control pulse. The integrator 7 integrates and generates an approximation signal, which is a close copy of the transmitted signal.
Работой регистра 2, блока 3, реверсивного счетчика 4 и дешифратора 5 управл ет генератор импульсов 8.The operation of the register 2, block 3, reversible counter 4 and decoder 5 is controlled by a pulse generator 8.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772451068A SU641648A1 (en) | 1977-02-07 | 1977-02-07 | Arrangement for transmitting signals with delta-modulation and instantaneous compounding |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772451068A SU641648A1 (en) | 1977-02-07 | 1977-02-07 | Arrangement for transmitting signals with delta-modulation and instantaneous compounding |
Publications (1)
Publication Number | Publication Date |
---|---|
SU641648A1 true SU641648A1 (en) | 1979-01-05 |
Family
ID=20695010
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772451068A SU641648A1 (en) | 1977-02-07 | 1977-02-07 | Arrangement for transmitting signals with delta-modulation and instantaneous compounding |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU641648A1 (en) |
-
1977
- 1977-02-07 SU SU772451068A patent/SU641648A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1404393A (en) | Non-linear digital-to-analogue converter for servo circuit | |
ES8104680A1 (en) | Low frequency power amplifier and its use in an amplitude modulated transmitter. | |
SU641648A1 (en) | Arrangement for transmitting signals with delta-modulation and instantaneous compounding | |
JPS5755606A (en) | Digital control attenuator | |
SU951644A1 (en) | Amplifier with adaptive pulse duration modulation | |
SU1107275A1 (en) | Power amplifier | |
SU1180951A1 (en) | Device for reception and transmission of signals | |
SU881772A1 (en) | Function generator | |
SU822372A1 (en) | Three-valued logic element | |
SU1225006A2 (en) | Device for converting pulse-code modulation to duration modulation | |
SU995269A1 (en) | Amplifier with adaptive pulse-width modulation | |
SU760477A1 (en) | Device for transmitting phase-manipulated signals | |
SU818005A1 (en) | Pulse-amplitude converter | |
SU1195260A1 (en) | Input device | |
SU720715A1 (en) | Device for encoding sound signals | |
SU1201852A1 (en) | Element with controlled conductivity | |
SU403048A1 (en) | DIGITAL-ANALOG CONVERTER | |
SU930643A1 (en) | Pulse-width modulator | |
SU809621A1 (en) | Synchronization device | |
SU1062848A1 (en) | Glass d amplifier | |
SU559408A1 (en) | Device for adding stereo signals | |
SU760439A1 (en) | Voltage-to-pulse duration converter | |
SU858207A1 (en) | Reversible analogue-digital converter | |
SU488225A1 (en) | Device for reproducing the exponential function | |
SU1058026A1 (en) | Class d amplifier |