SU641406A1 - Liquid ingredient batchmeter - Google Patents

Liquid ingredient batchmeter

Info

Publication number
SU641406A1
SU641406A1 SU762396775A SU2396775A SU641406A1 SU 641406 A1 SU641406 A1 SU 641406A1 SU 762396775 A SU762396775 A SU 762396775A SU 2396775 A SU2396775 A SU 2396775A SU 641406 A1 SU641406 A1 SU 641406A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
signal
logical
batchmeter
input
Prior art date
Application number
SU762396775A
Other languages
Russian (ru)
Inventor
Леонид Наумович Шурик
Владимир Борисович Свищев
Юрий Сергеевич Штукарев
Original Assignee
Shurik Leonid Naumovich
Svishchev Vladimir Borisovich
Shtukarev Yurij Sergeevich
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shurik Leonid Naumovich, Svishchev Vladimir Borisovich, Shtukarev Yurij Sergeevich filed Critical Shurik Leonid Naumovich
Priority to SU762396775A priority Critical patent/SU641406A1/en
Application granted granted Critical
Publication of SU641406A1 publication Critical patent/SU641406A1/en

Links

Landscapes

  • Measurement Of Levels Of Liquids Or Fluent Solid Materials (AREA)
  • Investigating Or Analyzing Materials By The Use Of Electric Means (AREA)

Description

pa и с первым аходом первого элемента пам ти, со вторым аходом которого соединен выход первого коммутатора, выход первого элемента пам ти соединен с первым аходом первого элемента И, со вторыми аходамн первого и вторых элементов И соединены выкоды соответственно второго и первых элементов НЕ, выходы первого и вторых эл-эментов И соединены с входами первых тнристорных ключей, выход третьего усилнтвл  соединен с нхсь дом первого коммутатора, первым аходом третьего элемента И и первым аходом второго элемента пам ти, а второй ком мутатор носпедоватапьно св зан через второй аход второго элемента пам ти и второй вход третьего элемента И с аходом второго тиристорного ключа. На чертеже показана принципиальна  схема дозатора. Дозатор содержит датчики верхних 1 а нижнего 2 уровней, установленные в емкости 3, клапаны наполнени  4 и клапан опорожнени  5, устаноа леншле на тру нфоводах 6, 7, соответ стввнно, усилители 8, второй и третий усшште и 9 10, перила тиристоуН вые ключи il SS второй тиристорный ключ 12, первые элементы НЕ 13 и втодзой элемент НЕ 14 первый элемент И ISj вторые И 16 и третий элемент И 17, первый н второй элементы пам ти 18 19. Первый ,20 и второй 21 коммутаторы соединены соответственно с первым и вторым элементами пам ти 18, 19. Приыенен}58 в дозаторе, усилителей 8, 9, 10 позвол ет повысить чувствитель ность датчиков верхних 1 и нижнего 2 уровней и предотвратить их окисление Коммутаторы 20s 21 предназначены дл  упраалени  клапанами 4, 3 в режиме наладки дозатора. Кроме того,, через них может происходить синхронизаци  дозатора с другим оборудованием, В исходном ссхло ниа емкость 3 опорожнена , клапаны 4, 5 закрыты, а на вы ходах усилителей 8, 9, 10 - сигнал логического нул , Дозатор работает следующим образом Сигнал логическего нул  с выхода третьего усилитвдш 1О через первый коь мутатор 20 поступает на второй аход пе вого элемента пам ти 18, на выходе которого по вл етс  сигнал логической еди нидЫд поступаклдий на первый вход перво го элемента И 15, на второй аход которого поступает сигнал логической единицы с первого элемента НЕ 13, а результате чего открываетс  первый тнристорный ключ 11, срабатывает клапан наполнени  4 и начинаетс  подача в емкость 3 первого ингредиента. При достижении заданного первым датчиком 1 уровн  на выходе первого усилител  8 по вл етс  сигнал логической единицы, поступающий на первый элемент НЕ 13, с выхода которого сигнал логического нул  поступает на второй аход первого элемента И 15, и закрываютс  первый тиристорный ключ 11 и клапан 4. Тот же сигнал логической единицы поступает на первый аход второго элемента И 16, на второй вход которого поступает сигнал логической единицы со следующего первого элемента НЕ 13е При этом на выходе второго элемента И 16 по вл етс  сигнал логической единицы, открывающий следующий тиристорный ключ 11 и клапан 4, Происходит подача второго ингредиента а емкость 3, По окончании набора второго ингредиента отключение клапана 4 происходит , как указано выше, В дальнейшем наполнение емкости 3 происходит аналогичным образом. После наполнени  емкости 3 последним ингредиентом на выходе второго усилител  9 по вл етс  сигнал логической единицы, а с выхода второго элемента НЕ 14 сигнал логического.нул  поступает на первый аход пераого элемента пам ти 18, и происходит сброс сигнала логической единицы с выхода этого элемента. Кроме того , сигнал логического нул  со второго элемента НЕ 14 поступает на второй вход второго элемента И 16 и закрывает последний клапан 4, а через второй коммутатор 21 - на второй аход второго элемента пам ти 19, на выходе которого по вл етс  сигнал логической единицы, поотупающий на второй аход третьего эл&мента И 17, на первый аход которого поступает сигнал логической единены с вЫ хода третьего усилител  Ю. В результате открываетс  второй тиристорный ключ 12 и срабатывает клапан опорожнени  5, Содержимое емкости 3 сливаетс  по трубопроводу 7. ПсхУ1е опорожнени  емкости 3 сигнал логического нул  с выхода третьего усилител  10 поступает на первый вход третьего элемента И 17, н закрываютс  тиристорный ключ 12 и клапан 5. Тот же сигнал логического нул  поступает через первый коммутатор 20 на второй аход первого элемента па м ти 18, с выхода которого сигнал логиpa and the first drive of the first memory element, the second switch of which is connected to the output of the first switch, the output of the first memory element is connected to the first drive of the first element AND, the second driver of the first and second elements of AND are connected to the second outputs of the second and first elements, respectively. the first and second power elements And are connected to the inputs of the first tnristor keys, the output of the third amplifiers is connected to the first house of the first switchboard, the first input of the third element And and the first input of the second memory element, and the second switch pedovatapno coupled through a second ahod second memory element and a second input of the third AND gate with the second thyristor ahodom key. The drawing shows a schematic diagram of the dispenser. The dispenser contains sensors of the upper 1 and lower 2 levels, installed in the tank 3, filling valves 4 and emptying valve 5, installed on the pipelines 6, 7, respectively, amplifiers 8, second and third terminals and 9 10, railings il SS the second thyristor key 12, the first elements are NOT 13 and at the entrance to the element is NOT 14, the first element AND ISj are the second AND 16 and the third element And 17, the first and the second memory elements 18 19. The first, 20 and second 21 switches are connected respectively to the first and the second memory elements 18, 19. Priyenen} 58 in the dispenser, amplifiers 8, 9, 10 by It allows to increase the sensitivity of the sensors of the upper 1 and lower 2 levels and prevent their oxidation. Switches 20s 21 are designed to be operated by valves 4, 3 in the mode of adjustment of the dispenser. In addition, the dispenser can synchronize with other equipment through them, In the initial state, the capacitance 3 is empty, the valves 4, 5 are closed, and at the outputs of amplifiers 8, 9, 10 - the logic zero signal, the Dispenser operates as follows from the output of the third amplifier 1O through the first ko mutator 20 enters the second memory of the first memory element 18, at the output of which a signal of logical unity of signals arrives at the first input of the first element And 15, at the second traffic of which a signal of logical unity arrives The first element 13 is opened from the first element NOT 13, and as a result, the first crystal key 11 is opened, the filling valve 4 is activated and the first ingredient is fed into the container 3. When the first level specified by the first sensor 1 reaches the output of the first amplifier 8, a logical unit signal appears at the first element NO 13, from the output of which the logical zero signal arrives at the second input of the first element 15, and the first thyristor switch 11 and valve 4 close The same signal of the logical unit arrives at the first turn of the second element AND 16, the second input of which receives the signal of the logical unit from the next first element NOT 13e. At the output of the second element 16, the signal of logical unit appears. Nica, following opening thyristor switch 11 and valve 4, the supply of the second ingredient occurs and the container 3, after the second ingredient set off valve 4 occurs, as indicated above, in further filling of the container 3 occurs in a similar manner. After the tank 3 is filled with the last ingredient, the signal of the logical unit appears at the output of the second amplifier 9, and the logical element from the output of the second element 14 does not reach the first memory element 18, and the signal of the logical unit is reset from the output of this element. In addition, the logical zero signal from the second element NOT 14 is supplied to the second input of the second element 16 and closes the last valve 4, and through the second switch 21 to the second passage of the second memory element 19, the output of which appears a signal of the logical unit the second element & 17 that comes to the second end, the first of which receives a logical signal from the third amplifier Y turn. As a result, the second thyristor switch 12 is opened and the emptying valve 5 is triggered. 7. Empty the capacitance 3 of the logical zero signal from the output of the third amplifier 10 to the first input of the third element And 17, the thyristor switch 12 and the valve 5 are closed. The same logical zero signal goes through the first switch 20 to the second passage of the first element 18, from the output of which the signal logs

SU762396775A 1976-08-31 1976-08-31 Liquid ingredient batchmeter SU641406A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762396775A SU641406A1 (en) 1976-08-31 1976-08-31 Liquid ingredient batchmeter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762396775A SU641406A1 (en) 1976-08-31 1976-08-31 Liquid ingredient batchmeter

Publications (1)

Publication Number Publication Date
SU641406A1 true SU641406A1 (en) 1979-01-05

Family

ID=20674273

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762396775A SU641406A1 (en) 1976-08-31 1976-08-31 Liquid ingredient batchmeter

Country Status (1)

Country Link
SU (1) SU641406A1 (en)

Similar Documents

Publication Publication Date Title
US3670167A (en) Proximity switching equipment
GB1466518A (en) Intrusion detector self-test system
SE7711086L (en) DIGITAL, ELECTRONIC CONTROL DEVICE
EP0390404A3 (en) Sense amplifier
IE813069L (en) Buffer circuit
SU641406A1 (en) Liquid ingredient batchmeter
GB1454062A (en) Sealing devices for latrines
EP0072650A3 (en) Component state monitoring
GB1401921A (en) Hydraulic system
JPS54107638A (en) Memory data readout circuit in semiconductor memory unit
JPS5736498A (en) Multisplit longitudinal type rom
JPS5532972A (en) Acceleration signal detector
GB1470851A (en) Fail-safe timing circuit
SU415655A1 (en)
GB1094054A (en) Automatic washing apparatus for flush lavatories
GR3023710T3 (en) Prepayment water supply system
SU937056A1 (en) Apparatus for sorting round timber
US3793536A (en) Shifters for shift register
SU484516A1 (en) Device for comparing binary numbers
SU1597568A1 (en) Liquid batcher
SU1377592A1 (en) Metering tank
JPS56111188A (en) Semiconductor storage device
SU451072A2 (en) Pneumatic trigger with counting input
JPS54136181A (en) Test method for semiconductor memory unit of tri-state output
SU728192A1 (en) Device for measuring phase angle between two electric signals