SU640440A1 - Arrangement for timing radio channel regenerator - Google Patents

Arrangement for timing radio channel regenerator

Info

Publication number
SU640440A1
SU640440A1 SU762423655A SU2423655A SU640440A1 SU 640440 A1 SU640440 A1 SU 640440A1 SU 762423655 A SU762423655 A SU 762423655A SU 2423655 A SU2423655 A SU 2423655A SU 640440 A1 SU640440 A1 SU 640440A1
Authority
SU
USSR - Soviet Union
Prior art keywords
unit
input
output
inputs
control
Prior art date
Application number
SU762423655A
Other languages
Russian (ru)
Inventor
Глеб Александрович Полиевский
Евгений Васильевич Жуков
Александр Евгеньевич Красковский
Original Assignee
Ленинградский Ордена Ленина Институт Инженеров Железнодорожного Транспорта Им.Академика В.Н.Образцова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Институт Инженеров Железнодорожного Транспорта Им.Академика В.Н.Образцова filed Critical Ленинградский Ордена Ленина Институт Инженеров Железнодорожного Транспорта Им.Академика В.Н.Образцова
Priority to SU762423655A priority Critical patent/SU640440A1/en
Application granted granted Critical
Publication of SU640440A1 publication Critical patent/SU640440A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

3 чсн к второму входу блока подстройки, а через блок определени  веро тности подключен к управл ющему входу блока управлени , при этом выход блока выделени  одного фронта за такт подключен к треть-5 ему входу блока подстройки, выходы которого соединены с входами элемента ИЛИ, выход которого подключен к третьему входу блока усреднени , причем выход основкого делител  подключен соответственно к10 донолиительному входу блока формироваки  зоны и к входу блока выделени  одного фронта за такт, к другому входу которого подключен выход выделител  фронтов. На чертеже изображена структурна 15 электрическа  схема предложенного устройства . Устройство тактовой синхронизации регенератора радиоканала содержит объединеННые по входу выделитель 1 фронтов,20 опорный генератор 2 и ключ 3 измерени  фазы, второй вход которого соединен с выходом управл ющего элемента 4 через основной делитель 5, третий вход - с выходом элемента ИЛИ 6, а выход - с делите-25 лем 7 добавлени , а также блок 8 формировани  зоны, узел 9 выделени  чередующихс  импульсов, блок 10 набора делителей , блок И коммутации, блок 12 усреднени , блок 13 выделени  одного фронта за30 такт, блок 14 подстройки, блок 15 управлени , блок 16 формировани  зоны доверительного интервала и блок 17 определени  веро тности, причем выход опорного генератора 2 через последовательно соединен-35 ные блок 10 набора делителей и блок И коммутации подключен к входам управл ющего элемента 4, а другой ВЫход - непосредственно к другому входу управл ющего элемента 4, выход делител  7 добавлени 40 через блок 12 усреднени  подключен к другим входам блока 11 коммутации, а через узел 9 выделени  чередующихс  импульсов - к входу блока 15 управлени , выходы которого соответственно подключе-45 ны к первому входу блока 14 подстройки, к второму входу блока 12 усреднени  и к входу блока 8 формировани  зоны, выходы которого подключены к входам блока 16 формировани  зоны доверительного интер-50 вала, выходы которого подключены к другим входам блока 8 формировани  зоны, другие выходы которого подключены к другим входам блока 15 управлени , другой выход которого подключен к второму входу55 блока 14 подстройки, а через блок 17 определени  веро тности подключен к управл ющему входу блока 15 управлени , при этом выход блока 13 выделени  одного фронта за такт подключен к третьему вхо-60 ду блока 14 подстройки, выходы которого соединены с входами элемента ИЛИ 6, выход которого подключен к третьему входу блока 12 усреднени , причем выход основного делител  5 подключен соответственно65 4 к дополнительному входу блока 8 формировани  зоны и к входу блока 13 выделени  одного фронта за такт, к другому входу которого подключен выход выделител  1 фронтов. Устройство работает следующим образом . Дискретные сигналы, постунающие на вход выделител  1, квантуютс  импульсами опорного генератора 2 с целью дискретизации искаженных фронтов. Выделенные фронты поступают на вход блока 13 выделени , который за врем  тактового периода выдел ет только один фронт, что позвол ет исключать ложную подстройку при дроблени х входного сигнала. С выхода блока 13 выделени  через блок 14 подстройки и элемент ИЛИ 6 фронты поступают на вход ключа 3. Одновременно импульсы опорного генератора 2-поступают на второй вход ключа 3, который открываетс  фронтами дискретного сигнала, а закрываетс  последовательностью стробирующих импульсов, поступающих с выхода основного делител  5. Иоследовательность стробирующих импульсов есть результат делени  частоты онорного генератора 2, котора  поступает на вход основного делител  5 через управл ющий элемент 4, выполн ющий вычитание или добавление импульсов в опорной частоте. Импульсы вычитани  или добавлени  формируютс  блоком 11 коммутации , который коммутирует частоты подстройки , поступающие с выходов блока 10 набора. Унравление блоком 11 коммутации осуществл етс  импульсами преобладани , которые формируютс  блоком 12 усреднени  из последовательности импульсов добавлени , поступающих с выхода делител  7, и последовательности фронтов с выхода элемента ИЛИ 6. Компенсаци  расхождени  частот осуществл етс  благодар  совместному действию блока 10 набора, блока И коммутации и блока 12 усреднени . При устойчивом чередовании импульсов добавлени  и вычитани  на выходе узла 9 выделени  формируетс  сигнал наступлени  синхронизма , который поступает на вход блока 15 управлени , сигнал с выхода которого поступает на вход блока 12 усреднени  и включает максимальный коэффициент усреднени . Одновременно сигнал с выхода блока 15 управлени  поступает на вход блока 8 формировани , в котором с помощью блока 16 формировани  начинает формироватьс  сигнал зоны доверительного интервала в окрестности наиболее веро тного по влени  фронтов входного сигнала. Сформированный сигнал зоны с выхода блока 8 формировани  поступает на вход блока 15 управлени . Одновременно на другой вход блока 15 управлени  с выхода блока 13 выделени  поступают фронты входного сигнала, которые с выхода блока 15 управлени  попадают на вход блока 17 определени , на второй вход которого с выхода блока 15 управлени  поступает сигнал зоны доверительного интервала. Блок 17 определени  определ ет веро тность попадани  фронтов в зону. Если эта веро тность больше установленного значени  или равна ему, то сигнал зоны с выхода блока 15 управлени  поступает на вход блока 14 подстройки, где происходит селекци  фронтов. Те фронты, которые попадают в зону через элемент ИЛИ 6, поступают на ключ 3, т. е. только этими фронтами осуществл етс  подстройка тактовой частоты. Б результате временной селекции фронтов не происходит ложного увода фазы тактового сигнала при действии шума. Еслн веро тность попадани  фронтов в зону меньше установленного значени , то сигнал с выхода блока 15 управлени  включает минимальный коэффициент усреднени  блока 12 усреднени  и одновременно исключает действие зоны в блоке 14 подстройки, т. е. нодстройка осуществл етс  всеми фронтами, поступающими с выхода блока 13 выделени , н устройство тактовой синхронизации переходит в режим быстрого поиска синхронизма.3 chsn to the second input of the trimming unit, and through a probability determination unit connected to the control input of the control unit, while the output of the selection block of one front per cycle is connected to the third-5 input of the trimming unit, the outputs of which are connected to the inputs of the OR element, output which is connected to the third input of the averaging unit, and the output of the main divider is connected respectively to the 10th window to the thresholac input of the zone forming unit and to the input of the selection block of one front per clock, to the other input of which the output is connected l fronts. The drawing shows a structural 15 electrical circuit of the proposed device. The clock synchronization device of the radio channel regenerator contains a front edge selector 1, 20 reference generator 2 and a phase measurement key 3, the second input of which is connected to the output of the control element 4 through the main divider 5, the third input - from the output of the OR 6 element, and the output - with division-25 Lem 7 of addition, as well as the zone formation unit 8, alternating pulses extraction section 9, divider set block 10, switching unit I, averaging block 12, single edge selection block 13 for 30 cycles, trimming block 14, control block 15, block 16 forming the zone of the confidence interval and the probability determination unit 17, the output of the reference generator 2 through the series-connected block 35 of the divider set and the switching unit And connected to the inputs of the control element 4, and the other Output directly to another input of the control element 4 , the output of divider 7 of addition 40 through averaging block 12 is connected to other inputs of switching unit 11, and through node 9 of alternating pulses - to the input of control block 15, whose outputs are respectively connected to the first the input of the adjusting unit 14, to the second input of the averaging unit 12 and to the input of the formation unit 8, the outputs of which are connected to the inputs of the trust inter-50 shaft forming section 16, the outputs of which are connected to other inputs of the formation forming 8, other outputs of which are connected to other inputs of the control unit 15, the other output of which is connected to the second input55 of the trimming unit 14, and through the probability determining unit 17 is connected to the control input of the control unit 15, and the output of the selection unit 13 of one front per cycle connected to the third inlet 60 of the trimming unit 14, the outputs of which are connected to the inputs of the element OR 6, the output of which is connected to the third input of the averaging unit 12, the output of the main divider 5 is connected respectively 65 4 to the auxiliary input of the zone formation unit 8 and the input of the block 13 selection of one front per cycle, to the other input of which the output of selector 1 of fronts is connected. The device works as follows. Discrete signals, which are input to the selector 1, are quantized with pulses of the reference generator 2 in order to discretize distorted edges. The marked edges come to the input of the selection unit 13, which, during the time of the clock period, selects only one front, which makes it possible to eliminate false adjustments when crushing the input signal. From the output of the allocation unit 13 through the adjustment unit 14 and the OR element 6, the fronts are fed to the input of the key 3. At the same time, the pulses of the reference generator 2 are fed to the second input of the key 3, which is opened by the edges of the discrete signal, and is closed by a sequence of gates from the main divider 5. The sequence of gating pulses is the result of dividing the frequency of the on-oscillator 2, which is fed to the input of the main divider 5 through the control element 4, which performs subtraction or addition mpulsov in the reference frequency. The subtraction or addition pulses are generated by switching unit 11, which commutes the tuning frequencies from the outputs of set 10. Adjustment by switching unit 11 is carried out by the prevailing pulses, which are formed by the averaging unit 12 from the sequence of addition pulses coming from the output of divider 7 and the sequence of edges from the output of the element OR 6. Frequency divergence compensation is carried out due to the combined action of block 10, block AND, and block 12 averaging. With a steady alternation of the pulses of addition and subtraction, at the output of the extraction unit 9 a synchronization signal is generated, which is fed to the input of the control unit 15, the signal from the output of which is fed to the input of the averaging unit 12 and includes the maximum averaging factor. At the same time, the signal from the output of the control unit 15 is fed to the input of the formation unit 8, in which, using the formation unit 16, the signal of the confidence interval zone is formed in the vicinity of the most likely occurrence of the fronts of the input signal. The generated zone signal from the output of the formation unit 8 is fed to the input of the control unit 15. At the same time, the fronts of the input signal from the output of the control unit 15 are fed to the input of the determining unit 17, to the other input of the control unit 15 from the output of the selection unit 13, the second input of which from the output of the control unit 15 receives the signal of the confidence interval. The determination unit 17 determines the probability of fronts entering the zone. If this probability is greater than or equal to the set value, then the zone signal from the output of control unit 15 is fed to the input of adjustment unit 14, where the fronts are selected. Those fronts that enter the zone through the element OR 6 arrive at the key 3, i.e., only these fronts adjust the clock frequency. As a result of the time selection of the fronts, the false phase of the clock signal does not undergo false noise under the action of noise. If the probability of fronts entering the zone is less than the set value, the signal from the output of the control unit 15 includes the minimum averaging factor of the averaging unit 12 and at the same time prevents the zone in the adjustment unit 14, i.e. the adjustment is performed by all the fronts coming from the output of the unit 13 selection, the clock synchronization device goes into fast synchronization search mode.

Предложенное устройство повышает помехоустойчивость .The proposed device improves noise immunity.

Claims (1)

Формула изобретени Invention Formula Устройство тактовой синхронизации регенератора радиоканала, содержащее объединенные по входу выделитель фронтов, онорный генератор и ключ измерени  фазы , второй вход которого соединен с выходом унравл ющего элемента через основной делитель, третий вход - с выходом элемента ИЛИ, а выход - с делителем добавлени , а также блок формировани  зоны и узел выделецн  чередующихс  имнульсов , отличающеес  тем, что, с целью повышени  помехоустойчивости, вThe clock synchronization device of the radio channel regenerator, containing the edge selector integrated on the input, the onor generator and the phase measurement key, the second input of which is connected to the output of the control element via the main divider, the third input - with the output of the OR element, and the output a zone formation unit and a node of alternate alternation pulses, characterized in that, in order to improve noise immunity, него введены блок набора делителей, блок коммутации, блок усреднени , блок выделени  одного фронта за такт, блок подстройки , блок управлени , блок формировани  зоны доверительного интервала и блок определени  веро тности, нричем выход опорного генератора через последовательно соединенные блок набора делителей и блок коммутации подключен к входам управл ющего элемента, а другой выход - непосредственно к другому входу управл ющего элемента, выход делител  добавлени  через блок усреднени  подключен к другим входам блока коммутации, а через узел выделени  чередующихс  импульсов - к входу блока зправлени , выходы которого соответственно подключены к первому входу блока подстройки, к второму входу блока усреднени  и к входу блока формировани  зоны, выходы которого подключены к входам блока формировани  зоны доверительного интервала, выходы которого подключены к другим входам блока формировани  зоны, другие выходы которого подключены к другим входам блока управлени , другой выход которого иодключен к второму входу блока подстройки, а через блок определени  веро тности подключен к управл ющему входу блока управлепи , при этом выход блока выделени  одного фронта за такт подключен к третьему входу блока подстройки, выходы которого соединены с входами элемента ИЛИ, выход которого подключен к третьему входу блока усреднени , причем выход основного делптел  подключен соответствеппо к дополнительному входу блока формировани  зоны и к входу блока выделени  одного за такт, к другом входу которого подключен выход выделител  ф)ронтов.it has a divider set unit, a switching unit, an averaging unit, a single edge-per-slot allocation unit, a trimming unit, a control unit, a confidence interval formation unit, and a probability determining unit, such as the output of the reference generator through the series-connected divider unit and the switching unit to the inputs of the control element, and the other output directly to the other inputs of the control element, the output of the addition divider is connected to other inputs of the switching unit through the averaging unit, and through the node of alternating pulses - to the input of the control unit, the outputs of which are respectively connected to the first input of the trimming unit, to the second input of the averaging unit and to the input of the zone shaping unit, the outputs of which are connected to the inputs of the confidence interval formation block, the outputs of which are connected to other inputs the zone formation unit, the other outputs of which are connected to other inputs of the control unit, the other output of which is connected to the second input of the trimming unit, and through the determination unit it is likely The control unit is connected to the control input of the control unit, while the output of the selection unit of one front per cycle is connected to the third input of the trimming unit, the outputs of which are connected to the inputs of the OR element, the output of which is connected to the third input of the averaging unit, and the output of the main splitter is connected to the corresponding the input of the zone formation unit and the input of the allocation unit one per cycle, to the other input of which the output of the allocator is connected. Источники информации, нрин тые во внимание при экспертизе I. Авторское СБидетельство СССР 544142, кл. И 04L 7/08, 1975.Sources of information taken into account in the examination I. Copyright USSR certificate 544142, cl. And 04L 7/08, 1975.
SU762423655A 1976-11-26 1976-11-26 Arrangement for timing radio channel regenerator SU640440A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762423655A SU640440A1 (en) 1976-11-26 1976-11-26 Arrangement for timing radio channel regenerator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762423655A SU640440A1 (en) 1976-11-26 1976-11-26 Arrangement for timing radio channel regenerator

Publications (1)

Publication Number Publication Date
SU640440A1 true SU640440A1 (en) 1978-12-30

Family

ID=20684178

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762423655A SU640440A1 (en) 1976-11-26 1976-11-26 Arrangement for timing radio channel regenerator

Country Status (1)

Country Link
SU (1) SU640440A1 (en)

Similar Documents

Publication Publication Date Title
SU640440A1 (en) Arrangement for timing radio channel regenerator
US4426647A (en) Radar arrangement for measuring velocity of an object
US3581193A (en) Pulse spectrometer employing sequences of synchronized modulated pulses
SU723107A1 (en) Acoustic probe signal imitator
SU784420A1 (en) Sound probe signal simulator
SU849518A1 (en) Two-stage parallel-series regenerator
SU777882A1 (en) Phase correcting device
SU803112A1 (en) Timing device
SU1252924A1 (en) Clock pulse generator
SU628605A1 (en) Automatically retunable filter
SU1529423A1 (en) Pulse repetition frequency multiplier
SU603135A1 (en) Clock synchronization signal analyzer
SU721909A1 (en) Selector of pulses by frequency
SU618862A1 (en) Phase-manipulated signal selecting arrangement
SU744997A2 (en) Frequency counter
SU943633A1 (en) Quantum time and frequency standard
SU945981A1 (en) Pulse converter
SU1197073A2 (en) Digital frequency synthesizer
SU420961A1 (en) DIGITAL MEASUREMENT OF DURATION OF PERIODIC PULSES
SU383045A1 (en) MULTIPLAYER OF TWO FREQUENCY SIGNALS
SU555552A1 (en) Device for compressing the input signal
SU467445A1 (en) Frequency synthesizer
SU972470A1 (en) Device for forming time marks
SU535748A1 (en) Discrete phasing device
SU658770A1 (en) Digital phase-frequency manipulator